Поисковая фраза, не более 6 слов. Направление перевода. Размерность языковой модели.

Результаты перевода.
Найдено патентов - 16 шт. Доступно для просмотра - 16 шт. Ссылка на API. Ссылка на расширенную таблицу B.6.1 по ГОСТ Р 15.011-2022

Радиоуправляемая игрушка

Номер патента: RU0000000010U1. Автор: Чистяков Игорь Викторович. Владелец: Чистяков Игорь Викторович. Дата публикации: 25-06-1994.
Радиоуправляемая игрушка, содержащая корпус с шасси, на котором установлены зашунтированные соответствующими конденсаторами первый и второй электродвигатели, соединенные посредством зубчатых передач с правым и левым ходовыми колесами, шарнирно укрепленный на шасси параллелограммный механизм с правым и левым поворотными колесами, сменные батареи питания и закрепленная над ними внутри корпуса плата, на которой размещен блок приема и демодуляции, сигнальный вход которого подключен к установленной на корпусе антенне, а первый и второй входы питания подключены к соответствующим выводам последовательной цепочки из сменных батарей питания непосредственно и через установленную на шасси кнопку включения питания, отличающаяся тем, что на плате размещены блок включения и реверсирования электродвигателей, блок разделения сигналов и формирователь временного интервала, первые и вторые входы питания которых объединены с одноименными входами питания блока приема и демодуляции, выход которого соединен с сигнальным входом блока разделения сигналов, первый и второй выходы которого подключены к одноименным сигнальным входам блока включения и реверсирования электродвигателей, третий выход блока разделения сигналов соединен с разрешающим входом блока включения и реверсирования электродвигателей и входом формирователя временного интервала, выход которого подключен к управляющему входу блока включения и реверсирования электродвигателей, выходы которого соединены с соответствующими выводами обоих электродвигателей. (19) RU (11) (13) 010 U1 (51) МПК A63H 30/04 (1990.01) РОССИЙСКОЕ АГЕНТСТВО ПО ПАТЕНТАМ И ТОВАРНЫМ ЗНАКАМ (12) ОПИСАНИЕ ПОЛЕЗНОЙ МОДЕЛИ К СВИДЕТЕЛЬСТВУ (21), (22) Заявка: 92015284/12, 29.12.1992 (46) Опубликовано: 25.06.1994 (71) Заявитель(и): Чистяков Игорь Викторович (72) Автор(ы): Чистяков Игорь Викторович R U (73) Патентообладатель(и): Чистяков Игорь Викторович Ñòðàíèöà: 1 0 1 0 R U U 1 (57) Формула полезной модели Радиоуправляемая игрушка, содержащая корпус с шасси, на ...

Плата радиоприемника управляемой игрушки

Номер патента: RU0000001022U1. Автор: Чистяков Игорь Викторович. Владелец: Чистяков Игорь Викторович. Дата публикации: 16-11-1995.
1. Плата радиоприемника управляемой игрушки, содержащая монтажное основание, на котором размещены блок приема и демодуляции, диод, первый - третий резисторы, конденсатор и первая и вторая группы транзисторов с общим типом проводимости в каждой группе, транзисторы каждой группы соединены по схеме составного транзистора, объединенные коллекторы транзисторов каждой группы подключены к соответствующей выходной клемме платы, первые выходы первого и второго резисторов соединены с базами первых транзисторов соответствующих групп, анод диода соединен с первыми выводами конденсатора и третьего резистора, второй вывод которого и эмиттеры последних транзисторов обеих групп подключены к общей шине, отличающаяся тем, что на монтажном основании установлен блок логических элементов, первый вход которого объединен с катодом диода и подключен к выходу блока приема и демодуляции, второй вход блока логических элементов соединен с первым выводом конденсатора, второй вывод которого подключен к общей шине, первый и второй выходы блока логических элементов соединены с вторыми выводами соответственно первого и второго резисторов. 2. Плата по п. 1. отличающаяся тем, что транзисторы разных групп имеют один и тот же тип проводимости, а блок логических элементов выполнен на микросхеме с по крайней мере тремя элементами И-НЕ, входы первого элемента И-НЕ объединены и подключены к первому входу и первому выходу блока, выход первого элемента И-НЕ соединен с первым входом второго элемента И-НЕ, второй вход которого является вторым входом блока, выход второго элемента И-НЕ подключен к входам третьего элемента И-НЕ, выход которого является вторым выходом блока. 3. Плата по п. 1, отличающаяся тем, что транзисторы разных групп имеют разные типы проводимости, а блок логических элементов выполнен на микросхеме с по крайней мере четырьмя элементами И-НЕ, входы первого и второго элементов И-НЕ объединены и являются первым входом блока, выход первого элемента И-НЕ является первым выходом блока, выход ...

Optimal fibonacci p-code checker

Номер патента: SU1471193A1. Автор: Александр Васильевич Ткаченко, Владимир Игнатьевич Ключко, Игорь Викторович Чистяков, Сергей Анатольевич Красиков, Сергей Васильевич Шпагин, Юрий Иванович Николаев. Владелец: Предприятие П/Я Г-4190. Дата публикации: 07-04-1989.
Изобретение относитс  к вычислительной технике и передаче данных, может быть использовано дл  контрол  оптимальных P - кодов Фибоначчи и оптимальной T - системы счислени . Цель изобретени  - расширение функциональных возможностей за счет контрол  кодов оптимальной T - системы счислени . Поставленна  цель достигаетс  тем, что устройство, содержащее группу блоков 2 фиксации сбоев, первый элемент И 3, группу элементов И 4, элемент ИЛИ 6 и второй элемент И 8, содержит группу элементов ИЛИ 10 с соответствующими св з ми. 2 ил. The invention relates to computing and data transmission, can be used to control the optimal P - Fibonacci codes and the optimal T - number system. The purpose of the invention is to expand the functionality by controlling the codes of the optimal T-number system. This goal is achieved by the fact that a device containing a group of blocks 2 for fixing failures, the first element AND 3, the group of elements AND 4, the element OR 6 and the second element AND 8, contains a group of elements OR 10 with corresponding links. 2 Il.

Device for reception and majority decoding of information

Номер патента: SU1562977A2. Автор: Игорь Викторович Чистяков, Олег Павлович Малофей, Татьяна Михайловна Сергеева, Юрий Иванович Николаев, Юрий Юрьевич Скибин. Владелец: Предприятие П/Я Г-4190, Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября. Дата публикации: 07-05-1990.
Изобретение относитс  к электросв зи, может использоватьс  в системах передачи информации и  вл етс  усовершенствованием известного устройства по авт.св. N1439750. Устройство дополнительно учитывает сигнал "стирани " по наиболее надежным символам, что повышает помехоустойчивость устройства. Устройство содержит преобразователь 1 кода, переключатели 2 - 4, регистры 5 - 7 сдвига, решающий блок 8, синхронизатор 9, блок 10 исправлени  стираний и детектор 11 качества. 5 ил. The invention relates to telecommunications, can be used in information transmission systems and is an improvement of the known device according to the author. N1439750. The device additionally takes into account the signal "erase" on the most reliable characters, which increases the noise immunity of the device. The device contains a code converter 1, switches 2-4, shift registers 5-7, a decisive block 8, a synchronizer 9, an erase correction unit 10, and a quality detector 11. 5 il.

Device for cyclic synchronization of threshold decoder

Номер патента: SU1483661A2. Автор: Владимир Игнатьевич Ключко, Игорь Викторович Чистяков, Юрий Владимирович Щербина, Юрий Иванович Николаев. Владелец: Предприятие П/Я Г-4190. Дата публикации: 30-05-1989.
Изобретение относитс  к электросв зи. Цель изобретени  - повышение помехоустойчивости. Устройство содержит коммутатор 1, формирователь 2 проверочной последовательности, формирователь 3 синдромной последовательности, формирователь 4 сигнала ошибки, состо щий из регистра 16 сдвига и мажоритарного блока 17, сумматоры 5, 10, 11 и 12 по модулю два, эл-т совпадени  6, счетчики 7, 8 и 9 импульсов, эл-ты ИЛИ-НЕ 13 и 14 и формирователь 15 тактовых импульсов. Входна  кодова  последовательность раздел етс  в коммутаторе 1 на информационную и проверочную последовательности с наложенными на них векторами ошибки. При наличии цикловой синхронизации ветвей коммутатора 1 формирователем 3 формируетс  синдром, из которого формирователь 4 формирует вектор ошибки. В нем веро тность по влени  единичного символа определ етс  качеством используемого канала св зи. Этот вектор складываетс  в сумматоре 5 с информационной последовательностью, поступающей на него из канала св зи через коммутатор 1 и формирователь 2. Исправленна  таким образом информационна  последовательность выдаетс  на выход устройства цикловой синхронизации порогового декодера. 1 ил. The invention relates to telecommunications. The purpose of the invention is to improve noise immunity. The device contains a switch 1, a checker sequence shaper 2, a syndrome sequence shaper 3, an error signal shaper 4, consisting of a shift register 16 and a majority block 17, adders 5, 10, 11 and 12 modulo two, coincidence elements el 6, counters 7, 8 and 9 pulses, e-OR-NOT 13 and 14 and shaper 15 clock pulses. The input code sequence in switch 1 is divided into information and test sequences with error vectors superimposed on them. In the presence of frame synchronization of the branches of the switch 1 by the shaper 3, a syndrome is formed, from which the shaper 4 forms an error vector. In it, the probability of the occurrence of a single symbol is determined by the quality of the communication channel used. This vector is added in adder 5 ...

Threshold decoder of convolution code

Номер патента: SU1252944A1. Автор: Владимир Игнатиевич Ключко, Геннадий Евгениевич Березняков, Игорь Викторович Чистяков, Сергей Иванович Приходько, Юрий Иванович Николаев. Владелец: Харьковское Высшее Военное Командно-Инженерное Училище Ракетных Войск Им.Маршала Советского Союза Крылова Н.И.. Дата публикации: 23-08-1986.
Изобретение предназначено дл  использовани  в технике цифровой св зи и нозвол ет повысить помехоустойчивость . Пороговый декодер свер- точного кода содержит первый кодер 1, корректор 4 ошибок, формирователь 3 синдрома, анализатор 5 синдрома , пороговый элемент 6, генератор 7 тактовых импульсов, пороговый счетчик 13 и формирователь 14 временного интервала. Благодар  введению сумматоров 2 и 9 по модулю два, элементов ИЛИ 10 и 12, элемента 11 ЗАПРЕТ и второго кодера 8, формирующего квазиортогональньй сверточньш код, в устройстве исправл ютс  ошибки , дл  исправлени  которых недостаточно корректирующей способности используемого ортогонального сверточ- ного кода. 3 ил. о (О The invention is intended for use in digital communication technology and may improve noise immunity. The threshold decoder of the convolutional code contains the first encoder 1, the corrector 4 errors, the driver of the syndrome 3, the analyzer of the syndrome 5, the threshold element 6, the generator of 7 clocks, the threshold counter 13 and the driver of the 14th time interval. By introducing adders 2 and 9 modulo two, elements OR 10 and 12, element 11 BANKS and the second encoder 8, which forms a quasi-orthogonal convolutional code, errors are corrected in the device for correcting which the correcting ability of the used orthogonal convolutional code is not correct. 3 il. o (o

Decoder

Номер патента: SU1681388A1. Автор: Игорь Викторович Чистяков, Леонид Степанович Сорока, Олег Павлович Малофей, Тимур Георгиевич Квелашвили, Юрий Иванович Николаев. Владелец: Предприятие П/Я Г-4190, Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября. Дата публикации: 30-09-1991.
Изобретение относитс  к вычислительной технике и технике св зи и может быть использовано в устройствах защиты от ошибок систем передачи и обработки дискретной информации, а также в системах дальней св зи с дублированием сообщений. Целью изобретени   вл етс  повышение помехоустойчивости устройства. Устройство содержит регистры сдвига, регистр контрольного теста, счетчик импульсов, регистры сдвига, блоки обнаружени  ошибок , тригеры, сумматоры по модулю два, мультиплексор, элементы И, элемент Запрет , элементы ИЛИ, блок обнаружени  ошибок, детектор качества, входы соответственно установочный, информационный, опросный и синхронизации и выходы соответствен но отсутстви  ошибок, отказа от декодировани  и коррекции. Одновременно с приемом второго кодового блока формируетс  третий кодовый блок, дл  его формировани  используетс  вектор стирани , соответствующий второму кодовому блоку. После проверки на достоверность третьего кодового блока осуществл етс  переход устройства в режим коррекции. Перед началом исправлени  ошибок определ етс  предельное число циклов коррекции, на которые возможно исправление ошибок. Процедура исправлени  осуществл етс  одновременно в первых двух кодовых блоках . Коррекци  с последующей проверкой на достоверность осуществл етс  на тактовой частоте срабатывани  логических элементов . Отказ от декодировани  происходит, если в течение предельного числа циклов коррекции ошибка не найдена . 1 ил. О 00 ы оо 00 The invention relates to computing and communication technology and can be used in devices for protecting against errors of systems for the transmission and processing of discrete information, as well as in long-distance communication systems with message duplication. The aim of the invention is to improve the noise immunity of the device. The device contains shift registers, control test register, pulse counter, shift registers, error detection blocks, triggers, modulo-two adders, multiplexer, AND elements, Prohibition element, OR elements, error ...

Device for steel continuous casting of steel ingots

Номер патента: RU2379154C2. Автор: Алексей Петрович Плотников, Валерий Иванович Одиноков, Виктор Алексеевич Матысик, Вячеслав Викторович Стулов, Игорь Викторович Чистяков, Константин Владимирович Волков. Владелец: Институт машиноведения и металлургии ДВО РАН. Дата публикации: 20-01-2010.
FIELD: metallurgy. SUBSTANCE: device contains intermediate ladle, ingot-forming equipment with wide and narrow verges, closed-bottom cylindrical immersion nozzle with off-centered vertical outlet ports. In nozzle it is implemented agitation chamber and in outlets of nozzle there are installed insertions made of wear-resistant against washing out by liquid steel material. Inner diametre "d 1 " and external diametre "d 2 " of nozzle, diametre "d 3 " of agitation chamber, height "h 0 " and width "b" of outlet holes of nozzle are related by ratio d 3 /d 1 =1.15-1.25; d 2 /d 3 =1.6-1.9; π·d 3   2 /8·b·h 0 =1.03-1.1. For installation of outlet holes under angle 2-10° to wide verges of ingot-forming equipment in top part of nozzle there are implemented centering hollows. Melt is fed into ingot-forming equipment through outlet holes of nozzle in the form of jets directed by specified trajectory into the side of wide verges. EFFECT: expansion of assortment of poured flat steel ingots and improvement of its quality. 5 dwg

Majority decoding device

Номер патента: SU1073788A1. Автор: Анатолий Константинович Грешневиков, Владимир Игнатьевич Ключко, Игорь Викторович Чистяков, Олег Павлович Малофей, Юрий Иванович Николаев. Владелец: Предприятие П/Я Г-4190. Дата публикации: 15-02-1984.
1. УСТРОЙСТВО ДЛЯ 1У1АЖОРИ- . ТАРНОГО ДЕКОДИРОВАНИЯ, содер ащее ключ, счетчик, регистры и реиающий блок, первые входы KOTOPI-OX соединены соответственно с перпими входами блока синхронизации, второй вход ключа  вл етс  входом устройства, выходы первого и второго регистров соединены соответственно с вторьоми и третьими входами счетчпка и peuiai щего блока, выход третьего регистра соединен с четвертыг/i входом решающего блока, первые выходы которого  вл ютс  выходами устройства, о т л и ч а п щ е е с   теп, что, с целью повышени  помехоустойчивости устройства,в него введены элемент ИЛИ, формирователь сигналов, коммутаторы и четвертый регистр, первые входы формировател  сигналов, четвертого регистра и первого, второго, третьего и четвертого ключей подключены соответственно к вторьм выходам блока синхронизапии, выход ключа соединен с первым входом элемента ИЛИ, выход которого соединен с четверти; входом счетчика, первый и второй выходы счетчика соединены соответственно с вторыми входами первого и второго комг утаторов , втopы I и третьим входами формировател  сигналов и п т1-1м и шестым входами решающего блока, третий выход счетчика соединен с четвер тым входом формировател  сигналов и седьмым входом решающего блока, выходы первого, второго, третьего и четвертого коммутаторов подключены соответственно к вторым входам первого, второго, третьего и четвертого регистров, выходы третьего и четвертого регистров соединены соответственно с вторыми входами третьего и четвертого коммутаторов и с вторырд и третьим входами элемента ИЛИ,выход четвертого регистра соединен с восьг сым входом решающего блока, второй выход кот торого подключен С третьему входу (Л четвертого коммутатора, первый, второй и третий выходы формировател  с: сигналов соединены соответственно с третьими входами первого, второго и третьего кo 1г/Iyтaтopoв, четвертые входы первого, третьего и четвертого коммутаторов и п тый вход формировател  сигналов объединены с дев тым входом решающего блока и подключены к ...
12