УСТРОЙСТВО ДЛЯ ЗАПИСИ ЦИФРОВОЙ ИНФОРМАЦИИ

23-08-1985 дата публикации
Номер:
SU1174973A1
Контакты:
Номер заявки: 3749796/24-10
Дата заявки: 08-06-1984

[1]

Изобретение относится к области накопления информации, а именно к устройствам записи цифровой информации.

[2]

Целью изобретения является уменьшение ошибок записи цифровой информации.

[3]

На чертеже показан один из возможных вариантов предлагаемого устройства для записи цифровой информации.

[4]

Устройство содержит регистр 1 выдачи адресов записи и регистр 2 выдачи адресов чтения, выходы которых подключены к первому и второму входам блока 3 памяти, выходной регистр 4, подключенный выходом к первой выходной шине 5, счетчик 6 адресов записи, счетчик 7 адресов чтения, входной регистр 8, триггер 9, дешифратор 10, элемент И 11 и элемент 12 задержки. Входной регистр 8 подсоединен входами к первой и второй входным шинам 13 и 14 и подключен выходом к третьему входу блока 3 памяти. Выход блока 3 памяти соединен с первым входом выходного регистра 4, второй вход которого подсоединен к третьей входной шине 15. Триггер 9 подсоединен входом к счетчику 7 адресов чтения и подключен первым выходом к регистру 2 выдачи адресов чтения. При этом регистр 2 выдачи адресов чтения соединен с выходами счетчика 7 адресов чтения. Второй выход триггера 9 подсоединен к регистру 1 выдачи адресов записи, соединенному с выходами счетчика 6 адресов записи. Выход дешифратора 10 подключен к первому входу счетчика 6 адресов записи, подсоединенного вторым входом к четвертой входной шине 16, подключенной к четвертому входу блока 3 памяти. Элемент И 11 подсоединен первым и вторым входами соответственно к пятой и шестой входным шинам 17 и 18 и подключен выходом к пятому входу блока 3 памяти. Выход элемента 12 задержки подключен к первому входу счетчика 7 адресов чтения, подсоединенного вторым входом к седьмой входной шине 19. Седьмая входная шина 19 совместно с третьей и пятой входными шинами 15 и 17 и первой выходной шиной 5 входят в магистраль 20 передачи информации. Выход элемента И 11 подключен к входу элемента 12 задержки и к первому входу дешифратора 10, подсоединенного вторым входом к выходу счетчика 7 адресов чтения, а выходом - к второй выходной шине 21. При этом вторая выходная шина 21 входит совместно с первой, второй, четвертой, шестой и седьмой входными шинами 13, 14, 16 и 18 в магистраль 22 обмена входной информацией.

[5]

Устройство для записи цифровой информации работает следующим образом.

[6]

Маркер цикла начала обмена входной информации, поступающий по седьмой входной шине 19, устанавливает счетчик 7 адресов чтения в исходное состояние, соответствующее состоянию дешифратора 10, позволяющему формировать импульсы запроса входной информации. После поступления по шестой входной шине 18 строба выдачи входной информации импульсы запроса информации на регистрацию, подаваемые по пятой входной шине 17, проходят через элемент И 11 на блок 3 памяти, на дешифратор 10 и на счетчик 7 адресов чтения после задержки элементом 12 задержки. Первый импульс запроса информации на регистрацию переводит в следующее состояние счетчик 7 адресов чтения и обеспечивает формирование дешифратором 10 импульса запроса входной информации, поступающего на вторую выходную шину 21 и устанавливающего счетчик 6 адресов записи в начальное состояние. Последующие импульсы запроса информации на регистрацию поступают на блок 3 памяти и изменяют состояние счетчика 7 адресов чтения. Разрядные сигналы счетчика 7 адресов чтения и сигнал триггера 9 образуют текущий адрес ячейки чтения, подаваемый на регистр 2 выдачи адресов чтения. По окончании цикла счета счетчик 7 адресов чтения возвращается в исходное состояние и перебрасывает триггер 9. При этом дешифратор 10 опять устанавливается в состояние, позволяющее формировать, импульсы запроса входной информации.

[7]

При поступлении по четвертой входной шине 16 импульса записи входной информации счетчик 6 адресов записи совместно с триггером 9 формирует текущий адрес ячейки записи, подаваемый на регистр 1 выдачи адресов записи.

[8]

По импульсу запроса входной информации разрешается поступление сигнала входной информации на вторую входную шину 14. Сигнал входной информации записывается во входной регистр 8 по импульсам сдвига входной информации, поступающим по первой входной шине 13. При поступлении импульса записи входной информации по четвертой входной шине 16 информация входного регистра 8 записывается в соответствующую ячейку блока 3 памяти.

[9]

Перевод информации из блока 3 памяти в выходной регистр 4 производится по сигналам с выхода элемента И 11. Выходной сигнал информации выдается выходным регистром 4 по первой выходной шине 5 при поступлении на третью входную шину 15 импульсов считывания информации.

[10]

Использование изобретения позволяет в значительной степени уменьшить ошибки записи цифровой информации.





Устройство для записи цифровой информации, содержащее регистр выдачи адресов записи и регистр выдачи адресов чтения, выходы которых подключены к первому и второму входам блока памяти, выходной регистр, подключенный выходом к первой из выходных шин, счетчик адресов записи, счетчик адресов чтения и входные шины, отличающееся тем, что, с целью уменьшения ошибок записи цифровой информации, в него введены входной регистр, подсоединенный входами к первой и второй входным шинам и подключенный выходом к третьему входу блока памяти, соединенного выходом с первым входом выходного регистра, второй вход которого подсоединен к третьей входной шине, триггер подсоединенный входом к счетчику адресов чтения, подключенный первым выходом к регистру выдачи адресов чтения, соединенному с выходами счетчика адресов чтения, и подсоединенный вторым выходом к регистру выдачи адресов записи, соединенному с выходами счетчика адресов записи, дешифратор, выход которого подключен к первому входу счетчика адресов записи, подсоединенного вторым входом к четвертой входной шине, подключенной к четвертому входу блока памяти, элемент И, подсоединенный первым и вторым входами к пятой и шестой входным шинам и подключенный выходом к пятому входу блока памяти, элемент задержки, подключенный выходом к первому входу счетчика адресов чтения, подсоединенного вторым входом к седьмой входной шине, и подключенный выходом к входу элемента задержки и к первому входу дешифратора, подсоединенного вторым входом к выходу счетчика адресов чтения, а выходом - к второй выходной шине.
Авторское свидетельство СССР №794661, кл. G11B 5/09, 20.11.78.
Авторское свидетельство СССР №834746, кл. G11B 5/09, 02.08.79.



IPC - классификация

GG1G11G11BG11B5G11B5/G11B5/0G11B5/09