## (19)中华人民共和国国家知识产权局



# (12)发明专利

审查员 王小峰



(10)授权公告号 CN 109524543 B (45)授权公告日 2019.11.22

(21)申请号 201811084770.3

(22)申请日 2018.09.18

(65)同一申请的已公布的文献号 申请公布号 CN 109524543 A

(43)申请公布日 2019.03.26

(73) **专利权人** 华中科技大学 **地址** 430074 湖北省武汉市洪山区珞喻路 1037号

(72)发明人 童浩 缪向水 沈裕山 蔡旺

(74) **专利代理机构** 华中科技大学专利中心 42201

代理人 许恒恒 李智

(51) Int.CI.

**H01L 45/00**(2006.01)

H01L 27/24(2006.01)

权利要求书2页 说明书6页 附图14页

# (54)发明名称

一种三维堆叠相变存储器及其制备方法

#### (57)摘要

本发明公开了一种三维堆叠相变存储器及 其制备方法,其中制备方法具体是在衬底上制备 彼此具有间距的第一水平电极;在第一水平电极 间距间制备中央具有间隙的第一条状相变层;在 第一条状相变层的间隙间制备第一选通管;制备 第一绝缘层;在第一绝缘层上的相同垂直位置制 备第二水平电极;然后制备第二条状相变层;接 着制备第二选通管;然后,在水平电极间距间制 备水平方向的绝缘孔;在相邻绝缘孔间制备垂直 电极后形成垂直结构的多层堆叠的相变存储器。 本发明通过对其关键制备方法的整体流程工艺 设计,各个细节结构的形状设置等进行改进,能 够有效解决三维堆叠相变存储器件在工艺制备 中存在的多层堆叠步骤复杂,工艺实现难度大及 单元尺寸微缩等问题。



CN 109524543 B

- 1.一种三维堆叠相变存储器的制备方法,其特征在于,包括下述步骤:
- (1) 在衬底上制备N条平行于某一方向的、且彼此具有间距的第一水平电极;其中,N为预先设定的、且大于等于2的正整数;
- (2) 在所述第一水平电极的各相邻两电极的间距对应区域中填充中央具有一定间隙的第一条状相变层;
  - (3) 在所述第一条状相变层的中央间隙中填充选通管材料,形成第一选通管:
- (4) 在所述衬底上继续制备由绝缘材料构成的第一绝缘层,使该第一绝缘层覆盖所述 第一水平电极、所述第一条状相变层及所述第一选通管;所述第一水平电极有部分区域不 被覆盖,这部分裸露出的区域用于形成第一水平电极引脚;
- (5) 在所述第一绝缘层上制备第二水平电极,所述第二水平电极具有与所述第一水平电极完全相同的间距分布,并且,所述第二水平电极在所述第一绝缘层上的投影完全被所述第一水平电极在所述第一绝缘层上的投影所覆盖;
- (6) 在所述第二水平电极的各相邻两电极的间距对应区域中填充中央具有一定间隙的第二条状相变层,所述第二条状相变层具有与所述第一条状相变层完全相同的中央间隙分布,并且,所述第二条状相变层在所述第一绝缘层上的投影完全被所述第一条状相变层在所述第一绝缘层上的投影所覆盖;
  - (7) 在所述第二条状相变层的中央间隙中填充选通管材料,形成第二选通管;
- (8) 在所述衬底上继续制备由绝缘材料构成的第二绝缘层,使该第二绝缘层覆盖所述 第二水平电极、所述第二条状相变层及所述第二选通管;所述第二水平电极有部分区域不 被覆盖,这部分裸露出的区域用于形成第二水平电极引脚;
- (9)对于位于项层的项层绝缘层,在该项层绝缘层上、且投影与最上层水平电极各相邻两电极的间距对应区域相对应的位置制备出(N-1)×M个绝缘层阵列通孔,该绝缘层阵列通孔中的任意一个通孔其宽度大于与之对应的相邻两电极的间距,并且这些绝缘层阵列通孔的底面直达衬底;其中,M为预先设定的、且大于等于2的正整数;
  - (10) 在所述绝缘层阵列通孔中填充绝缘材料,用于水平方向上的电热隔离;
- (11)对于投影与同一最上层水平电极相邻两电极的间距对应区域相对应的绝缘层阵列通孔,在这些绝缘层阵列通孔的两相邻绝缘层阵列通孔之间制备垂直电极阵列通孔,这些垂直电极阵列通孔的底面直达衬底;并且,垂直电极阵列通孔的通孔宽度小于各选通管层的宽度;
- (12) 在所述垂直电极阵列通孔中填充电极材料制备垂直电极,经填充电极材料后获得垂直电极通过选通管材料层连接至相变层的结构,从而形成多层堆叠的相变存储器。
- 2.如权利要求1所述三维堆叠相变存储器的制备方法,其特征在于,在所述步骤(8)完成后、所述步骤(9)开始前,还包括依次重复所述步骤(4)至所述步骤(8)若干次以形成多层水平电极、条状相变层、选通管及绝缘层的步骤。
- 3.如权利要求1所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(11)中, 所述垂直电极阵列通孔的总个数为(N-1)×(M-1)个。
- 4.如权利要求1所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(2)中,对于所述第一水平电极的任意相邻两电极,所述中央具有一定间隙的第一条状相变层的宽度大于该第一水平电极中相邻两电极的间距0~4μm。

- 5.如权利要求1所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(3)中,对应于所述第一水平电极的任意相邻两电极,所述第一选通管的宽度大于所述第一条状相变层的中央间隙宽度0~4μm。
- 6.如权利要求1所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(1)中,所述第一水平电极的线宽为2μm~30μm,间距为8μm~60μm。
- 7.如权利要求4所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(2)中,对于所述第一水平电极的任意相邻两电极,所述中央具有一定间隙的第一条状相变层的宽度大于该第一水平电极中相邻两电极的间距0~2µm。
- 8.如权利要求7所述三维堆叠相变存储器的制备方法,其特征在于,所述第一条状相变层的外边缘位于第一水平电极上。
- 9.如权利要求5所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(3)中,对应于所述第一水平电极的任意相邻两电极,所述第一选通管的宽度大于所述第一条状相变层的中央间隙宽度0~2μm。
- 10.如权利要求9所述三维堆叠相变存储器的制备方法,其特征在于,所述第一选通管的边缘位于所述第一条状相变层上。
- 11.如权利要求1所述三维堆叠相变存储器的制备方法,其特征在于,所述步骤(1)中, 所述彼此具有间距的第一水平电极为具有同等间距的第一水平电极;

所述步骤(2)中,对于填充得到的中央具有一定间隙的第一条状相变层,任意两个相邻两电极间距对应区域中填充的具有一定间隙的第一条状相变层它们的线宽相同、且中央间隙的宽度也相同。

12.利用如权利要求1-11任意一项所述制备方法制备得到的三维堆叠相变存储器。

# 一种三维堆叠相变存储器及其制备方法

#### 技术领域

[0001] 本发明属于微电子器件及存储器技术领域,更具体地,涉及一种三维堆叠相变存储器及其制备方法。

### 背景技术

[0002] 作为最可能发展成为未来主流存储器之一的新型存储器,相变存储器为了适应大数据时代对高容量存储的需求,逐渐向三维发展,形成多层堆叠的三维相变存储器。

[0003] 目前三维堆叠的相变存储器都是基于水平电极交叉点阵列结构进行简单的垂直向上堆叠,虽然结构简单,但随着堆叠层数的增加,工艺步骤繁琐,且表面不平坦现象加剧,带来了可靠性问题;另外,存储单元的特征尺寸大小受限于先进的光刻工艺,成本高昂。综合来说,不利于进一步的多层堆叠与高密度集成。

### 发明内容

[0004] 针对现有技术的以上缺陷或改进需求,本发明的目的在于提供一种三维堆叠相变存储器及其制备方法,其中通过对其关键制备方法的整体流程工艺设计,各个细节结构的形状设置等进行改进,与现有技术相比能够有效解决三维堆叠相变存储器件在工艺制备中存在的多层堆叠步骤复杂,工艺实现难度大以及单元尺寸微缩等的问题,本发明采用垂直电极结构建立三维相变存储阵列,相变单元特征尺寸的大小由薄膜厚度决定(例如,相变层的厚度可低至2nm,突破光刻工艺限制),形成的三维堆叠相变存储器其中的相变单元位于水平电极与垂直电极的空间交叠区域,制备工艺可有效简化。

[0005] 为实现上述目的,按照本发明的一个方面,提供了一种三维堆叠相变存储器的制备方法,其特征在于,包括下述步骤:

[0006] (1) 在衬底上制备N条平行于某一方向的、且彼此具有间距的第一水平电极;其中, N为预先设定的、且大于等于2的正整数:

[0007] (2) 在所述第一水平电极的各相邻两电极的间距对应区域中填充中央具有一定间隙的第一条状相变层:

[0008] (3) 在所述第一条状相变层的中央间隙中填充选通管材料,形成第一选通管:

[0009] (4) 在所述衬底上继续制备由绝缘材料构成的第一绝缘层,使该第一绝缘层覆盖 所述第一水平电极、所述第一条状相变层及所述第一选通管;所述第一水平电极有部分区 域不被覆盖,这部分裸露出的区域用于形成第一水平电极引脚;

[0010] (5) 在所述第一绝缘层上制备第二水平电极,所述第二水平电极具有与所述第一水平电极完全相同的间距分布,并且,所述第二水平电极在所述第一绝缘层上的投影完全被所述第一水平电极在所述第一绝缘层上的投影所覆盖;

[0011] (6) 在所述第二水平电极的各相邻两电极的间距对应区域中填充中央具有一定间隙的第二条状相变层,所述第二条状相变层具有与所述第一条状相变层完全相同的中央间隙分布,并且,所述第二条状相变层在所述第一绝缘层上的投影完全被所述第一条状相变

层在所述第一绝缘层上的投影所覆盖;

[0012] (7) 在所述第二条状相变层的中央间隙中填充选通管材料,形成第二选通管;

[0013] (8) 在所述衬底上继续制备由绝缘材料构成的第二绝缘层,使该第二绝缘层覆盖 所述第二水平电极、所述第二条状相变层及所述第二选通管;所述第二水平电极有部分区 域不被覆盖,这部分裸露出的区域用于形成第二水平电极引脚;

[0014] (9) 对于位于顶层的顶层绝缘层,在该顶层绝缘层上、且投影与最上层水平电极各相邻两电极的间距对应区域相对应的位置制备出(N-1)×M个绝缘层阵列通孔,该绝缘层阵列通孔中的任意一个通孔其宽度大于与之对应的相邻两电极的间距,并且这些绝缘层阵列通孔的底面直达衬底;其中,M为预先设定的、且大于等于2的正整数;

[0015] (10) 在所述绝缘层阵列通孔中填充绝缘材料,用于水平方向上的电热隔离;

[0016] (11)对于投影与同一最上层水平电极相邻两电极的间距对应区域相对应的绝缘层阵列通孔,在这些绝缘层阵列通孔的两相邻绝缘层阵列通孔之间制备垂直电极阵列通孔,这些垂直电极阵列通孔的底面直达衬底;

[0017] (12) 在所述垂直电极阵列通孔中填充电极材料制备垂直电极,从而形成多层堆叠的相变存储器。

[0018] 作为本发明的进一步优选,在所述步骤(8)完成后、所述步骤(9)开始前,还包括依次重复所述步骤(4)至所述步骤(8)若干次以形成多层水平电极、条状相变层、选通管及绝缘层的步骤。

[0019] 作为本发明的进一步优选,所述步骤(11)中,所述垂直电极阵列通孔的总个数为 $(N-1)\times(M-1)$ 个。

[0020] 作为本发明的进一步优选,所述步骤(2)中,对于所述第一水平电极的任意相邻两电极,所述中央具有一定间隙的第一条状相变层的宽度大于该第一水平电极中相邻两电极的间距0~4um。

[0021] 作为本发明的进一步优选,所述步骤(3)中,对应于所述第一水平电极的任意相邻两电极,所述第一选通管的宽度大于所述第一条状相变层的中央间隙宽度0~4um。

[0022] 作为本发明的进一步优选,所述步骤 (1) 中,所述第一水平电极的线宽为 $2\mu m\sim30\mu$  m,间距为 $8\mu m\sim60\mu m$ 。

[0023] 作为本发明的进一步优选,所述步骤(2)中,对于所述第一水平电极的任意相邻两电极,所述中央具有一定间隙的第一条状相变层的宽度大于该第一水平电极中相邻两电极的间距0~2um,优选的,该第一条状相变层的外边缘位于第一水平电极上。

[0024] 作为本发明的进一步优选,所述步骤(3)中,对应于所述第一水平电极的任意相邻两电极,所述第一选通管的宽度大于所述第一条状相变层的中央间隙宽度0~2um,优选的,该第一选通管的边缘位于所述第一条状相变层上。

[0025] 作为本发明的进一步优选,所述步骤(1)中,所述彼此具有间距的第一水平电极为具有同等间距的第一水平电极;

[0026] 所述步骤(2)中,对于填充得到的中央具有一定间隙的第一条状相变层,任意两个相邻两电极间距对应区域中填充的具有一定间隙的第一条状相变层它们的线宽相同、且中央间隙的宽度也相同。

[0027] 按照本发明的另一方面,本发明提供了利用上述制备方法制备得到的三维堆叠相

变存储器。

通过本发明所构思的以上技术方案,与现有技术相比,现有的3D XPoint存储器主 [0028] 要采用平面三维堆叠方式,下电极(字线)、绝缘层、选通层、相变存储层、上电极(位线)等逐 层沉积,再重复上述步骤实现多层堆叠,该方法可沿用原有平面相变存储器的制备方法,选 通管与相变存储材料可通过简单连续沉积实现集成,但是其光刻的次数与三维堆叠的层数 成正比,多层堆叠时因光刻制程的增加带来成本的急剧提升,并且每一层电极的制备均引 起一定的表面不平整度,多层堆叠时将带来严重的器件可靠性问题。尽管在部分资料(例如 本课题组的硕士学位论文《3D XPoint存储器制备工艺研究》)中虽提及"基于垂直电极的3D XPoint存储器",但仅提供了一个简单的电极结构示意图,没有3D XPoint存储器具体各层 的结构设计以及工艺实现方案,更没有考虑实际3D XPoint器件所必须的选通管,而本发明 涉及的各层尺寸的设计、套刻的实现以及选通管和存储单元的有效集成正是垂直三维堆叠 相比于水平堆叠方式的难点所在。本发明中的三维堆叠相变存储器单元结构及其制备方 法,相较于现有的3D Xpoint结构都是基于水平电极的结构,本发明采用了垂直电极结构, 所有位线通过刻蚀后的通孔沉积一次形成,大大减小了多层堆叠时的光刻次数,有效降低 成本;制备工艺上,各功能材料面内几乎等高,多余材料可通过刻蚀去除,有效缓解多层堆 叠带来的表面不平整问题;此外,本发明提出的存储单元的特征尺寸由薄膜厚度决定,而非 工艺线宽,这一方面利于提高存储密度,建立大容量的三维存储阵列,另一方面,可减小相 变区域尺寸(可低至2nm),有利于减小操作电流,降低功耗。

[0029] 综上,本发明采用水平电极与垂直电极的交叉结构,能够实现垂直方向上的多层堆叠,相变单元的特征尺寸小,表面较为平坦,有利于更多层的堆叠;有利于减小单元相变的操作电流,降低功耗。

#### 附图说明

[0030] 图1(a1)至图1(a17)为本发明三维堆叠相变存储器实施例中三层堆叠的制备工艺流程在与水平电极方向垂直的剖面示意图;

[0031] 其中,图1(a1)为所选衬底的示意图;

[0032] 图1 (a2) 为在衬底表面上制备第一水平电极的示意图;

[0033] 图1 (a3) 为在第一水平电极间距间制备中央具有间隙的第一条状相变层的示意图:

[0034] 图1 (a4) 为在第一条状相变层间隙中填充选通材料形成第一选通管的示意图;

[0035] 图1(a5)为在下层结构上制备第一绝缘层的示意图:

[0036] 图1 (a6) 为在第一绝缘层上方制备第二水平电极的示意图:

[0037] 图1(a7)为在第二水平电极间距间制备中央具有相同间隙的第二条状相变层的示意图:

[0038] 图1 (a8) 为在第二条状相变层间隙中填充选通材料形成第二选通管的示意图:

[0039] 图1 (a9) 为在下层结构上制备第二绝缘层的示意图;

[0040] 图1 (a10) 为在第二绝缘层上方制备第三水平电极的示意图;

[0041] 图1(a11)为在第三水平电极间距间制备中央具有相同间隙的第三条状相变层的示意图;

- [0042] 图1 (a12) 为在第三条状相变层间隙中填充选通材料形成第三选通管的示意图:
- [0043] 图1 (a13) 为在下层结构上制备第三绝缘层的示意图;
- [0044] 图1(a14)为在上述结构上,制备水平方向绝缘层阵列通孔的示意图;
- [0045] 图1 (a15) 为在绝缘层阵列通孔中填充绝缘材料形成垂直隔离层的示意图;
- [0046] 图1 (a16) 为在上述结构上,制备垂直电极阵列通孔的示意图;
- [0047] 图1(a17)为在垂直电极阵列通孔中填充电极材料形成垂直电极的示意图。
- [0048] 图2(b1)至图2(b17)为本发明三维堆叠相变存储器实施例中三层堆叠的制备工艺流程俯视图示意图;
- [0049] 其中,图2(b1)~图2(b17)示意图所示过程与图1(a1)~图1(a17)所示相对应。
- [0050] 图3为本发明多层三维堆叠相变存储器的剖面示意图。

### 具体实施方式

[0051] 为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。此外,下面所描述的本发明各个实施方式中所涉及到的技术特征只要彼此之间未构成冲突就可以相互组合。

[0052] 概括来讲,在衬底上制备N条沿某一方向的具有相同间距的第一水平电极;在第一水平电极间距间制备中央具有间隙的第一条状相变层;在第一条状相变层的间隙间制备第一选通管;在上述结构上,制备第一绝缘层;在第一绝缘层上的相同垂直位置制备N条方向与间距相同的第二水平电极;在第二水平电极间距间制备中央具有间隙的第二条状相变层;在第二条状相变层的间隙间制备第二选通管;在上述结构上,制备第二绝缘层;同样的方法堆叠第三层、第四层、……;然后,在水平电极间距间制备水平方向的绝缘孔;在相邻绝缘孔间制备垂直电极后形成垂直结构的多层堆叠的相变存储器。

[0053] 如图1 (a1) 至图1 (a17) 所示,本发明中三维堆叠相变存储器的制备方法,具体可以包括以下步骤:

[0054] (1) 在衬底上制备N条沿某一向方向的具有同等间距的第一水平电极;

[0055] 其中,N小于衬底沿该方向所能容纳第一水平电极数目的最大值;为了尽可能的提高存储器的存储密度,N可以在取值范围内尽可能取大的值。

[0056] (2) 在第一水平电极的各相邻两条电极间隙中填充相同的中央具有一定间隙的第一条状相变层;

[0057] 其中,第一条状相变层具有间隙的每条相变层宽度大于第一水平电极间隙0~4um。

[0058] (3) 在各两条邻近相变材料的中央间隙中填充选通管材料;

[0059] (4) 在上述结构上制备第一绝缘层,绝缘材料完全覆盖下层结构,并裸露出第一水平电极引脚;

[0060] (5) 在第一绝缘层上的与第一水平电极相同的位置,制备除长度稍短外,其他与第一水平平极相同的第二水平电极:

[0061] (6) 在第二水平电极的各相邻两条电极间隙中,在与第一条状相变层相同的位置上填充除长度稍短外,其他与第一条状相变层相同的第二条状相变层;

[0062] (7) 在各两条邻近相变材料的中央间隙中填充选通管材料;

[0063] (8) 在上述结构上制备第二绝缘层,绝缘材料完全覆盖下层结构,并裸露出第二水平电极引脚:

[0064] (9) 更多层的堆叠则重复上述步骤;

[0065] (10) 在水平电极的间隙位置制备出N-1\*M个宽度稍大于电极间距的绝缘层阵列通孔,通孔底部为衬底表面;

[0066] 其中,M小于沿水平电极方向所能容纳绝缘层通孔数目的最大值;为了尽可能的提高存储器的存储密度,M可以在取值范围内尽可能取大的值。

[0067] (11) 在绝缘层阵列通孔中填充绝缘材料,用于水平方向上的电热隔离;

[0068] (12) 在绝缘层阵列通孔的相邻通孔间制备出N-1\*M-1个垂直电极阵列通孔,通孔底部为衬底表面:

[0069] (13) 在阵列通孔中填充电极材料得到垂直电极。

[0070] 相变单元位于水平电极与垂直电极的空间交叠区域。各层水平电极,除长度随层数增加而递减外,其数目、方向与线宽均相同。

[0071] 以步骤(2)形成第一条状相变层为例,每条相变层宽度大于第一水平电极间隙0~4um,能够保证相变层在套刻误差下能与电极接触;第二条状相变层也可以相似进行设置。步骤(10)中,绝缘层阵列通孔是用于填充绝缘材料,从而将相变和选通材料在水平电极方向上分成不同区域,稍大于电极间距是为了保证能隔断。另外本发明中,每层水平电极的长度依次递减,可形成楼梯型的结构,暴露下层电极。

[0072] 另外,上述的第一水平电极除了同等间距设置外,还可以采用非同等间距的方式来进行设置(当然第二水平电极、第三水平电极等也相类似);具有一定间隙的第一条状相变层除了采用线宽相同、中央间隙的宽度也相同的设置方式外,线宽可以不相同,中央间隙的宽度也可以不相同(当然第二条状相变层、第三条状相变层等也相类似);只要不同垂直高度上的水平电极它们的长度梯度变化即可(如第二水平电极是在沿电极方向上比第一水平电极要短),保证各层水平电极的引脚能够裸露出来即可。其次,中央间隙的用以填充选通管材料,其宽度大于垂直电极边长即可。

[0073] 以下为具体实施例:

[0074] 实施例1

[0075] 本实施例以两层堆叠存储器为例提出了一种三维堆叠相变存储器及其制备方法具体实施方案,包括以下步骤:

[0076] 步骤一:在单晶硅衬底上,通过光刻工艺得到若干沿某一方向的线宽为10μm的间距为15μm第一水平电极图形,在光刻后的衬底上沉淀100nmTiW合金电极材料,经过剥离工艺后,得到对应光刻图形的第一水平电极,如图1(a1)~图1(a2)和图2(b1)~图2(b2)所示。

[0077] 步骤二:在步骤一的基础上,光刻中央具有间隙的第一条状相变层图形,线宽为17 μm,间隙为10μm,间距为8μm,该图形覆盖第一水平电极的间距,边缘的1μm在水平电极上,然后沉淀相变材料100nm GST。经过剥离工艺后,得到对应光刻图形的覆盖第一条状电极的具有阵列通孔的第一相变层,如图1 (a3) 和图2 (b3) 所示。

[0078] 步骤三:在步骤二的基础上,在各两条邻近相变材料的中央间隙中光刻并填充选通管材料,线宽为12μm,边缘的1μm在第一相变层上,形成第一选通管,如图1 (a4) 和图2 (b4)

所示。

[0079] 步骤四:在步骤三的基础上,光刻并沉积100nmSi0<sub>2</sub>绝缘材料,完全覆盖下层结构,并裸露出第一水平电极引脚,得到第一绝缘层,如图1(a5)和图2(b5)所示。

[0080] 步骤五:在第一绝缘层上,制备除长度稍短外,其他与第一水平平极相同的第二水平电极,如图1 (a6) 和图2 (b6) 所示。

[0081] 步骤六:在步骤五的基础上,光刻中央具有间隙的第二条状相变层图形,线宽为17 μm,间隙为10μm,间距为8μm,该图形覆盖第二水平电极的间距,边缘的1μm在水平电极上,然后沉淀相变材料100nm GST。经过剥离工艺后,得到对应光刻图形的覆盖第二条状电极的具有阵列通孔的第二相变层,如图1 (a3) 和图2 (b3) 所示,如图1 (a7) 和图2 (b7) 所示。

[0082] 步骤七:在步骤六的基础上,在各两条邻近相变材料的中央间隙中光刻并填充选通管材料,线宽为12μm,边缘的1μm在第二相变层上,形成第二选通管,如图1 (a8) 和图2 (b8) 所示。

[0083] 步骤八:在步骤七的基础上,光刻并沉积100nmSi0<sub>2</sub>绝缘材料,完全覆盖下层结构,并裸露出第二水平电极引脚,得到第二绝缘层,如图1(a9)和图2(b9)所示。

[0084] 步骤九:更多层的堆叠则重复上述步骤,如图1(a10)-图1(a13)和图2(b10)-图2(b13)所示.

[0085] 步骤十:在水平电极的间隙位置制备出N-1\*M个宽度稍大于电极间距的绝缘层阵列通孔,通孔底部为衬底表面,宽度为 $17\mu m$ ,间隔 $6\mu m$ ;并填充绝缘材料用于水平电热隔离,如图1(a14)-图1(a15)和图2(b14)-图2(b15)所示。

[0086] 步骤十一:在水平电极的间隙位置制备出N-1\*M-1个垂直电极阵列方形通孔,通孔底部为衬底表面,边长为8μm;并填充电极材料,制备得到垂直电极,如图1(a16)-图1(a17)和图2(b16)-图2(b17)所示。

[0087] 本发明中的N、M均可为预先设置的、大于等于2的正整数,各个结构的线宽、间隔、中央间隙等的具体大小均可根据需要灵活调整。

[0088] 本发明中的选通管材料,可以采用GeSe等现有技术已知材料。

[0089] 本领域的技术人员容易理解,以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。



图1 (a1)



图1 (a2)



图1 (a3)



图1 (a4)



图1 (a5)



图1 (a6)



图1 (a7)



图1 (a8)



图1 (a9)



图1 (a10)



图1 (a11)



图1 (a12)



图1 (a13)



图1 (a14)



图1 (a15)



图1 (a16)



图1 (a17)



图2 (b1)



图2 (b2)



图2 (b3)



图2 (b4)



图2 (b5)



图2 (b6)



图2 (b7)



图2 (b8)



图2 (b9)



图2 (b10)



图2 (b11)



图2 (b12)



图2 (b13)



图2 (b14)



图2 (b15)



图2 (b16)



图2 (b17)



图3