• Главная
  • Delay locked loop circuit with duty cycle correction function

Delay locked loop circuit with duty cycle correction function

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: EP2478638A1. Автор: Xiaohong Quan,Xuhao Huang. Владелец: Qualcomm Inc. Дата публикации: 2012-07-25.

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: WO2011034861A1. Автор: Xiaohong Quan,Xuhao Huang. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-03-24.

Clock frequency synthesis using delay-locked loop

Номер патента: US5805003A. Автор: Chuan-Ding Arthur Hsu. Владелец: Cypress Semiconductor Corp. Дата публикации: 1998-09-08.

In-loop duty corrector delay-locked loop for multiphase clock generation

Номер патента: US20070046345A1. Автор: Gwo-Chung Tai,Kin Hui. Владелец: Micrel Inc. Дата публикации: 2007-03-01.

Duty cycle corrector of delay locked loop

Номер патента: US7391248B2. Автор: Cheul Hee Koo. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-06-24.

Distributed multi-phase clock generator having coupled delay-locked loops

Номер патента: US09793900B1. Автор: Alan Fiedler. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2017-10-17.

Frequency-doubling delay locked loop

Номер патента: CA2270516C. Автор: Paul Demone. Владелец: Mosaid Technologies Inc. Дата публикации: 2009-11-17.

Systems and methods for pll duty cycle calibration

Номер патента: US20240313788A1. Автор: Thomas Mayer,Jongmin Park,Karim M. Megawer. Владелец: Apple Inc. Дата публикации: 2024-09-19.

Two-step duty-cycle correction for high-speed clocks in communications systems

Номер патента: US11949421B1. Автор: Łukasz Hablützel,Krzysztof Woronowicz. Владелец: Synopsys Inc. Дата публикации: 2024-04-02.

Duty-cycle corrector phase shift circuit

Номер патента: US11936387B2. Автор: Wei Shuo Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-03-19.

Duty cycle correction circuit with wide-frequency working range

Номер патента: US20090261877A1. Автор: Chun Shiah,Hsien-Sheng Huang. Владелец: Individual. Дата публикации: 2009-10-22.

Duty-cycle corrector phase shift circuit

Номер патента: US20230231563A1. Автор: Wei Shuo Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-07-20.

Adaptive clock duty-cycle controller

Номер патента: EP4406117A1. Автор: Keith Alan Bowman,Daniel Yingling,Dipti Ranjan Pal. Владелец: Qualcomm Inc. Дата публикации: 2024-07-31.

Digital phase locked loop and methods of operating same

Номер патента: US12063044B2. Автор: Jaewoo Park,Junghwan Choi,Jinook JUNG,Yongsun Lee,Myoungbo Park. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-08-13.

The correction circuit of duty cycle based on dll

Номер патента: KR100910785B1. Автор: 이재용,윤광섭. Владелец: 인하대학교 산학협력단. Дата публикации: 2009-08-04.

Duty cycle correction circuit

Номер патента: EP1662656A1. Автор: Byeong-Hoon Lee,Heon-Soo Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2006-05-31.

Duty cycle correction method

Номер патента: US20180309430A1. Автор: David Lin. Владелец: Cavium LLC. Дата публикации: 2018-10-25.

Digital duty cycle correction for frequency multiplier

Номер патента: US09985618B2. Автор: Jong Min Park,Lai Kan Leung,Dongmin Park. Владелец: Qualcomm Inc. Дата публикации: 2018-05-29.

Phase interpolator with phase traversing for delay-locked loop

Номер патента: US09461655B2. Автор: Charles W. Boecker,Alvin Wang,Aldo Bottelli,Chethan Rao. Владелец: Synopsys Inc. Дата публикации: 2016-10-04.

Delay lock loop

Номер патента: US09608642B1. Автор: Fan Jiang,Qiang SI. Владелец: VIA Alliance Semiconductor Co Ltd. Дата публикации: 2017-03-28.

Delay lock loop

Номер патента: US09490822B1. Автор: Fan Jiang,Qiang SI. Владелец: VIA Alliance Semiconductor Co Ltd. Дата публикации: 2016-11-08.

Delay lock loop

Номер патента: US09484934B1. Автор: Fan Jiang,Qiang SI. Владелец: VIA Alliance Semiconductor Co Ltd. Дата публикации: 2016-11-01.

Delay lock loop

Номер патента: US09608643B1. Автор: Fan Jiang,Qiang SI. Владелец: VIA Alliance Semiconductor Co Ltd. Дата публикации: 2017-03-28.

Apparatus and method for modeling coarse stepsize delay element and delay locked loop using same

Номер патента: US20110316598A1. Автор: William Petrie. Владелец: Mosaid Technologies Inc. Дата публикации: 2011-12-29.

Extended frequency range variable delay locked loop for clock synchronization

Номер патента: US5223755A. Автор: Edward A. Richley. Владелец: Xerox Corp. Дата публикации: 1993-06-29.

Reference circuit and method for mitigating switching jitter and delay-locked loop (dll) using same

Номер патента: EP2313976A1. Автор: William Petrie. Владелец: Mosaid Technologies Inc. Дата публикации: 2011-04-27.

Adjustable frequency delay-locked loop

Номер патента: CA2562077C. Автор: Paul H. Gailus,Robert E. Stengel,Joseph A. Charaska,Jeffrey B. Wilhite,Manuel P. Gabato, Jr.. Владелец: Motorola Inc. Дата публикации: 2011-02-15.

Systems and methods for providing a delay-locked loop with coarse tuning technique

Номер патента: EP4354737A1. Автор: Abbas Komijani,Chen Zhai. Владелец: Apple Inc. Дата публикации: 2024-04-17.

Systems and methods for providing a delay-locked loop with coarse tuning technique

Номер патента: US20240106440A1. Автор: Abbas Komijani,Chen Zhai. Владелец: Apple Inc. Дата публикации: 2024-03-28.

Systems and methods for providing a delay-locked loop with coarse tuning technique

Номер патента: US11990913B2. Автор: Abbas Komijani,Chen Zhai. Владелец: Apple Inc. Дата публикации: 2024-05-21.

Digitally controlled delay-locked loop reference generator

Номер патента: US20160006444A1. Автор: Yao Zhou,Xiaozhou QIAN,Ning BAI,Yuou CAO,Xinyan XU. Владелец: Silicon Storage Technology Inc. Дата публикации: 2016-01-07.

Digitally controlled delay-locked loop reference generator

Номер патента: EP3164941A2. Автор: Yao Zhou,Xiaozhou QIAN,Ning BAI,Yuou CAO,Xinyan XU. Владелец: Silicon Storage Technology Inc. Дата публикации: 2017-05-10.

Delay line loop for on-chip clock synthesis with zero skew and 50% duty cycle

Номер патента: US5410263A. Автор: Alexander Waizman. Владелец: Intel Corp. Дата публикации: 1995-04-25.

A duty cycle correction circuit using a delay-locked-loop

Номер патента: GB2373384A. Автор: Seong Ik Cho. Владелец: Hynix Semiconductor Inc. Дата публикации: 2002-09-18.

Controlling phase locked loop

Номер патента: US20080317186A1. Автор: Paavo Väänänen. Владелец: Nokia Oyj. Дата публикации: 2008-12-25.

Digital phase locked loop and operating method of digital phase locked loop

Номер патента: US20180375523A1. Автор: Jihyun Kim,Taeik Kim,Wooseok Kim,Kangyeop Choo,Wonsik Yu. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-12-27.

Controlling phase locked loop

Номер патента: WO2008155449A1. Автор: Paavo Väänänen. Владелец: Nokia Corporation. Дата публикации: 2008-12-24.

Duty cycle correction circuit

Номер патента: EP3902140A3. Автор: Prakhar Tandon,Shivesh Kumar Dubey. Владелец: NXP BV. Дата публикации: 2022-01-05.

Integrated circuit with clock signal duty cycle control

Номер патента: WO2003090355A3. Автор: Manish Garg,Hendricus J M Veendrick,Kiran B R Rao. Владелец: Kiran B R Rao. Дата публикации: 2004-04-08.

Delay locked loop

Номер патента: US09917590B2. Автор: HUI Wang,Tao Zhang,Xuemei Liu. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2018-03-13.

Delay locked loop

Номер патента: EP3304743A1. Автор: HUI Wang,Tao Zhang,Xuemei Liu. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2018-04-11.

Delay locked loop (DLL) locked to a programmable phase

Номер патента: US09602111B1. Автор: Chun-Ju SHEN,Jenn-Gang Chern. Владелец: SK Hynix Memory Solutions America Inc. Дата публикации: 2017-03-21.

Low lock time delay locked loops using time cycle suppressor

Номер патента: US20060103440A1. Автор: Sri Easwaran. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2006-05-18.

Low lock time delay locked loops using time cycle supppressor

Номер патента: WO2004055989A2. Автор: Sri Navaneethakrishnan Easwaran. Владелец: U.S. Philips Corporation. Дата публикации: 2004-07-01.

Multiplying delay lock loop (mdll) and method of averaging ring oscillator signals for jitter compensation

Номер патента: US20200228122A1. Автор: Ashoke Ravi,Ofir Degani. Владелец: Intel Corp. Дата публикации: 2020-07-16.

Frequency divider with duty cycle adjustment within feedback loop

Номер патента: WO2014209715A1. Автор: Li Liu,Sriramgopal Sridhara,Wu-Hsin Chen. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2014-12-31.

Frequency divider with duty cycle adjustment within feedback loop

Номер патента: EP3014769A1. Автор: Li Liu,Sriramgopal Sridhara,Wu-Hsin Chen. Владелец: Qualcomm Inc. Дата публикации: 2016-05-04.

Low lock time delay locked loops using time cycle supppressor

Номер патента: WO2004055989A3. Автор: Sri Navaneethakrishna Easwaran. Владелец: Sri Navaneethakrishna Easwaran. Дата публикации: 2004-12-02.

Delay locked loop and memory

Номер патента: US20240063802A1. Автор: Siman LI,YoonJoo EOM. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-02-22.

Phase locked loop circuit and control method thereof

Номер патента: US20060132244A1. Автор: Tomohiro Hayashi. Владелец: NEC Corp. Дата публикации: 2006-06-22.

Phase-locked loop circuit permitting reduction of circuit size

Номер патента: US6064244A. Автор: Junji Ogawa,Miyoshi Saito,Hirotaka Tamura,Kohtaroh Gotoh,Shigetoshi Wakayama. Владелец: Fujitsu Ltd. Дата публикации: 2000-05-16.

Dynamic phase selector phase locked loop circuit

Номер патента: US5646968A. Автор: Janos Kovacs,Ronald Kroesen,Kevin McCall. Владелец: Analog Devices Inc. Дата публикации: 1997-07-08.

Electronic device having a delay locked loop, and memory device having the same

Номер патента: US09654093B2. Автор: Won-Joo Yun,Yong Shim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-05-16.

Delay-locked loop circuit and semiconductor memory device including the same

Номер патента: US9847113B2. Автор: Hun-Dae Choi,Young-kwon Jo. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-12-19.

Delay circuit of delay-locked loop circuit and delay-locked loop circuit

Номер патента: US20220006461A1. Автор: Hundae CHOI,Garam CHOI. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2022-01-06.

Delay locked loop circuit and operation method thereof

Номер патента: US09484931B2. Автор: Young-Suk Seo,Da-In IM. Владелец: SK hynix Inc. Дата публикации: 2016-11-01.

Delay locked loop circuit and operation method thereof

Номер патента: US20160142060A1. Автор: Young-Suk Seo,Da-In IM. Владелец: SK hynix Inc. Дата публикации: 2016-05-19.

Delay locked loop

Номер патента: US7358784B2. Автор: Hwang Hur,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-04-15.

Digital delay locked loop with output duty cycle matching input duty cycle

Номер патента: WO2001001266A8. Автор: Reuven Holzer. Владелец: Analog Devices Inc. Дата публикации: 2001-08-09.

Delay-locked loop circuit and semiconductor memory device including the same

Номер патента: US20180068699A1. Автор: Hun-Dae Choi,Young-kwon Jo. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-03-08.

Delay locked loop circuit and semiconductor memory device using the same

Номер патента: US7948289B2. Автор: Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-05-24.

Digital delay locked loop with output duty cycle matching input duty cycle

Номер патента: WO2001001266A1. Автор: Reuven Holzer. Владелец: ANALOG DEVICES, INC.. Дата публикации: 2001-01-04.

Digital delay locked loop with output duty cycle matching input duty cycle

Номер патента: WO2001001266A9. Автор: Reuven Holzer. Владелец: Analog Devices Inc. Дата публикации: 2001-07-05.

Delay locked loop fine tune

Номер патента: US20060237473A1. Автор: Debra Bell. Владелец: Micron Technology Inc. Дата публикации: 2006-10-26.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: US20190074841A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2019-03-07.

Delay-locked loop with binary-coupled capacitor

Номер патента: US5946244A. Автор: Troy A. Manning. Владелец: Micron Technology Inc. Дата публикации: 1999-08-31.

Delay locked loop including a delay code generator

Номер патента: US20170338825A1. Автор: Hoon Lee,DongHun Lee,Jaewon Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-11-23.

Integrated circuit comprising a delay-locked loop

Номер патента: US9160350B2. Автор: Jared L. Zerbe,Masum Hossain,Pak S. Chau. Владелец: RAMBUS INC. Дата публикации: 2015-10-13.

Clock doubler including duty cycle correction

Номер патента: EP3028383A1. Автор: Jeffrey Mark Hinrichs. Владелец: Qualcomm Inc. Дата публикации: 2016-06-08.

Clock doubler including duty cycle correction

Номер патента: WO2015017233A1. Автор: Jeffrey Mark Hinrichs. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2015-02-05.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: US20190296752A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2019-09-26.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: EP3679574A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2020-07-15.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: US20200153443A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2020-05-14.

Frequency multiplier, digital phase-locked loop circuit, and frequency multiplication method

Номер патента: US11101808B2. Автор: PENG Gao. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2021-08-24.

Phase adjustment circuit, delay-locked circuit and memory

Номер патента: EP4318474A1. Автор: Zhiqiang Zhang. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-02-07.

Phase adjusting circuit, delay locking circuit, and memory

Номер патента: US20230396256A1. Автор: Zhiqiang Zhang. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-12-07.

Phase adjusting circuit, delay locking circuit, and memory

Номер патента: US11962309B2. Автор: Zhiqiang Zhang. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-04-16.

Fractional-n phase locked loop

Номер патента: EP1262016A2. Автор: Magnus Nilsson,Hans Hagberg. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2002-12-04.

Dual mode phase-locked loop circuit, oscillator circuit, and control method of oscillator circuit

Номер патента: US20240297652A1. Автор: Ching-Hsiang Chang,Yu-Hsun Chien. Владелец: M31 Technology Corp. Дата публикации: 2024-09-05.

Method and apparatus for effecting analog phase-locked loop control of a signal frequency

Номер патента: US6016332A. Автор: Kevin M. Ovens,Patrick R. Smith. Владелец: Texas Instruments Inc. Дата публикации: 2000-01-18.

Digital phase locked loop

Номер патента: US09893735B2. Автор: Dirk Leipold,Robert Bogdan Staszewski. Владелец: Texas Instruments Inc. Дата публикации: 2018-02-13.

Fractional-n phase locked loop

Номер патента: MY124523A. Автор: Hans Lennart Hagberg,Leif Magnus Andre Nilsson. Владелец: Ericsson Telefon Ab L M. Дата публикации: 2006-06-30.

Techniques for duty cycle correction

Номер патента: US11916554B2. Автор: Christopher P. Mozak,Isaac Ali,Ralph S. LI,Chin Wah LIM,Mahmoud Elassal,Anant BALAKRISHNAN. Владелец: Intel Corp. Дата публикации: 2024-02-27.

Techniques for duty cycle correction

Номер патента: US20240113700A1. Автор: Christopher P. Mozak,Isaac Ali,Ralph S. LI,Chin Wah LIM,Mahmoud Elassal,Anant BALAKRISHNAN. Владелец: Intel Corp. Дата публикации: 2024-04-04.

Phase-lock loop circuit, voltage-controlled oscillator and compensation method

Номер патента: US20240007114A1. Автор: Cheng-Feng Shih,Jui-Hsien Fang. Владелец: Nuvoton Technology Corp. Дата публикации: 2024-01-04.

High-speed divide-by-1.5 circuit with 50 percent duty cycle

Номер патента: US20150116011A1. Автор: Ali Atesoglu. Владелец: Avago Technologies General IP Singapore Pte Ltd. Дата публикации: 2015-04-30.

Integrated circuit with clock signal duty cycle control

Номер патента: AU2003215863A8. Автор: Manish Garg,Hendricus J M Veendrick,Kiran B R Rao. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2003-11-03.

Dual mode phase-locked loop circuit, oscillator circuit, and control method of oscillator circuit

Номер патента: US11984899B2. Автор: Ching-Hsiang Chang,Yu-Hsun Chien. Владелец: M31 Technology Corp. Дата публикации: 2024-05-14.

Phase locked loop circuit

Номер патента: US20140191787A1. Автор: Nan Xing,Jaejin Park,Jenlung Liu,Tae-Kwang JANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2014-07-10.

Circuit and method for correcting clock duty cycle

Номер патента: EP1278307A3. Автор: Juha M. Heikkila. Владелец: Nokia Oyj. Дата публикации: 2004-09-29.

Phase-locked loop circuit

Номер патента: EP3761509A1. Автор: Tetsuya Fujiwara,Naoya Arisaka,Shinichirou Etou. Владелец: Sony Semiconductor Solutions Corp. Дата публикации: 2021-01-06.

Digital phase-locked loop supply voltage control

Номер патента: US20160269036A1. Автор: Joseph Shor,Eyal Fayneh,Noam Familia,Avigdor Saksonov. Владелец: Intel Corp. Дата публикации: 2016-09-15.

Digital phase-locked loop supply voltage control

Номер патента: WO2016044057A1. Автор: Joseph Shor,Eyal Fayneh,Noam Familia,Avigdor Saksonov. Владелец: Intel Corporation. Дата публикации: 2016-03-24.

Duty-cycled phase shifter for angular rate sensor

Номер патента: US20180080769A1. Автор: Gregory B. Arndt,Christopher C. Painter. Владелец: Apple Inc. Дата публикации: 2018-03-22.

Digital phase-locked loop supply voltage control

Номер патента: US20160087641A1. Автор: Joseph Shor,Eyal Fayneh,Noam Familia,Avigdor Saksonov. Владелец: Intel Corp. Дата публикации: 2016-03-24.

Digital phase-locked loop supply voltage control

Номер патента: US09866225B2. Автор: Joseph Shor,Eyal Fayneh,Noam Familia,Avigdor Saksonov. Владелец: Intel Corp. Дата публикации: 2018-01-09.

Digital phase-locked loop supply voltage control

Номер патента: US09350365B2. Автор: Joseph Shor,Eyal Fayneh,Noam Familia,Avigdor Saksonov. Владелец: Intel Corp. Дата публикации: 2016-05-24.

Master/slave frequency locked loop

Номер патента: US20190199363A1. Автор: Stephen V. Kosonocky,Mikhail Rodionov,Joyce C. Wong. Владелец: Advanced Micro Devices Inc. Дата публикации: 2019-06-27.

Phase-locked loop having sampling phase detector

Номер патента: US09742380B1. Автор: Parag Upadhyaya,Adebabay M. Bekele,Mayank Raj. Владелец: Xilinx Inc. Дата публикации: 2017-08-22.

Phase lock loop lock indicator

Номер патента: US09577650B2. Автор: Fredrik Buch,Yong Yuenyongsgool,Cristian Albina. Владелец: Microchip Technology Inc. Дата публикации: 2017-02-21.

Delay lock loop circuit, and associated method, for a radio receiver

Номер патента: US20040151272A1. Автор: Thomas Kenney,Jukka Tapaninen. Владелец: Nokia Oyj. Дата публикации: 2004-08-05.

Delay lock loop circuit, and associated method, for a radio receiver

Номер патента: WO2004070726A3. Автор: Thomas J Kenney,Jukka Tapaninen. Владелец: Nokia Corpoaration. Дата публикации: 2004-11-04.

Delay lock loop circuit, and associated method, for a radio receiver

Номер патента: WO2004070726A2. Автор: Thomas J. Kenney,Jukka Tapaninen. Владелец: Nokia Corpoaration. Дата публикации: 2004-08-19.

Cascaded delay locked loop circuit

Номер патента: EP1444783A4. Автор: Frederick L Martin,Robert E Stengel,David E Bockelman,Jui-Kuo Juan. Владелец: Motorola Inc. Дата публикации: 2005-02-02.

Clock generator and clock generating method using delay locked loop

Номер патента: US20070226531A1. Автор: Joonbae Park,Kyeongho Lee. Владелец: Gct Semiconductor Inc. Дата публикации: 2007-09-27.

Duty cycle correction device and method

Номер патента: US12063042B2. Автор: Kwan Su SHON,Yo Han JEONG,Dae Ho Yang,Jaehyeong HONG,Jun Seo Jang,Jong Hun Lim,Byung Joo Hwang. Владелец: SK hynix Inc. Дата публикации: 2024-08-13.

Ac coupled duty-cycle correction

Номер патента: US20230064239A1. Автор: Ming-Ta Hsieh,Taylor Loftsgaarden. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Duty cycle correction method and circuit thereof

Номер патента: US11381232B2. Автор: Aswani Aditya Kumar Tadinada,Vasu BEVARA,Kishan Reddy Gonapati. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2022-07-05.

Duty cycle correction method and circuit thereof

Номер патента: US20220131537A1. Автор: Aswani Aditya Kumar Tadinada,Vasu BEVARA,Kishan Reddy Gonapati. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2022-04-28.

Duty cycle correction circuit

Номер патента: US20240348239A1. Автор: FAN YANG,Yuanjun Liang,Yongcheng ZHAI. Владелец: Shenzhen Pango Microsystems Co Ltd. Дата публикации: 2024-10-17.

Duty cycle correction circuit

Номер патента: US20040108878A1. Автор: Shiro Dosho,Naoshi Yanagisawa,Masaomi Toyama,Keijiro Umehara. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 2004-06-10.

Frequency doubler with adjustable duty cycle

Номер патента: US5963071A. Автор: Ahmad Dowlatabadi. Владелец: NanoAmp Solutions Inc. Дата публикации: 1999-10-05.

Data driver circuit and delay-locked loop circuit

Номер патента: US20090079719A1. Автор: Yong-Jae Lee. Владелец: Anapass Inc. Дата публикации: 2009-03-26.

Data driver circuit and delay-locked loop circuit

Номер патента: US8031189B2. Автор: Yong-Jae Lee. Владелец: Anapass Inc. Дата публикации: 2011-10-04.

Calibrated linear duty cycle correction

Номер патента: US11750185B2. Автор: Xiaobao Wang,Hari Bilash Dubey,Vinit Shah,Sabarathnam Ekambaram,Siva Charan Nimmagadda. Владелец: Xilinx Inc. Дата публикации: 2023-09-05.

Duty cycle error detection device and duty cycle correction device having the same

Номер патента: US09501041B2. Автор: Won-Joo Yun,Yong Shim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-11-22.

Circuit and calibration method of all-digital phase-locked loop circuit

Номер патента: US11764793B2. Автор: Yu-Che Yang. Владелец: Realtek Semiconductor Corp. Дата публикации: 2023-09-19.

Circuit and calibration method of all-digital phase-locked loop circuit

Номер патента: US20220311447A1. Автор: Yu-Che Yang. Владелец: Realtek Semiconductor Corp. Дата публикации: 2022-09-29.

Frequency locked loop circuit, switching circuit and switching method

Номер патента: US20210203330A1. Автор: Chin-Tung Chan. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2021-07-01.

Digital phase locked loop circuit, digitally-controlled oscillator, and digital-to-time converter

Номер патента: US11962314B2. Автор: Kenichi Okada,Hanli Liu,Zheng Sun. Владелец: Socionext Inc. Дата публикации: 2024-04-16.

Phase locked loop circuit having lock holder

Номер патента: US5606290A. Автор: Dai S. Pang. Владелец: Goldstar Electron Co Ltd. Дата публикации: 1997-02-25.

Clock duty cycle adjustment and calibration circuit and method of operating same

Номер патента: US20230297130A1. Автор: Tien-Chien Huang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-09-21.

Phase locked loop with divider bias control

Номер патента: US8253498B2. Автор: Yasunori Tsukuda,Yuki Yagishita. Владелец: Sony Corp. Дата публикации: 2012-08-28.

Phase locked loop with improved lock time and stability

Номер патента: WO1998031093A1. Автор: Randy L. Yach,Jennifer Yuan Chiao. Владелец: MICROCHIP TECHNOLOGY INCORPORATED. Дата публикации: 1998-07-16.

Clock duty cycle adjustment and calibration circuit and method of operating same

Номер патента: US20220214711A1. Автор: Tien-Chien Huang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-07-07.

Clock duty cycle adjustment and calibration circuit and method of operating same

Номер патента: US20210200257A1. Автор: Tien-Chien Huang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2021-07-01.

Hybrid phase locked loop having wide locking range

Номер патента: US09515669B2. Автор: Prakash Reddy. Владелец: Microsemi SoC Corp. Дата публикации: 2016-12-06.

Tristate phase-lock loop prevents false lock

Номер патента: US4712077A. Автор: Henry G. Ansell,Jeffrey H. Saunders. Владелец: AMERICAN TELEPHONE AND TELEGRAPH COMPANY AT&T BELL LABS. Дата публикации: 1987-12-08.

System and method of controlling power consumption in a digital phase locked loop (dpll)

Номер патента: EP2286514A1. Автор: Bo Sun,Gurkanwal Singh Sahota,Gary John Ballantyne. Владелец: Qualcomm Inc. Дата публикации: 2011-02-23.

Semiconductor apparatus and duty cycle correction method thereof

Номер патента: US9148136B2. Автор: Young Suk SEO. Владелец: SK hynix Inc. Дата публикации: 2015-09-29.

Systems and methods for reduced area delay locked loop

Номер патента: WO2009018554A1. Автор: Keerthinarayan P. Heragu,Nisha Pk. Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2009-02-05.

Low-offset charge pump, duty cycle stabilizer, and delay locked loop

Номер патента: US20100271098A1. Автор: Michael Elliott,Brad JEFFRIES. Владелец: Analog Devices Inc. Дата публикации: 2010-10-28.

Leakage Tolerant Delay Locked Loop Circuit Device

Номер патента: US20130120041A1. Автор: Michael A. Sorna,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2013-05-16.

Delay locked loop circuit and signal delay locking method

Номер патента: US7262647B2. Автор: Kuo-Yu Chou. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2007-08-28.

Duty-cycle corrector circuit

Номер патента: US11876522B2. Автор: WeiShuo LIN. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-01-16.

Duty-cycle corrector circuit

Номер патента: US20230238966A1. Автор: WeiShuo LIN. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-07-27.

Duty-cycle corrector circuit

Номер патента: US20240154615A1. Автор: WeiShuo LIN. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-05-09.

Delay lock loop phase glitch error filter

Номер патента: US20140266352A1. Автор: Long B. Guan. Владелец: Micron Technology Inc. Дата публикации: 2014-09-18.

Delay lock loop phase glitch error filter

Номер патента: US8036334B2. Автор: Long B. Guan. Владелец: Micron Technology Inc. Дата публикации: 2011-10-11.

Reducing eye asymmetry caused by voltage variation in a clock and data recovery circuit or delay locked loop

Номер патента: US20240121073A1. Автор: Julian Puscar,Jianwen YE. Владелец: Qualcomm Inc. Дата публикации: 2024-04-11.

Pre-divider architecture for low power in a digital delay locked loop

Номер патента: US20020140471A1. Автор: Timothy Fiscus. Владелец: International Business Machines Corp. Дата публикации: 2002-10-03.

Phase-locked loop and delay-locked loop

Номер патента: US20190165792A1. Автор: Dong Joon Lee,Hyung Ki Huh. Владелец: Anapass Inc. Дата публикации: 2019-05-30.

Delay locked loop

Номер патента: US20100277212A1. Автор: Sami Kallioinen. Владелец: Nokia Oyj. Дата публикации: 2010-11-04.

Delay locked loop

Номер патента: WO2009080746A1. Автор: Sami Kallioinen. Владелец: Nokia Corporation. Дата публикации: 2009-07-02.

Delay locked-loop circuit and display apparatus

Номер патента: US8816733B2. Автор: Michiru Senda,Hiroshi Mizuhashi,Gen Koide. Владелец: Japan Display West Inc. Дата публикации: 2014-08-26.

IC With Delay-Locked Loop With Widened Lock Range

Номер патента: US20240195425A1. Автор: Fahim ur Rahman,Jinuk Shin. Владелец: SambaNova Systems Inc. Дата публикации: 2024-06-13.

DLL-(Delay-Locked-Loop) circuit

Номер патента: US20030141910A1. Автор: Christian Reindl. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2003-07-31.

False-lock-free delay locked loop circuit and method

Номер патента: WO2006026724A2. Автор: Binan Wang. Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2006-03-09.

False-lock-free delay locked loop circuit and method

Номер патента: EP1792399A2. Автор: Binan Wang. Владелец: Texas Instruments Inc. Дата публикации: 2007-06-06.

Delay-locked loop with independent phase adjustment of delayed clock output pairs

Номер патента: US20150263737A9. Автор: Charles W. Boecker,Prashant Choudhary,Aldo Bottelli. Владелец: Mosys Inc. Дата публикации: 2015-09-17.

Delay-locked loop with independent phase adjustment of delayed clock output pairs

Номер патента: US20140210531A1. Автор: Charles W. Boecker,Prashant Choudhary,Aldo Bottelli. Владелец: Mosys Inc. Дата публикации: 2014-07-31.

Delay-locked loop circuit and semiconductor device including the same

Номер патента: US20110128056A1. Автор: Chang-Ho An. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-06-02.

Digital delay-locked loop and locking method thereof

Номер патента: US20170085272A1. Автор: Mingfu Shi. Владелец: Montage Technology Shanghai Co Ltd. Дата публикации: 2017-03-23.

Zero idle time Z-state circuit for phase-locked loops, delay-locked loops, and switching regulators

Номер патента: US20060125534A1. Автор: Sangbeom Park. Владелец: Individual. Дата публикации: 2006-06-15.

Pulse matching delay-locked loop

Номер патента: US8754684B1. Автор: Russell B. Lloyd,Randal Q. Thornley. Владелец: IXYS CH GmbH. Дата публикации: 2014-06-17.

Digital delay-locked loop and locking method thereof

Номер патента: US09614534B1. Автор: Mingfu Shi. Владелец: Montage Technology Shanghai Co Ltd. Дата публикации: 2017-04-04.

Delay-locked loop, control method for delay-locked loop, and electronic device

Номер патента: US20230231562A1. Автор: Yinchuan GU. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-07-20.

Delay lock loop with clock phase shifter

Номер патента: EP1004168A1. Автор: F. Erich Goetting,John D. Logue,Joseph H. Hassoun. Владелец: Xilinx Inc. Дата публикации: 2000-05-31.

Delay Locked Loop and Associated Method

Номер патента: US20110128057A1. Автор: Sterling Smith,Chun-Chia Chen. Владелец: MStar Semiconductor Inc Taiwan. Дата публикации: 2011-06-02.

Delay lock loop and phase angle generator

Номер патента: US7579889B2. Автор: Chien-Hsun Lee,Chih-Wei Yang. Владелец: Holtek Semiconductor Inc. Дата публикации: 2009-08-25.

Clock generator and clock generating method using delay locked loop

Номер патента: WO2007109225A3. Автор: Joonbae Park,Kyeongho Lee. Владелец: Gct Semiconductor Inc. Дата публикации: 2008-07-24.

Delay lock loop and phase angle generator

Номер патента: US20090278581A1. Автор: Chien-Hsun Lee,Chih-Wei Yang. Владелец: Holtek Semiconductor Inc. Дата публикации: 2009-11-12.

Method and apparatus for numeric optimization of the control of a delay-locked loop in a network device

Номер патента: US20050065745A1. Автор: Yong Jiang. Владелец: Broadcom Corp. Дата публикации: 2005-03-24.

Method and apparatus for characterizing a delay locked loop

Номер патента: US20030169084A1. Автор: Michael Roth,Tyler Gomm. Владелец: Individual. Дата публикации: 2003-09-11.

Delay locked loop device and method for operating the same

Номер патента: US11742862B2. Автор: Wu-Der Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-08-29.

Sub-gate delay adjustment using digital locked-loop

Номер патента: US20140159805A1. Автор: Hajime Shibata,Ning Zhu. Владелец: Analog Devices Inc. Дата публикации: 2014-06-12.

Leakage compensation for filter capacitors in phase-locked loops

Номер патента: EP1656736A1. Автор: Yohan Frans,Nhat M. Nguyen. Владелец: RAMBUS INC. Дата публикации: 2006-05-17.

Delay locked loop (DLL) employing pulse to digital converter (PDC) for calibration

Номер патента: US09998126B1. Автор: Eskinder Hailu,Bupesh Pandita. Владелец: Qualcomm Inc. Дата публикации: 2018-06-12.

Built-in self-test for adaptive delay-locked loop

Номер патента: US09805822B1. Автор: Dan Aleksandrowicz. Владелец: Marvell Israel MISL Ltd. Дата публикации: 2017-10-31.

Digital delay locked loop

Номер патента: US6087868A. Автор: Bruce Millar. Владелец: Mosaid Technologies Inc. Дата публикации: 2000-07-11.

Delay lock loop phase glitch error filter

Номер патента: US20120019293A1. Автор: Long B. Guan. Владелец: Micron Technology Inc. Дата публикации: 2012-01-26.

Delay lock loop phase glitch error filter

Номер патента: US20060045227A1. Автор: Long Guan. Владелец: Micron Technology Inc. Дата публикации: 2006-03-02.

Clock signal noise reduction apparatus, noise reduction method, and multi-phase delay-locked loop

Номер патента: EP4404466A1. Автор: Yang Yang,Xu Guo. Владелец: Amlogic Shanghai Co Ltd. Дата публикации: 2024-07-24.

Apparatus and method for controlling a delay-or phase-locked loop as a function of loop frequency

Номер патента: EP1884020A1. Автор: Seong-Hoon Lee. Владелец: Micron Technology Inc. Дата публикации: 2008-02-06.

Phase detector for a delay locked loop and delay locked loop with the phase detector

Номер патента: US20040008088A1. Автор: Nicola Da Dalt. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2004-01-15.

Scheme for delay locked loop reset protection

Номер патента: US20020190766A1. Автор: William Waldrop. Владелец: Micron Technology Inc. Дата публикации: 2002-12-19.

Delay locked loop

Номер патента: US8143925B2. Автор: Seung-joon Ahn,Jong-Chern Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-03-27.

Synchronous clock generator including a delay-locked loop signal loss detector

Номер патента: US5926047A. Автор: Ronnie M. Harrison. Владелец: Micron Technology Inc. Дата публикации: 1999-07-20.

Circuit and method for reducing delay line length in delay-locked loops

Номер патента: US6069507A. Автор: Feng Shen,Kunlin Tsai. Владелец: Silicon Magic Corp. Дата публикации: 2000-05-30.

Delay locked loop with delay programmability

Номер патента: US20120119802A1. Автор: Nagalinga Swamy Basayya Aremallapur. Владелец: Texas Instruments Inc. Дата публикации: 2012-05-17.

Method and apparatus compensating for frequency drift in a delay locked loop

Номер патента: US7046060B1. Автор: Jung Pill Kim,Alessandro Minzoni. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2006-05-16.

Circuit having delay locked loop for correcting off chip driver duty distortion

Номер патента: US20060087354A1. Автор: Alessandro Minzoni. Владелец: Infineon Technologies North America Corp. Дата публикации: 2006-04-27.

Registergesteuerter Delay Locked Loop mit Beschleunigungsmodus

Номер патента: DE10330796B4. Автор: Seong-Hoon Lee,Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2023-09-14.

Delay locked loop

Номер патента: US7554371B2. Автор: Hyun-Ju Lee,Jun-Bae Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-06-30.

Method and apparatus for characterizing a delay locked loop

Номер патента: US20040232962A1. Автор: Michael Roth,Tyler Gomm. Владелец: Individual. Дата публикации: 2004-11-25.

Reducing delay-lock loop delay fluctuation

Номер патента: US11362667B1. Автор: Koji Okada,Kazuhiro Tomita,Hiroyuki Matsunami,Kazuyoshi Futamura. Владелец: Cypress Semiconductor Corp. Дата публикации: 2022-06-14.

Delay locked loop with segmented delay circuit

Номер патента: EP4338292A1. Автор: Jeffrey Mark Hinrichs. Владелец: Qualcomm Inc. Дата публикации: 2024-03-20.

Auto-phase synchronization in delay locked loops

Номер патента: US20150214965A1. Автор: Deepak Pancholi,Bhavin Odedara,Vishal Rustagi. Владелец: SanDisk Technologies LLC. Дата публикации: 2015-07-30.

Clock generator and clock generating method using delay locked loop

Номер патента: WO2007109225A2. Автор: Joonbae Park,Kyeongho Lee. Владелец: GCT Semiconductor, Inc.. Дата публикации: 2007-09-27.

Duty cycle correction circuit and duty cycle correcting method

Номер патента: US20240223172A1. Автор: Jian Luo,Hang Song,Byoungwoon LEE. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-07-04.

An oscillator circuit with tuneable signal delay means

Номер патента: CA2545983C. Автор: Thomas Lewin,Spartak Gevorgian,Harald Jacobsson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2013-05-07.

Phase-locked loop and delay-locked loop

Номер патента: US20200083891A1. Автор: Dong Joon Lee,Hyung Ki Huh. Владелец: Anapass Inc. Дата публикации: 2020-03-12.

Calibration of Sampling-Based Multiplying Delay-Locked Loop (MDLL)

Номер патента: US20210409029A1. Автор: Marco Zanuso,Hasnain Lakdawala,Razak Hossain,Masoud Moslehi Bajestan. Владелец: Qualcomm Inc. Дата публикации: 2021-12-30.

Calibration of sampling-based multiplying delay-locked loop (mdll)

Номер патента: WO2022005905A1. Автор: Marco Zanuso,Hasnain Lakdawala,Razak Hossain,Masoud Moslehi Bajestan. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2022-01-06.

Calibration of sampling-based multiplying delay-locked loop (mdll)

Номер патента: EP4173141A1. Автор: Marco Zanuso,Hasnain Lakdawala,Razak Hossain,Masoud Moslehi Bajestan. Владелец: Qualcomm Inc. Дата публикации: 2023-05-03.

Duty cycle correction circuit and duty cycle correcting method

Номер патента: WO2024138890A1. Автор: Jian Luo,Hang Song,Byoung Woon Lee. Владелец: Yangtze Memory Technologies Co., Ltd.. Дата публикации: 2024-07-04.

Apparatuses and methods for phase interpolating clock signals and for providing duty cycle corrected clock signals

Номер патента: US09793884B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2017-10-17.

Delay-locked loop offset calibration and correction

Номер патента: US11909404B1. Автор: Karthik Gopalakrishnan,Pradeep Jayaraman,Andy Huei Chu. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-02-20.

1 to 2n-1 fractional divider circuit with fine fractional resolution

Номер патента: US20120092051A1. Автор: Mustafa U. Erdogan. Владелец: Texas Instruments Inc. Дата публикации: 2012-04-19.

Delay-locked loop with feedback compensation

Номер патента: US7078950B2. Автор: Gary M Johnson. Владелец: Micron Technology Inc. Дата публикации: 2006-07-18.

Method and apparatus for glitch-free control of a delay-locked loop in a network device

Номер патента: US20050046453A1. Автор: Yong H. Jiang. Владелец: Broadcom Corp. Дата публикации: 2005-03-03.

Duty cycle correction circuit

Номер патента: WO2007146590A2. Автор: Liang Dai,Lam V. Nguyen. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2007-12-21.

Phase-locked loop circuit, configuration method therefor, and communication apparatus

Номер патента: EP3989442A1. Автор: Jun Liu,Shan Wang,Pei Duan,Zhaobi WEI,Mengbi Lei. Владелец: ZTE Corp. Дата публикации: 2022-04-27.

Duty cycle correction circuit and image sensing device including the same

Номер патента: US09831862B2. Автор: Sung-Chan Lim. Владелец: SK hynix Inc. Дата публикации: 2017-11-28.

Jitter suppression in type i delay-locked loops

Номер патента: EP2727246A2. Автор: William Burdett Wilson. Владелец: Cisco Technology Inc. Дата публикации: 2014-05-07.

Jitter suppression in type i delay-locked loops

Номер патента: WO2013052186A3. Автор: William Burdett Wilson. Владелец: LIGHTWIRE LLC. Дата публикации: 2013-07-18.

Jitter Suppression In Type I Delay-Locked Loops

Номер патента: US20140077850A1. Автор: William Burdett Wilson. Владелец: LIGHTWIRE LLC. Дата публикации: 2014-03-20.

Jitter suppression in type i delay-locked loops

Номер патента: WO2013052186A2. Автор: William Burdett Wilson. Владелец: LIGHTWIRE LLC. Дата публикации: 2013-04-11.

Method and apparatus for trimming a phase detector in a delay-locked-loop

Номер патента: US20070075756A1. Автор: Peter Metz. Владелец: Agere Systems LLC. Дата публикации: 2007-04-05.

Duty cycle correction circuit and image sensing device including the same

Номер патента: US09667238B2. Автор: Sung-Chan Lim. Владелец: SK hynix Inc. Дата публикации: 2017-05-30.

Duty cycle correction circuit

Номер патента: US20230123349A1. Автор: Xiangyang Guo,Yalan Lv,Ranran FENG. Владелец: IPGoal Microelectronics Sichuan Co Ltd. Дата публикации: 2023-04-20.

Time-shared latency locked loop circuit for driving a buffer circuit

Номер патента: US20110298509A1. Автор: John M. Khoury,Eduardo Viegas. Владелец: Silicon Laboratories Inc. Дата публикации: 2011-12-08.

Duty cycle correction circuit

Номер патента: US12028070B2. Автор: Xiangyang Guo,Yalan Lv,Ranran FENG. Владелец: IPGoal Microelectronics Sichuan Co Ltd. Дата публикации: 2024-07-02.

Phase-locked loop device

Номер патента: US20240223193A1. Автор: Xiaomin Si,Shunfang Wu,Qingxiang Dong. Владелец: Montage LZ Technologies Chengdu Co Ltd. Дата публикации: 2024-07-04.

Phase-locked loop circuit, configuration method therefor, and communication apparatus

Номер патента: US20220360267A1. Автор: Jun Liu,Shan Wang,Pei Duan,Zhaobi WEI,Mengbi Lei. Владелец: ZTE Corp. Дата публикации: 2022-11-10.

Phase locked loop circuit

Номер патента: US09503101B2. Автор: Tomohiko Ito. Владелец: Toshiba Corp. Дата публикации: 2016-11-22.

Duty cycle distortion correction circuitry

Номер патента: US20130120044A1. Автор: Chiakang Sung,Khai Nguyen,John Henry Bui,Ket Chiew Sia,Lay Hock Khoo. Владелец: Altera Corp. Дата публикации: 2013-05-16.

Digital clock-duty-cycle correction

Номер патента: US09692403B2. Автор: Mohammad Elbadry. Владелец: Texas Instruments Inc. Дата публикации: 2017-06-27.

Bounded duty cycle correction circuit

Номер патента: US09641165B1. Автор: Venkataram Mooraka,Firas Abughazaleh,Roby Thomas. Владелец: NXP USA Inc. Дата публикации: 2017-05-02.

Apparatus for managing clock duty cycle correction

Номер патента: US09584108B2. Автор: Sujoy Chakravarty. Владелец: Silab Tech Pvt Ltd. Дата публикации: 2017-02-28.

Circuit to correct duty cycle and phase error

Номер патента: EP4175175A1. Автор: Helmut Kranabenter,Erik Olieman,Mark Stoopman. Владелец: NXP BV. Дата публикации: 2023-05-03.

Apparatuses, methods, and circuits including a duty cycle adjustment circuit

Номер патента: US09413338B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2016-08-09.

Advanced repeater with duty cycle adjustment

Номер патента: US7705633B2. Автор: Scott Pitkethly. Владелец: Intellectual Ventures Funding LLC. Дата публикации: 2010-04-27.

Advanced repeater with duty cycle adjustment

Номер патента: US7405597B1. Автор: Scott Pitkethly. Владелец: Transmeta Inc. Дата публикации: 2008-07-29.

Duty cycle detection and correction circuit in an integrated circuit

Номер патента: US09520867B2. Автор: Mu-Shan Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2016-12-13.

Buffer circuit and duty cycle correction method using same

Номер патента: US8358162B2. Автор: Kyoung Tae KANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2013-01-22.

Buffer circuit and duty cycle correction method using same

Номер патента: US20110227622A1. Автор: Kyoung Tae KANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-09-22.

Digital clock-duty-cycle correction

Номер патента: US09780768B2. Автор: Robert Floyd Payne,Gerd Schuppener,Mohammad Elbadry. Владелец: Texas Instruments Inc. Дата публикации: 2017-10-03.

Transmitter data path single-ended duty cycle correction for EMI reduction

Номер патента: US09667281B1. Автор: Vadim Milirud,Michael Ben Venditti. Владелец: Microsemi Storage Solutions US Inc. Дата публикации: 2017-05-30.

Apparatuses and methods for phase interpolating clock signals and for providing duty cycle corrected clock signals

Номер патента: US09503066B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2016-11-22.

Delay lock circuit using bisection algorithm and related method

Номер патента: US6900678B2. Автор: Shih-Huang Huang,Jui-Lung Chen. Владелец: United Microelectronics Corp. Дата публикации: 2005-05-31.

DLL Circuit and Semiconductor Integrated Circuit with the Same

Номер патента: KR100945793B1. Автор: 이동욱,강신덕. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-03-08.

Clock Circuitry for Generating Multiple Clocks with Time-Multiplexed Duty Cycle Adjustment

Номер патента: US20090128207A1. Автор: Ting Wu,Kun-Yung Chang. Владелец: Kun-Yung Chang. Дата публикации: 2009-05-21.

Digital clock-duty-cycle correction

Номер патента: US20170126220A1. Автор: Mohammad Elbadry. Владелец: Texas Instruments Inc. Дата публикации: 2017-05-04.

Rf duty-cycle correction circuit

Номер патента: WO2012041917A2. Автор: Paul Mateman,Leonardus Hesen,Johannes Frambach. Владелец: ST-Ericsson SA. Дата публикации: 2012-04-05.

Delay lock circuit using bisection algorithm and related method

Номер патента: US20030034814A1. Автор: Shih-Huang Huang,Jui-Lung Chen. Владелец: Individual. Дата публикации: 2003-02-20.

Inverter based duty cycle correction apparatuses and systems

Номер патента: US7495491B2. Автор: Zuoguo Wu. Владелец: Intel Corp. Дата публикации: 2009-02-24.

Locked loop circuit with configurable second error input

Номер патента: US20190190525A1. Автор: Muhammad FAISAL,Jeffrey Fredenburg. Владелец: Movellus Circuits Inc. Дата публикации: 2019-06-20.

Structure for a duty cycle correction circuit

Номер патента: US8381143B2. Автор: David W. Boerstler,Eskinder Hailu,Jieming Qi. Владелец: International Business Machines Corp. Дата публикации: 2013-02-19.

Duty cycle correction circuit using two differential amplifiers

Номер патента: WO1999012259A3. Автор: Clemenz Portmann. Владелец: RAMBUS INC. Дата публикации: 1999-06-03.

Duty cycle distortion correction circuitry

Номер патента: US8476947B2. Автор: Chiakang Sung,Khai Nguyen,John Henry Bui,Ket Chiew Sia,Lay Hock Khoo. Владелец: Altera Corp. Дата публикации: 2013-07-02.

Dual-complementary integrating duty cycle detector with dead band noise rejection

Номер патента: US20150295564A1. Автор: Jon Allan Faue,Oscar Frederick Jones, Jr.. Владелец: United Memories Inc. Дата публикации: 2015-10-15.

Duty cycle correction for high-speed clock signals

Номер патента: US11770116B1. Автор: Robert Karl Butler,Madusudanan Srinivasan Gopalan. Владелец: Texas Instruments Inc. Дата публикации: 2023-09-26.

Apparatus for managing clock duty cycle correction (dcc)

Номер патента: US20160087620A1. Автор: Sujoy Chakravarty. Владелец: Individual. Дата публикации: 2016-03-24.

Phase-locked loop circuit and operation method thereof

Номер патента: US12028082B2. Автор: Ja Yol Lee. Владелец: Electronics and Telecommunications Research Institute ETRI. Дата публикации: 2024-07-02.

Duty cycle correction circuit

Номер патента: US20110227624A1. Автор: Min Chung Chou. Владелец: Elite Semiconductor Memory Technology Inc. Дата публикации: 2011-09-22.

Duty cycle correction circuit and semiconductor device

Номер патента: US09369118B2. Автор: Masashi Nakata. Владелец: Toshiba Corp. Дата публикации: 2016-06-14.

Duty cycle correction circuit

Номер патента: US11115014B2. Автор: Boxin YANG. Владелец: Shenzhen Goodix Technology Co Ltd. Дата публикации: 2021-09-07.

Digital clock-duty-cycle correction

Номер патента: US10291218B2. Автор: Robert Floyd Payne,Gerd Schuppener,Mohammad Elbadry. Владелец: Texas Instruments Inc. Дата публикации: 2019-05-14.

Duty cycle corrector and duty cycle correction method

Номер патента: WO2011036516A1. Автор: Sergey Sofer,Eyal Melamed-Kohen,Valery Neiman. Владелец: Freescale Semiconductor, Inc.. Дата публикации: 2011-03-31.

Duty cycle calibration circuit

Номер патента: EP3855621A1. Автор: Boxin YANG. Владелец: Shenzhen Goodix Technology Co Ltd. Дата публикации: 2021-07-28.

Duty cycle correction circuit

Номер патента: US20210159894A1. Автор: Boxin YANG. Владелец: Shenzhen Goodix Technology Co Ltd. Дата публикации: 2021-05-27.

Duty cycle correction circuitry

Номер патента: WO2011050216A3. Автор: Sameer Wadhwa,Marzio Pedrali-Noy. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-09-22.

Duty cycle correction circuitry

Номер патента: WO2011050216A2. Автор: Sameer Wadhwa,Marzio Pedrali-Noy. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-04-28.

Duty cycle correction circuitry

Номер патента: US20110090940A1. Автор: Sameer Wadhwa,Marzio Pedrali-Noy. Владелец: Qualcomm Inc. Дата публикации: 2011-04-21.

Zero-offset sampling for clock duty cycle correction

Номер патента: US09941871B1. Автор: Ker Yon Lau. Владелец: Altera Corp. Дата публикации: 2018-04-10.

Systems and methods for providing duty cycle correction

Номер патента: WO2014123802A2. Автор: Hakan Dogan,Yashar Rajavi,Shahram Abdollahi-Alibeik. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2014-08-14.

Duty cycle correction circuit

Номер патента: US20150171836A1. Автор: Hyun-Bae Lee. Владелец: SK hynix Inc. Дата публикации: 2015-06-18.

Duty-cycle-correcting clock distribution architecture

Номер патента: US20240120934A1. Автор: Dexue Zhang. Владелец: Gigajot Technology Inc. Дата публикации: 2024-04-11.

Duty-cycle-correcting clock distribution architecture

Номер патента: US11838030B1. Автор: Dexue Zhang. Владелец: Gigajot Technology Inc. Дата публикации: 2023-12-05.

Acquisition process in a phase-locked-loop by switched phase means

Номер патента: US3979691A. Автор: Layton Balliet. Владелец: International Business Machines Corp. Дата публикации: 1976-09-07.

Zero-offset sampling for clock duty cycle correction

Номер патента: WO2018057350A1. Автор: Ker Yon Lau. Владелец: Altera Corporation. Дата публикации: 2018-03-29.

Digital phase lock loop circuit

Номер патента: US4617679A. Автор: Phillip L. Brooks. Владелец: NEC Electronics America Inc. Дата публикации: 1986-10-14.

Schaltung und Verfahren zur Korrektur des Duty-Cycle-Wertes eines digitalen Datensignals

Номер патента: EP1633043A3. Автор: Karl SCHRÖDINGER. Владелец: Finisar Corp. Дата публикации: 2009-08-05.

Event-driven clock duty cycle control

Номер патента: US09564885B2. Автор: Jun Kim,Wayne S. Richardson,Pak Shing Chau. Владелец: RAMBUS INC. Дата публикации: 2017-02-07.

Controlling duty cycle distortion with a mixed-signal circuit

Номер патента: US12003241B1. Автор: XIN Jin,Andrew Lee,YingFan Lee,Zhih-Ling Lu. Владелец: Parade Technologies Ltd USA. Дата публикации: 2024-06-04.

Apparatuses and methods for duty cycle adjustment

Номер патента: US09954517B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2018-04-24.

Cascade system capable of restraining duty cycle offsets

Номер патента: US20060238228A1. Автор: Lin-Kai Bu,Tsung-Yu Wu. Владелец: Himax Technologies Ltd. Дата публикации: 2006-10-26.

Systems and methods for pll gain calibration and duty cycle calibration using shared phase detector

Номер патента: US20240313787A1. Автор: Thomas Mayer,Jongmin Park,Karim M Megawer. Владелец: Apple Inc. Дата публикации: 2024-09-19.

Systems and methods for PLL gain calibration and duty cycle calibration using shared phase detector

Номер патента: US12119830B2. Автор: Thomas Mayer,Jongmin Park,Karim M Megawer. Владелец: Apple Inc. Дата публикации: 2024-10-15.

All-digital-phase-locked-loop having a time-to-digital converter circuit with a dynamically adjustable offset delay

Номер патента: US9774336B2. Автор: Yao-Hong Liu. Владелец: STICHTING IMEC NEDERLAND. Дата публикации: 2017-09-26.

Predetermined duty cycle signal generator

Номер патента: EP2446535A2. Автор: Kun Zhang,Kenneth Charles Barnett. Владелец: Qualcomm Inc. Дата публикации: 2012-05-02.

Predetermined duty cycle signal generator

Номер патента: WO2010151891A2. Автор: Kun Zhang,Kenneth Charles Barnett. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2010-12-29.

Method and Apparatus for Duty Cycle Distortion Compensation

Номер патента: US20150015315A1. Автор: Yan Yan,Deqiang Song,Dawei Huang,Jianghui Su,Zuxu Qin,Baoqing Huang. Владелец: Oracle International Corp. Дата публикации: 2015-01-15.

Predetermined duty cycle signal generator

Номер патента: WO2010151891A3. Автор: Kun Zhang,Kenneth Charles Barnett. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-06-09.

Rational ratio multiplier (RRM) with optimized duty cycle implementation

Номер патента: US11942938B2. Автор: Uzi Zangi. Владелец: NXP BV. Дата публикации: 2024-03-26.

Phase-locked loop and radio frequency transceiver

Номер патента: EP4191887A1. Автор: Na Guo,Dang Liu. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-06-07.

Bounding a duty cycle using a c-element

Номер патента: US20080238509A1. Автор: Scott M. Fairbanks. Владелец: Sun Microsystems Inc. Дата публикации: 2008-10-02.

Programmable duty-cycle low jitter differential clock buffer

Номер патента: US09979382B1. Автор: Yuan-Ju Chao,Ta-Shun Chu. Владелец: Ipgreat Inc. Дата публикации: 2018-05-22.

Apparatuses and methods for duty cycle adjustments

Номер патента: US09515636B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2016-12-06.

Circuit for eliminating clock jitter based on reconfigurable multi-phase-locked loops

Номер патента: US11387832B2. Автор: Hui Zheng,Deyi Pi. Владелец: Hefei Newcosemi Technology Co Ltd. Дата публикации: 2022-07-12.

All-digital duty cycle corrector and method for correcting duty cycle of output clock

Номер патента: US20240120910A1. Автор: Tse-Hung Chen. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-04-11.

Controlling Duty Cycle Distortion with Digital Circuit

Номер патента: US20240223171A1. Автор: XIN Jin,Andrew Lee,YingFan Lee,Zhih-Ling Lu. Владелец: Parade Technologies Ltd USA. Дата публикации: 2024-07-04.

Phase-locked loop having sub-sampling phase detector

Номер патента: US09608644B1. Автор: Parag Upadhyaya,Adebabay M. Bekele,Mayank Raj. Владелец: Xilinx Inc. Дата публикации: 2017-03-28.

Adjusting the duty cycle of a clock signal to a desired value

Номер патента: GB2489808A. Автор: Chi Zhang,See Taur Lee,Mehmet Ozgun. Владелец: Icera LLC. Дата публикации: 2012-10-10.

Clock Pulse Duty Cycle Control Circuit for a Clock Fanout Chip

Номер патента: US20080197903A1. Автор: James S. Humble. Владелец: Mayo Foundation for Medical Education and Research. Дата публикации: 2008-08-21.

Duty-cycle adjustable clock generator

Номер патента: WO2003058853A1. Автор: Shihchang Wu. Владелец: Nanowave, Inc.. Дата публикации: 2003-07-17.

Voltage-controlled variable duty-cycle oscillator

Номер патента: US20030117222A1. Автор: Douglas Anderson. Владелец: Micrel Inc. Дата публикации: 2003-06-26.

Delay locked loop circuit and semiconductor device having the delay locked loop circuit

Номер патента: US20110109357A1. Автор: Jun Bae Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-05-12.

Delay locked loop circuit and semiconductor integrated circuit device

Номер патента: EP1835623A1. Автор: Takashi c/o Hitachi Ltd. Kawamoto. Владелец: Renesas Technology Corp. Дата публикации: 2007-09-19.

Delay locked loop circuit

Номер патента: US09571106B2. Автор: Young-Suk Seo,Da-In IM. Владелец: SK hynix Inc. Дата публикации: 2017-02-14.

Multi-channel delay locked loop

Номер патента: US09564907B2. Автор: Deog-Kyoon Jeong,Suhwan Kim,Joo-Hyung CHAE. Владелец: SK hynix Inc. Дата публикации: 2017-02-07.

Method for determining target locking time of delay locked loop of memory apparatus

Номер патента: US12112790B2. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2024-10-08.

Matrix addressable display with delay locked loop controller

Номер патента: AU4894497A. Автор: Glen E. Hush. Владелец: Micron Display Technology Inc. Дата публикации: 1998-04-24.

Delay locked loop circuit

Номер патента: US20110001525A1. Автор: Jin-Il Chung. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-01-06.

Network interface with double data rate and delay locked loop

Номер патента: US20070033428A1. Автор: Yong Jiang,Jonathan Lin. Владелец: Broadcom Corp. Дата публикации: 2007-02-08.

Semiconductor memory device for generating a delay locked clock in early stage

Номер патента: US20090267665A1. Автор: Hyun-Woo Lee,Won-Joo Yun. Владелец: Individual. Дата публикации: 2009-10-29.

Network interface with double data rate and delay locked loop

Номер патента: EP1241789A3. Автор: Yong Jiang,Jonathan Lin. Владелец: Broadcom Corp. Дата публикации: 2005-09-21.

Delay locked loop circuit

Номер патента: US20220052698A1. Автор: Xiaofei Chen. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2022-02-17.

System for determining target locking time of delay locked loop of memory apparatus

Номер патента: US20230420029A1. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-12-28.

Delay locked loop including replica fine delay circuit and memory device including the same

Номер патента: US20230253971A1. Автор: Hun-Dae Choi,Junsub YOON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2023-08-10.

Delay locked loop circuit and semiconductor memory device having the same

Номер патента: US11177814B2. Автор: Hundae CHOI,Hwapyong Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2021-11-16.

Delay locked loop to cancel offset and memory device including the same

Номер патента: US20190238141A1. Автор: Hun-Dae Choi,Juho JEON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2019-08-01.

Semiconductor memory device for controlling operation of delay-locked loop circuit

Номер патента: US20120218848A1. Автор: Seong-Jin Jang,Young-uk Chang,Jun-Bae Kim,Sin-Ho KIM. Владелец: Individual. Дата публикации: 2012-08-30.

Locked-loop quiescence apparatus, systems, and methods

Номер патента: US09444469B2. Автор: Scott Schafer,Eric Becker,Brandon Roth. Владелец: Micron Technology Inc. Дата публикации: 2016-09-13.

Control circuit and control method for controlling delay lock loop in dynamic random access memory

Номер патента: US20190311761A1. Автор: Chuan-Jen Chang,Wen-Ming Lee. Владелец: Nanya Technology Corp. Дата публикации: 2019-10-10.

Method for determining target locking time of delay locked loop of memory apparatus

Номер патента: US20230420031A1. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-12-28.

Reference-frequency-insensitive phase locked loop

Номер патента: US09537494B2. Автор: Sheng Ye. Владелец: Maxlinear Inc. Дата публикации: 2017-01-03.

System for determining target locking time of delay locked loop of memory apparatus

Номер патента: US12014766B2. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2024-06-18.

Reference-frequency-insensitive phase locked loop

Номер патента: US09843333B2. Автор: Sheng Ye. Владелец: Maxlinear Inc. Дата публикации: 2017-12-12.

A fast and accurate charge pump for PLLs or delay-locked loops

Номер патента: GB2374217A. Автор: Andrew M Lever. Владелец: Micron Technology Inc. Дата публикации: 2002-10-09.

Delay locked loop including replica fine delay circuit and memory device including the same

Номер патента: US11888489B2. Автор: Hun-Dae Choi,Junsub YOON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-01-30.

Delay locked loop circuitry and memory device

Номер патента: US20230412173A1. Автор: Haibin FANG,Biyun HUANG,Dongsheng TANG. Владелец: GigaDevice Semiconductor Shanghai Inc. Дата публикации: 2023-12-21.

Access command delay using delay locked loop (dll) circuitry

Номер патента: US20220076745A1. Автор: Vijayakrishna J. Vankayala,Jason M. Brown. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

Access command delay using delay locked loop (dll) circuitry

Номер патента: US20220328098A1. Автор: Vijayakrishna J. Vankayala,Jason M. Brown. Владелец: Micron Technology Inc. Дата публикации: 2022-10-13.

Access command delay using delay locked loop (DLL) circuitry

Номер патента: US11996149B2. Автор: Vijayakrishna J. Vankayala,Jason M. Brown. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-05-28.

Delay locked loop, clock synchronization circuit and memory

Номер патента: US20240106439A1. Автор: Siman LI,YoonJoo EOM. Владелец: Cxmt Corp. Дата публикации: 2024-03-28.

Semiconductor memory device having a delay locked loop (DLL) and method for driving the same

Номер патента: US7710817B2. Автор: Yoon-Jae Shin,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-05-04.

Method and apparatus for controlling power-down mode of delay locked loop

Номер патента: US7616037B2. Автор: Yong-ho Cho. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-11-10.

Delay locked loop clock generation method and device for locking fail stop

Номер патента: KR100753101B1. Автор: 최훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-08-29.

Delay locked loop circuitry and memory device

Номер патента: US11942954B2. Автор: Haibin FANG,Biyun HUANG,Dongsheng TANG. Владелец: GigaDevice Semiconductor Shanghai Inc. Дата публикации: 2024-03-26.

Phase-locked loop circuit and signal processing device

Номер патента: US20240313790A1. Автор: Weixin Kong,Haifeng Guo,Zuoxing YANG. Владелец: Shenzhen MicroBT Electronics Technology Co Ltd. Дата публикации: 2024-09-19.

Phase-locked loop circuit, data recovery circuit, and control method for phase-locked loop circuit

Номер патента: US09654115B2. Автор: Yongwang LIU,Bingzhao Zhang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2017-05-16.

Phase and delay locked loops and semiconductor memory device having the same

Номер патента: US7339438B2. Автор: Young-Soo Sohn. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-03-04.

Digital phase locked loop for low jitter applications

Номер патента: US09917591B2. Автор: Zhenrong Jin,Jingdong DENG,Chung S. HO,David FLYE,Ramana M. MALLADI. Владелец: International Business Machines Corp. Дата публикации: 2018-03-13.

Digital phase locked loop for low jitter applications

Номер патента: US09906228B2. Автор: Zhenrong Jin,Jingdong DENG,Chung S. HO,David FLYE,Ramana M. MALLADI. Владелец: International Business Machines Corp. Дата публикации: 2018-02-27.

Digital phase locked loop for low jitter applications

Номер патента: US09819350B2. Автор: Zhenrong Jin,Jingdong DENG,Chung S. HO,David FLYE,Ramana M. MALLADI. Владелец: International Business Machines Corp. Дата публикации: 2017-11-14.

Charge pump circuit with enhanced output impedance

Номер патента: US09614434B2. Автор: Alexandru A. Ciubotaru. Владелец: Analog Devices Inc. Дата публикации: 2017-04-04.

Hybrid Analog/Digital Phase Locked Loop with Fast Frequency Changes

Номер патента: US20230074921A1. Автор: Henrik Sjöland,Razvan-Cristian Marin. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2023-03-09.

Hybrid analog/digital phase locked loop with fast frequency changes

Номер патента: EP4107861A1. Автор: Henrik Sjöland,Razvan-Cristian Marin. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2022-12-28.

Phase-locked loop circuit calibration method, memory storage device and connection interface circuit

Номер патента: US20190288700A1. Автор: Chia-Hui Yu,Wei-Yung Chen. Владелец: Phison Electronics Corp. Дата публикации: 2019-09-19.

Phase locked loop circuit, integrated circuit, communication unit and method therefor

Номер патента: US09774335B2. Автор: Pierre Savary,Didier Salle,Birama GOUMBALLA. Владелец: NXP USA Inc. Дата публикации: 2017-09-26.

Phase-locked loop architecture and clock distribution system

Номер патента: US09654123B1. Автор: Richard G. Cliff,Sergey Shumarayev,Weiqi Ding,Tien Duc Pham,Tim Tri Hoang. Владелец: Altera Corp. Дата публикации: 2017-05-16.

Phase-locked loop circuit and calibrating method thereof

Номер патента: US09621172B1. Автор: Tai-Yuan Yu,Ying-Tang Chang,Wei-Ming Chiu. Владелец: Shenzhen South Silicon Valley Microelectronics Co Ltd. Дата публикации: 2017-04-11.

A wide-band, multi-phase phase-locked loop circuit

Номер патента: WO2023245152A2. Автор: Armin TAJALLI,Rajath BINDIGANAVILE,Asif WAHID. Владелец: UNIVERSITY OF UTAH RESEARCH FOUNDATION. Дата публикации: 2023-12-21.

Phase locked loop circuit

Номер патента: US8717075B2. Автор: Chun-Chi CHANG. Владелец: Global Unichip Corp. Дата публикации: 2014-05-06.

Phase-locked loop circuit and digital operation system

Номер патента: US11757456B2. Автор: Zhiyou Xu,MINGYONG Shi,Lide Wu. Владелец: Weifang Goertek Microelectronics Co Ltd. Дата публикации: 2023-09-12.

Phase locked loop circuit

Номер патента: US20130285723A1. Автор: Chun-Chi CHANG. Владелец: Global Unichip Corp. Дата публикации: 2013-10-31.

Frequency control circuit, frequency control method and phase locked loop circuit

Номер патента: US09722832B1. Автор: Shih-Che Hung,Chun-Liang Chen. Владелец: Himax Technologies Ltd. Дата публикации: 2017-08-01.

Phase lock loop circuit with variable loop gain

Номер патента: US5973572A. Автор: Junichi Ukita. Владелец: Advantest Corp. Дата публикации: 1999-10-26.

Charge pump circuit and phase lock loop circuit having the same

Номер патента: US20160020689A1. Автор: Yi-Lung Chen. Владелец: Microchip Technology Inc. Дата публикации: 2016-01-21.

Charge pump circuit and phase lock loop circuit having the same

Номер патента: US9257899B1. Автор: Yi-Lung Chen. Владелец: Microchip Technology Inc. Дата публикации: 2016-02-09.

Charge pump phase locked loop circuit

Номер патента: EP1123580A1. Автор: Christophe Neron. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2001-08-16.

Phase locked loop circuit, phase locked loop module, and phase locked loop method

Номер патента: US9294107B2. Автор: Norihito Suzuki. Владелец: Sony Corp. Дата публикации: 2016-03-22.

Phase-locked loop circuit

Номер патента: EP3806338A1. Автор: Koji Tsutsumi,Mitsuhiro Shimozawa,Akihito Hirai,Sho Ikeda. Владелец: Mitsubishi Electric Corp. Дата публикации: 2021-04-14.

Quadrature duty cycle correction circuit

Номер патента: US20240372535A1. Автор: Jaswinder Singh,Sameer Wadhwa,Dongwon Seo,Andrew Weil. Владелец: Qualcomm Inc. Дата публикации: 2024-11-07.

Phase-locked loop circuit including voltage down converter consisting of passive element

Номер патента: US09467155B2. Автор: Heechai Kang. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-10-11.

Digital controller for a phase-locked loop

Номер патента: US09698798B1. Автор: Jeffrey Alan Fredenburg,David Michael Moore. Владелец: Movellus Circuits Inc. Дата публикации: 2017-07-04.

Phase locked loop circuit and control method thereof

Номер патента: US20110215846A1. Автор: Manabu Furuta. Владелец: Renesas Electronics Corp. Дата публикации: 2011-09-08.

Integrated circuits with dual-edge clocking

Номер патента: US8519763B2. Автор: David Lewis,Ajay K. Ravi. Владелец: Altera Corp. Дата публикации: 2013-08-27.

Compensation circuit for low phase offset for phase-locked loops

Номер патента: AU6365800A. Автор: Drew G. Doblar,Chung-Hsiao R. Wu. Владелец: Sun Microsystems Inc. Дата публикации: 2001-02-13.

Duty cycle correction circuit of semiconductor memory apparatus

Номер патента: US20090302912A1. Автор: Seong Jun Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-12-10.

Compensation circuit for low phase offset for phase-locked loops

Номер патента: WO2001008312A1. Автор: Drew G. Doblar,Chung-Hsiao R. Wu. Владелец: SUN MICROSYSTEMS, INC.. Дата публикации: 2001-02-01.

Phase-locked loop circuit and method for controlling the same

Номер патента: EP4125216A1. Автор: Cheng Liang,YAN Ye. Владелец: Hangzhou Silergy Semiconductor Technology LTD. Дата публикации: 2023-02-01.

High frequency system with duty cycle buffer

Номер патента: US20030042950A1. Автор: Nasser Kurd,Jed Griffin. Владелец: Individual. Дата публикации: 2003-03-06.

Integrated circuit including phase locked loop circuit

Номер патента: US20200021298A1. Автор: Woo Seok Kim,Tae Ik Kim,Gyu Sik Kim,Hwan Seok YEO. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2020-01-16.

Phase lock loop circuit having a wide bandwidth

Номер патента: US09537493B2. Автор: Ganesh K. Balachandran,Vladimir P. Petkov. Владелец: ROBERT BOSCH GMBH. Дата публикации: 2017-01-03.

Phase-lock loop circuit with improved output signal jitter performance

Номер патента: CA2004842C. Автор: Dany Sylvain. Владелец: Northern Telecom Ltd. Дата публикации: 1994-08-23.

Digital phase locked loop for low jitter applications

Номер патента: US10084460B2. Автор: Zhenrong Jin,Jingdong DENG,Chung S. HO,David FLYE,Ramana M. MALLADI. Владелец: International Business Machines Corp. Дата публикации: 2018-09-25.

Phase-locked loop for reducing frequency lock time

Номер патента: US20020109537A1. Автор: Han-Il Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2002-08-15.

Digital phase-locked loop

Номер патента: US20190348989A1. Автор: Raghu Ganesan,Jayawardan Janardhanan,Henry Yao,Christopher Andrew Schell. Владелец: Texas Instruments Inc. Дата публикации: 2019-11-14.

Phase-locked loop circuit

Номер патента: EP1602175A1. Автор: Bernd Germann,Bardo Muller,Tomislav Drenski. Владелец: Fujitsu Ltd. Дата публикации: 2005-12-07.

Self-biased phased-locked loop

Номер патента: US20070152760A1. Автор: Keng Wong,Swee Tan. Владелец: Intel Corp. Дата публикации: 2007-07-05.

Phase-locked loop with dual-mode phase/frequency detection

Номер патента: US6759838B2. Автор: Kuang-Chung Tao,Chi-Ming Hsiao,Chang-Fu Kuo. Владелец: MediaTek Inc. Дата публикации: 2004-07-06.

Lock indicator for phase locked loop circuit

Номер патента: US5525932A. Автор: Stephen D. Wyatt,Ram Kelkar,Iiya I. Novof. Владелец: International Business Machines Corp. Дата публикации: 1996-06-11.

Phase lock loop circuit

Номер патента: CA1215751A. Автор: Peter W. Gaussen,Rodney J. Lawton,Philip I.J. Ainsley,Ian A. Strachan. Владелец: Plessey Overseas Ltd. Дата публикации: 1986-12-23.

Phase locked loop circuit

Номер патента: CA1057368A. Автор: Takao Yokoyama. Владелец: HITACHI LTD. Дата публикации: 1979-06-26.

Duty cycle detection circuit and duty cycle correction circuit including the same

Номер патента: US20230046522A1. Автор: Kwan Su SHON,Yo Han JEONG,Dae Ho Yang,Dong Shin JO. Владелец: SK hynix Inc. Дата публикации: 2023-02-16.

Duty cycle detection circuit and duty cycle correction circuit including the same

Номер патента: US20220209751A1. Автор: Kwan Su SHON,Yo Han JEONG,Dae Ho Yang,Dong Shin JO. Владелец: SK hynix Inc. Дата публикации: 2022-06-30.

A wide-band, multi-phase phase-locked loop circuit

Номер патента: WO2023245152A3. Автор: Armin TAJALLI,Rajath BINDIGANAVILE,Asif WAHID. Владелец: UNIVERSITY OF UTAH RESEARCH FOUNDATION. Дата публикации: 2024-04-18.

Phase-locked loop circuit

Номер патента: US7332972B2. Автор: Eric Vandel. Владелец: Semtech Neuchatel SARL. Дата публикации: 2008-02-19.

Phase locked loop circuit

Номер патента: US20010028694A1. Автор: Hidefumi Kushibe. Владелец: Toshiba Corp. Дата публикации: 2001-10-11.

Phase-locked loop circuit

Номер патента: US20180069555A1. Автор: Masashi Nakata. Владелец: Toshiba Memory Corp. Дата публикации: 2018-03-08.

Low gain phase-locked loop circuit

Номер патента: US20040124884A1. Автор: Sanjay Dabral,Santanu Chaudhuri,Karthisha Canagasaby. Владелец: Intel Corp. Дата публикации: 2004-07-01.

Phase-locked loop circuit

Номер патента: US09973197B2. Автор: Masashi Nakata. Владелец: Toshiba Memory Corp. Дата публикации: 2018-05-15.

Per Lane Duty Cycle Correction

Номер патента: US20200044640A1. Автор: Gary L. Howe,Jeffrey E. Koelling. Владелец: Micron Technology Inc. Дата публикации: 2020-02-06.

Charge pump phase locked loop circuit

Номер патента: WO2001015324A9. Автор: Christophe Neron. Владелец: Philips Semiconductors Inc. Дата публикации: 2002-09-19.

Phase-locked loop circuit with a multi-cycle phase detector and multi-current charge pump

Номер патента: US6078634A. Автор: Patrick W. Bosshart. Владелец: Texas Instruments Inc. Дата публикации: 2000-06-20.

Phase locked loop for deriving clock signal from aperiodic data signal

Номер патента: US4222013A. Автор: Thomas E. Bowers,Dennis E. Tomlinson. Владелец: Individual. Дата публикации: 1980-09-09.

Phase locked loop circuit

Номер патента: US4068188A. Автор: Takao Yokoyama. Владелец: HITACHI LTD. Дата публикации: 1978-01-10.

A phase-locked loop circuit with dynamic backup

Номер патента: KR19990077419A. Автор: 비어스그레고리에드워드,아울렛낸씨루쓰. Владелец: 포만 제프리 엘. Дата публикации: 1999-10-25.

Voltage-controlled oscillator, phase-locked loop circuit and clock data recovery circuit

Номер патента: US20100026404A1. Автор: Kenichi Hosoya. Владелец: NEC Corp. Дата публикации: 2010-02-04.

Phase-locked loop circuit

Номер патента: US4659949A. Автор: Taiwa Okanobu. Владелец: Sony Corp. Дата публикации: 1987-04-21.

Clock buffer with adjustable delay and fixed duty cycle output

Номер патента: US5157277A. Автор: Thanh T. Tran,David G. Abdoo. Владелец: Compaq Computer Corp. Дата публикации: 1992-10-20.

Low-power fractional-N phase-locked loop circuit

Номер патента: US11936390B2. Автор: XIANG Gao,Fei Feng,Gaofeng JIN. Владелец: Zhejiang University ZJU. Дата публикации: 2024-03-19.

Phase locked loop circuit equipped with unity gain bandwidth adjustment

Номер патента: US20150358025A1. Автор: Amit Katyal. Владелец: STMicroelectronics International NV. Дата публикации: 2015-12-10.

Phase-locked-loop circuit

Номер патента: US20110074474A1. Автор: Xiaoming Yuan,Robert William Delmerico,Zhuohui Tan,Robert Allen Seymour,Haiqing Weng. Владелец: General Electric Co. Дата публикации: 2011-03-31.

Phase-locked loop circuit

Номер патента: CA1269724A. Автор: William L. Rorden. Владелец: GRAHAM-PATTEN SYSTEMS Inc. Дата публикации: 1990-05-29.

Digital phase-locked loop

Номер патента: WO2019222245A1. Автор: Raghu Ganesan,Jayawardan Janardhanan,Henry Yao,Christopher Andrew Schell. Владелец: Texas Instruments Japan Limited. Дата публикации: 2019-11-21.

D/a for controlling an oscillator in a phase locked loop

Номер патента: MY112265A. Автор: Douglas Romesburg Eric,Francis Rumreich Mark. Владелец: Thomson Consumer Electronics Inc. Дата публикации: 2001-05-31.

Phase locked loop

Номер патента: EP1661249A1. Автор: Eric Vandel. Владелец: Semtech Neuchatel SARL. Дата публикации: 2006-05-31.

Phase locked loop

Номер патента: US20060255864A1. Автор: Eric Vandel. Владелец: Individual. Дата публикации: 2006-11-16.

Phase-locked loop circuit

Номер патента: US5432481A. Автор: Toshitada Saito. Владелец: Toshiba Corp. Дата публикации: 1995-07-11.

Phase locked loop circuit and reproducing apparatus provided with thereof

Номер патента: US5994932A. Автор: Ryo Ando. Владелец: Sony Corp. Дата публикации: 1999-11-30.

Spread spectrum phase-locked loop clock generator with VCO driven by a symmetrical voltage ramp signal

Номер патента: US5659587A. Автор: David L. Knierim. Владелец: Tektronix Inc. Дата публикации: 1997-08-19.

Charge pump, a phase locked loop circuit and a charge pump method

Номер патента: US20140333354A1. Автор: Dawei Guo,Mingsheng Ao,Jianqin Zheng. Владелец: Beken Corp. Дата публикации: 2014-11-13.

Locked loop circuit and method with multi-phase synchronization

Номер патента: US20210313994A1. Автор: Frederick Christopher Candler. Владелец: Movellus Circuits Inc. Дата публикации: 2021-10-07.

Phase calibration method and associated phase locked loop circuit

Номер патента: US20180294947A1. Автор: Kai-Wen Cheng,Tai-Lai Tung,Ting-Nan Cho. Владелец: MStar Semiconductor Inc Taiwan. Дата публикации: 2018-10-11.

Apparatuses and methods for setting a duty cycle adjuster for improving clock duty cycle

Номер патента: US12033720B2. Автор: Kang-Yong Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-07-09.

Double phase-locked loop with frequency stabilization

Номер патента: EP3100357A1. Автор: Slobodan Milijevic. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2016-12-07.

Hybrid phase lock loop

Номер патента: US20190158102A1. Автор: Ruey-Bin Sheen,Tsung-Hsien Tsai,Cheng-Hsiang Hsieh,Chih-Hsien Chang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2019-05-23.

Hybrid phase lock loop

Номер патента: US20200091919A1. Автор: Ruey-Bin Sheen,Tsung-Hsien Tsai,Cheng-Hsiang Hsieh,Chih-Hsien Chang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2020-03-19.

Hybrid Phase Lock Loop

Номер патента: US20180152192A1. Автор: Ruey-Bin Sheen,Tsung-Hsien Tsai,Cheng-Hsiang Hsieh,Chih-Hsien Chang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2018-05-31.

Double phase-locked loop with frequency stabilization

Номер патента: WO2015113135A1. Автор: Slobodan Milijevic. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2015-08-06.

Apparatuses and methods for a multi-bit duty cycle monitor

Номер патента: US20240194244A1. Автор: Dean D. Gans. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-06-13.

Apparatuses and methods for setting a duty cycle adjuster for improving clock duty cycle

Номер патента: US12125558B2. Автор: Kang-Yong Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-10-22.

Method and system for a sampled loop filter in a phase locked loop (PLL)

Номер патента: US09906227B2. Автор: Sheng Ye,Vamsi Paidi,Sangeetha Gopalakrishnan. Владелец: Maxlinear Inc. Дата публикации: 2018-02-27.

Sampled analog loop filter for phase locked loops

Номер патента: US09537492B2. Автор: Eric G. Nestler,Alexander A. Alexeyev. Владелец: Analog Devices Inc. Дата публикации: 2017-01-03.

Double phase-locked loop with frequency stabilization

Номер патента: US09444470B2. Автор: Slobodan Milijevic. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2016-09-13.

Phase-locked loop bandwidth calibration circuit and method thereof

Номер патента: WO2005034356A2. Автор: Jonathan R. Strange,Edmund J. Balboni,Wyn T. Palmer. Владелец: ANALOG DEVICES, INC.. Дата публикации: 2005-04-14.

Configurable digital-analog phase locked loop

Номер патента: WO2011071954A1. Автор: Gary J. Ballantyne,Jeremy D. Dunworth,Bhushan S. Asuri. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-06-16.

Phase-locked loop bandwidth calibration circuit and method thereof

Номер патента: EP1671422A2. Автор: Jonathan R. Strange,Edmund J. Balboni,Wyn T. Palmer. Владелец: Analog Devices Inc. Дата публикации: 2006-06-21.

Phase lock loop with a digital charge pump

Номер патента: US20170250693A1. Автор: Jayawardan Janardhanan,Krishnaswamy Thiagarajan,Jagdish Chand Goyal. Владелец: Texas Instruments Inc. Дата публикации: 2017-08-31.

Bandwidth calibration for frequency locked loop

Номер патента: AU2001286349A1. Автор: Goran Krusell. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2002-03-22.

Phase locked loop with lock detector

Номер патента: US09614536B2. Автор: Ulrich Moehlmann. Владелец: NXP BV. Дата публикации: 2017-04-04.

Phase frequency detector (PFD) circuit with improved lock time

Номер патента: US09503105B2. Автор: SANKARAN Aniruddhan,Jagdish Chand Goyal,Peeyoosh Nitin Mirajkar. Владелец: Texas Instruments Inc. Дата публикации: 2016-11-22.

High-gain locked-loop phase detector

Номер патента: US09461658B1. Автор: Michael H. Perrott. Владелец: Sitime Corp. Дата публикации: 2016-10-04.

Phase to digital converter in all digital phase locked loop

Номер патента: EP2281344A1. Автор: Gang Zhang,Yiping Han,Abhishek Jajoo. Владелец: Qualcomm Inc. Дата публикации: 2011-02-09.

Phase to digital converter in all digital phase locked loop

Номер патента: EP3696982A1. Автор: Gang Zhang,Yiping Han,Abhishek Jajoo. Владелец: Qualcomm Inc. Дата публикации: 2020-08-19.

Phase to digital converter in all digital phase locked loop

Номер патента: EP3700090A1. Автор: Gang Zhang,Yiping Han,Abhishek Jajoo. Владелец: Qualcomm Inc. Дата публикации: 2020-08-26.

Dynamic biasing of a vco in a phase-locked loop

Номер патента: EP2203978A2. Автор: Bo Sun,Gurkanwal Singh Sahota,Yue Wu. Владелец: Qualcomm Inc. Дата публикации: 2010-07-07.

Low-jitter loop filter for a phase-locked loop system

Номер патента: US20040095196A1. Автор: Baker Scott,Edmund Schneider,Adrian Maxim,Melvin Hagge. Владелец: Individual. Дата публикации: 2004-05-20.

Low-jitter loop filter for a phase-locked loop system

Номер патента: EP1466410A1. Автор: Edmund M. Schneider,Melvin L. Hagge,Adrian Maxim,Baker Scott, Iii. Владелец: Cirrus Logic Inc. Дата публикации: 2004-10-13.

Phase locked loop including a frequency change module

Номер патента: US20090121793A1. Автор: Hung-Ming Chien. Владелец: Broadcom Corp. Дата публикации: 2009-05-14.

Charge pump steering systems and methods for loop filters of phase locked loops

Номер патента: EP1012982A1. Автор: W. Scott Gaines. Владелец: Ericsson Inc. Дата публикации: 2000-06-28.

Charge pump for phase-locked loop

Номер патента: WO2009109639A1. Автор: Nicolas Sornin,Pasquale Lamanna. Владелец: Cambridge Silicon Radio Limited. Дата публикации: 2009-09-11.

Phase-locked loop device

Номер патента: US20170093408A1. Автор: Hai Long JIA. Владелец: Semiconductor Manufacturing International Shanghai Corp. Дата публикации: 2017-03-30.

Broadband phase locked loop for multi-band millimeter-wave 5g communication

Номер патента: CA3106474C. Автор: Thomas Chen,Hua Wang,Doohwan JUNG. Владелец: Swiftlink Technologies Inc. Дата публикации: 2023-08-01.

Phase-Locked Loop Filter with Coarse and Fine Tuning

Номер патента: US20150109035A1. Автор: Steven Hand,Robert J. Smith. Владелец: Raytheon Co. Дата публикации: 2015-04-23.

Charge pump apparatus, phase-locked loop, and method of operating a charge pump apparatus

Номер патента: US09843255B1. Автор: Didier Salle,Birama GOUMBALLA,Cristian Pavao-Moreira. Владелец: NXP USA Inc. Дата публикации: 2017-12-12.

Performance indicator for phase locked loops

Номер патента: US09832011B1. Автор: Andreas Menkhoff,Christian Wicpalek,Tobias Buckel. Владелец: Intel IP Corp. Дата публикации: 2017-11-28.

Methods and devices for spur cancellation in digital phase locked loops

Номер патента: US09780945B1. Автор: Michael KERNER,Rotem Avivi. Владелец: Intel IP Corp. Дата публикации: 2017-10-03.

Phase-locked loop device

Номер патента: US09680482B2. Автор: Hai Long JIA. Владелец: Semiconductor Manufacturing International Shanghai Corp. Дата публикации: 2017-06-13.

Stabilized phase locked loop

Номер патента: US4829258A. Автор: Andrew M. Volk,Terry L. Baucom,Roger V. Brunt. Владелец: Intel Corp. Дата публикации: 1989-05-09.

Phase locked loop apparatus for pulse signal demodulation

Номер патента: US6066982A. Автор: Yoshihiro Ohtani. Владелец: Sharp Corp. Дата публикации: 2000-05-23.

Phase-locked loop

Номер патента: WO2023247081A1. Автор: Gregor Schatzberger,Niko BAKO,Ivan BREZOVEC. Владелец: Ams-Osram Ag. Дата публикации: 2023-12-28.

Differential phase-locked-loop circuit

Номер патента: US6792062B2. Автор: Cicero Silveira Vaucher. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2004-09-14.

Phase Locked Loop Including A Frequency Change Module

Номер патента: US20110121873A1. Автор: Hung-Ming Chien. Владелец: Broadcom Corp. Дата публикации: 2011-05-26.

Phase locked loop and associated method for loop gain calibration

Номер патента: US20160142063A1. Автор: Jiqing Cui,Huajiang Zhang. Владелец: Mediatek Singapore Pte Ltd. Дата публикации: 2016-05-19.

Dynamic biasing of a vco in a phase-locked loop

Номер патента: WO2009055622A2. Автор: Bo Sun,Gurkanwal Singh Sahota,Yue Wu. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2009-04-30.

A stable frequency or phase-locked loop

Номер патента: WO2003026132A3. Автор: Besten Gerrit W Den. Владелец: Koninkl Philips Electronics Nv. Дата публикации: 2003-09-25.

A stable frequency or phase-locked loop

Номер патента: WO2003026132A2. Автор: Gerrit W. Den Besten. Владелец: KONINKLIJKE PHILIPS ELECTRONICS N.V.. Дата публикации: 2003-03-27.

Phase locked loop including a frequency change module

Номер патента: US20070121710A1. Автор: Hung-Ming Chien. Владелец: Broadcom Corp. Дата публикации: 2007-05-31.

Phase-locked loop having a bank of vcos for fully integrated broadband tuner

Номер патента: EP1256170A2. Автор: Mats Lindstrom,Brian K. Terry. Владелец: Conexant Systems LLC. Дата публикации: 2002-11-13.

Systems and arrangements for controlling phase locked loop

Номер патента: EP2080268A1. Автор: Thomas Toifl,Marcel Kossel,Jr. Hayden Cranford. Владелец: International Business Machines Corp. Дата публикации: 2009-07-22.

Systems and methods for calibrating the loop bandwidth of a phase-locked loop (PLL)

Номер патента: EP2426821A3. Автор: Chan Hong Park. Владелец: Qualcomm Inc. Дата публикации: 2012-04-04.

Low-noise, fast-lock phase-lock loop with "gearshifting" control

Номер патента: US20030020550A1. Автор: Lizhong Sun,Dale Nelson. Владелец: Agere Systems LLC. Дата публикации: 2003-01-30.

Semiconductor device having duty-cycle corrector

Номер патента: US20240250675A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

Phase locked loop using adaptive filter tuning for radiation hardening

Номер патента: US20230403017A1. Автор: Alfio Zanchi,Parham Khajeh Hesamaddin. Владелец: Boeing Co. Дата публикации: 2023-12-14.

Reduction of parasitic impedances in a phase-locked loop

Номер патента: US7155175B2. Автор: Jukka Kohola. Владелец: Nokia Oyj. Дата публикации: 2006-12-26.

Phase locked loop and associated method for loop gain calibration

Номер патента: US09722617B2. Автор: Jiqing Cui,Huajiang Zhang. Владелец: Mediatek Singapore Pte Ltd. Дата публикации: 2017-08-01.

Analog phase-locked loop with enhanced acquisition

Номер патента: US09608649B2. Автор: Staffan Ek. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2017-03-28.

Phase tracker for a phase locked loop

Номер патента: US09584139B2. Автор: Thomas Mayer,Andreas Mayer,Thorsten Tracht,Christian Wicpalek. Владелец: Intel IP Corp. Дата публикации: 2017-02-28.

Signal generator adjusting a duty cycle and semiconductor apparatus using the same

Номер патента: US09531365B1. Автор: Kwan Su SHON. Владелец: SK hynix Inc. Дата публикации: 2016-12-27.

Duty cycle updates for a power converter

Номер патента: US09428062B2. Автор: Ray M. Ransom. Владелец: GM GLOBAL TECHNOLOGY OPERATIONS LLC. Дата публикации: 2016-08-30.

Apparatuses and methods for setting a duty cycle adjuster for improving clock duty cycle

Номер патента: US11908544B2. Автор: Kang-Yong Kim. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-02-20.

Apparatuses and methods for a multi-bit duty cycle monitor

Номер патента: US11894044B2. Автор: Dean D. Gans. Владелец: Micron Technology Inc. Дата публикации: 2024-02-06.

Apparatuses and methods for setting a duty cycle adjuster for improving clock duty cycle

Номер патента: US20240029771A1. Автор: Kang-Yong Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-01-25.

Apparatuses and methods for setting a duty cycle adjuster for improving clock duty cycle

Номер патента: US20240029770A1. Автор: Kang-Yong Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-01-25.

Apparatuses and methods for a multi-bit duty cycle monitor

Номер патента: US20220148640A1. Автор: Dean D. Gans. Владелец: Micron Technology Inc. Дата публикации: 2022-05-12.

Sampled analog loop filter for phase locked loops

Номер патента: WO2015196181A1. Автор: Eric G. Nestler,Alexander A. Alexeyev. Владелец: ANALOG DEVICES, INC.. Дата публикации: 2015-12-23.

High gain low power phase detector and loop filter for phase lock loop (pll)

Номер патента: US20240213990A1. Автор: Marzio Pedrali-Noy,Sungmin Ock. Владелец: Qualcomm Inc. Дата публикации: 2024-06-27.

Duty cycle adjustment circuit and method thereof

Номер патента: US20240120906A1. Автор: Chia-Liang (Leon) Lin. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-04-11.

Non-linear charge pump for phased lock loops

Номер патента: US20240088903A1. Автор: Jia-Chi Samuel Chieh,Henry Ngo. Владелец: US Department of Navy. Дата публикации: 2024-03-14.

Charge pump for a low-voltage wide-tuning range phase-locked loop

Номер патента: WO2005099094A3. Автор: XIANG Zhu,Ming Qu,Yongmin Ge. Владелец: Lattice Semiconductor Corp. Дата публикации: 2006-03-23.

Phase locked loop modulator calibration techniques

Номер патента: US20090268847A1. Автор: Henrik T. Jensen,Hea Joung Kim. Владелец: Broadcom Corp. Дата публикации: 2009-10-29.

Phase-locked loop having a bank of vcos for fully integrated broadband tuner

Номер патента: EP1256170B1. Автор: Mats Lindstrom,Brian K. Terry. Владелец: Conexant Systems LLC. Дата публикации: 2004-04-28.

High gain low power phase detector and loop filter for phase lock loop (pll)

Номер патента: WO2024137077A1. Автор: Marzio Pedrali-Noy,Sungmin Ock. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2024-06-27.

System and Method for Reducing Lock Acquisition Time of a Phase-Locked Loop

Номер патента: US20120257701A1. Автор: Rizwan Ahmed. Владелец: Fujitsu Semiconductor Ltd. Дата публикации: 2012-10-11.

Systems and arrangements for controlling phase locked loop

Номер патента: WO2008055755A1. Автор: Thomas Toifl,Marcel Kossel,Jr Hayden Cranford. Владелец: Ibm United Kingdom Limited. Дата публикации: 2008-05-15.

A phase locked loop

Номер патента: WO2009083498A1. Автор: Tomi-Pekka Takalo,Paavo Sakari VÄÄNÄNEN,Niko Juhani Mikkola,Petri Antero HEILÖ,Petri Juhani Kotilainen. Владелец: Nokia Corporation. Дата публикации: 2009-07-09.

Fast acquisition phase locked loop using a current dac

Номер патента: WO2001011779A2. Автор: Afshin Momtaz. Владелец: Newport Communications, Inc.. Дата публикации: 2001-02-15.

Metal programmable phase-locked loop

Номер патента: US20050057975A1. Автор: Jonathan Schmitt,Carol Gillies. Владелец: LSI Logic Corp. Дата публикации: 2005-03-17.

Systems and arrangements for operating a phase locked loop

Номер патента: US20080218275A1. Автор: Noam Familia. Владелец: Intel Corp. Дата публикации: 2008-09-11.

Jitter estimation in phase-locked loops

Номер патента: US8170823B1. Автор: Daniel Tun Lai Chow,Lik Huay Lim,San Wong,Vincent K. Tsui,Man On Wong. Владелец: Altera Corp. Дата публикации: 2012-05-01.

Phase-locked loop with lower power charge pump

Номер патента: US09768788B2. Автор: Gennady Goltman,Yongping Fan,Kuan-Yueh Shen. Владелец: Intel Corp. Дата публикации: 2017-09-19.

System and method for adjusting duty cycle in clock signals

Номер патента: US09762211B2. Автор: Chung Y LAU. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-09-12.

High-speed resistor-based charge pump for active loop filter-based phase-locked loops

Номер патента: US09543969B2. Автор: Vishnu Ravinuthula,Kenneth George Maclean. Владелец: Texas Instruments Inc. Дата публикации: 2017-01-10.

Phase-locked loop with frequency bounding circuit

Номер патента: US09490824B1. Автор: Firas N. Abughazaleh,Devesh P. Singh,Anand Kumar Sinha,Sanjay K. Wadhwa. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2016-11-08.

Phase locked loop having dual bandwidth and method of operating the same

Номер патента: US09438102B2. Автор: Sung-jin Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-09-06.

Signal receiver with a duty-cycle controller

Номер патента: US09419660B2. Автор: Arnaud Casagrande,Carlos Velásquez,Emil Zellweger. Владелец: Swatch Group Research and Development SA. Дата публикации: 2016-08-16.

A phase-locked loop

Номер патента: CA2435705C. Автор: Alan Smith. Владелец: Qualcomm Inc. Дата публикации: 2006-05-30.

Continuously adaptive phase locked loop synthesizer

Номер патента: CA1328301C. Автор: Steven F. Gillig,Alexander W. Hietala. Владелец: Motorola Inc. Дата публикации: 1994-04-05.

Steered frequency phase locked loop

Номер патента: US6031428A. Автор: Martin Hill. Владелец: Curtin University of Technology. Дата публикации: 2000-02-29.

Phase lock loop frequency synthesizer

Номер патента: US5461344A. Автор: Akira Andoh. Владелец: Mitsubishi Electric Corp. Дата публикации: 1995-10-24.

Oversampled phase lock loop in a read channel

Номер патента: US11979163B2. Автор: Richard Galbraith,Derrick E. Burton,Iouri Oboukhov. Владелец: Western Digital Technologies Inc. Дата публикации: 2024-05-07.

Dual loop phase lock loops using dual control voltage supply regulators

Номер патента: EP1436897A1. Автор: Stefanos Sidiropoulos,Yingxuan Li,Kun-Yung Ken Chang. Владелец: RAMBUS INC. Дата публикации: 2004-07-14.

Phase-locked loop systems and methods

Номер патента: WO2007084877A3. Автор: Ludmil Nikolov,Harald Weller,Ji Zhao. Владелец: Lattice Semiconductor Corp. Дата публикации: 2008-06-26.

Low-jitter loop filter for a phase-locked loop system

Номер патента: EP1466410A4. Автор: Adrian Maxim,Baker Scott Iii,Edmund M Schneider,Melvin L Hagge. Владелец: Cirrus Logic Inc. Дата публикации: 2005-03-23.

Oversampled Phase Lock Loop in a Read Channel

Номер патента: US20240120925A1. Автор: Richard Galbraith,Derrick E. Burton,Iouri Oboukhov. Владелец: Western Digital Technologies Inc. Дата публикации: 2024-04-11.

Phase-locked loop filter capacitance with a drag current

Номер патента: WO2007117543A2. Автор: Randy Caplan. Владелец: Mosaid Technologies Corporation. Дата публикации: 2007-10-18.

Dual loop phase lock loops using dual control voltage supply regulators

Номер патента: WO2003026134A1. Автор: Stefanos Sidiropoulos,Yingxuan Li,Kun-Yung Ken Chang. Владелец: Rambus, Inc.. Дата публикации: 2003-03-27.

Phase-Locked Loop Control Voltage Determination

Номер патента: US20130214834A1. Автор: Gan Wen. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2013-08-22.

Locked Loop System

Номер патента: US20090085677A1. Автор: Michael Lewis. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2009-04-02.

Fast frequency throttling and re-locking technique for phase-locked loops

Номер патента: WO2016032667A1. Автор: Ian Andrew Galton,Marzio Pedrali-Noy. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2016-03-03.

Frequency locked loop, clock recovery circuit and receiver

Номер патента: WO2002097991A2. Автор: Mihai A. T. Sanduleanu. Владелец: KONINKLIJKE PHILIPS ELECTRONICS N.V.. Дата публикации: 2002-12-05.

Fast frequency throttling and re-locking technique for phase-locked loops

Номер патента: EP3186891A1. Автор: Ian Andrew Galton,Marzio Pedrali-Noy. Владелец: Qualcomm Inc. Дата публикации: 2017-07-05.

Circuit arrangement for detection of a locking condition for a phase locked loop, and a method

Номер патента: US20070040614A1. Автор: Andrea Camuffo. Владелец: Individual. Дата публикации: 2007-02-22.

High resolution phase locked loop

Номер патента: US20050168254A1. Автор: Jin-Bin Yang,Kuen-Suey Hou. Владелец: MediaTek Inc. Дата публикации: 2005-08-04.

Apparatus and methods for fractional-N phase-locked loops with multi-phase oscillators

Номер патента: US09838026B2. Автор: Roger Van Brunt,Stefan Jones. Владелец: Analog Devices Inc. Дата публикации: 2017-12-05.

Phase-locked loop with a varactor based on MEMS technology

Номер патента: US09673756B2. Автор: Gerhard Kahmen. Владелец: Rohde and Schwarz GmbH and Co KG. Дата публикации: 2017-06-06.

Digital phase-locked loop having de-coupled phase and frequency compensation

Номер патента: US09654117B1. Автор: Ronald LANDHEER. Владелец: Cooper Technologies Co. Дата публикации: 2017-05-16.

Fast frequency throttling and re-locking technique for phase-locked loops

Номер патента: US09602113B2. Автор: Ian Andrew Galton,Marzio Pedrali-Noy. Владелец: Qualcomm Inc. Дата публикации: 2017-03-21.

Apparatus and method for phase locked loop bandwidth expansion

Номер патента: US09590645B2. Автор: GEORGE Eapen,THOMAS Jackson. Владелец: HUGHES NETWORK SYSTEMS LLC. Дата публикации: 2017-03-07.

High-order sigma delta for a divider-less digital phase-locked loop

Номер патента: US09571107B2. Автор: Ofir Degani,Rotem Banin,Elan BANIN. Владелец: Intel IP Corp. Дата публикации: 2017-02-14.

Coarse tuning selection for phase locked loops

Номер патента: US09548746B2. Автор: Christian Wicpalek,Herwig Dietl-Steinmaurer. Владелец: Intel IP Corp. Дата публикации: 2017-01-17.

Digital phase locked loop circuitry and methods

Номер патента: US09438272B1. Автор: Ramanand Venkata,Chong H. Lee. Владелец: Altera Corp. Дата публикации: 2016-09-06.

Enhanced phase-locked loop (pll) system

Номер патента: CA2346136A1. Автор: Masoud Karimi Ghartemani. Владелец: Individual. Дата публикации: 2002-11-09.

Fast locking phase locked loop frequency synthesizer

Номер патента: US5384551A. Автор: Richard A. Kennedy,John R. Pacourek,Richard A. Summe. Владелец: Delco Electronics LLC. Дата публикации: 1995-01-24.

Phase-locked loop with variable parameters

Номер патента: US6057739A. Автор: Mark G. Johnson,Matthew P. Crowley. Владелец: Advanced Micro Devices Inc. Дата публикации: 2000-05-02.

Digital phase/frequency locked loop

Номер патента: CA1153795A. Автор: Gordon C. K. Tsang. Владелец: MULTI - DIMENSION Ltd. Дата публикации: 1983-09-13.

Phase-locked loop having a variable bandwidth

Номер патента: US5095288A. Автор: Paul W. Dent. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 1992-03-10.

Loop filter for frequency multiplying phase locked loop

Номер патента: US4829268A. Автор: Oskar N. Leuthold,Steven G. Check. Владелец: Hughes Aircraft Co. Дата публикации: 1989-05-09.

Lock detector for a phase locked loop

Номер патента: US3922602A. Автор: Richard Eli Lunquist. Владелец: Motorola Inc. Дата публикации: 1975-11-25.

Systems and methods for calibrating the loop bandwidth of a phase-locked loop (PLL)

Номер патента: US8019564B2. Автор: Chan Hong Park. Владелец: Qualcomm Inc. Дата публикации: 2011-09-13.

Methods for multi-channel data detection phase locked loop error combination

Номер патента: US20090097604A1. Автор: Robert Allen Hutchins,Sedat Oelcer,Jens Jelitto. Владелец: Individual. Дата публикации: 2009-04-16.

Self-Biased Phase Locked Loop and Phase Locking Method

Номер патента: US20090273379A1. Автор: Zhigang Fu. Владелец: Semiconductor Manufacturing International Shanghai Corp. Дата публикации: 2009-11-05.

Sub sampling phase locked loop (sspll) with wide frequency acquisition

Номер патента: US20200083892A1. Автор: ABHISHEK Agrawal,Stefano Pellerano,Somnath Kundu. Владелец: Apple Inc. Дата публикации: 2020-03-12.

Delay-locked loop circuit and method

Номер патента: US20240106425A1. Автор: Chih-Chiang Chang,Yung-Chow Peng,Chung-Peng Hsieh. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-03-28.

Device and method of correcting duty cycle

Номер патента: US11757432B2. Автор: Xuan Zhang,Alessandro Minzoni,Keng Lone Wong,Po Han Chen. Владелец: AP Memory Technology Hangzhou Ltd Co Ltd. Дата публикации: 2023-09-12.

Duty cycle correction on an interval-by-interval basis

Номер патента: US20190333551A1. Автор: Venkatesh Ramachandra,Tianyu Tang. Владелец: SanDisk Technologies LLC. Дата публикации: 2019-10-31.

Predictive periodic synchronization using phase-locked loop digital ratio updates

Номер патента: US20150117582A1. Автор: Mark Buckler,Sudha Thiruvengadam. Владелец: Advanced Micro Devices Inc. Дата публикации: 2015-04-30.

Digital phase lock loop circuit

Номер патента: CA1083235A. Автор: Shoichi Kurita,Yoshitaka Hiratsuka,Kazuya Shuto. Владелец: Fujitsu Ltd. Дата публикации: 1980-08-05.

Vibration optimizing intelligent phase locked loop

Номер патента: EP3403331A1. Автор: Michael R. Patrizi,Matthew J. KOETH,Nathan R. Francis. Владелец: Raytheon Co. Дата публикации: 2018-11-21.

Vibration optimizing intelligent phase locked loop

Номер патента: US09825639B2. Автор: Michael R. Patrizi,Matthew J. KOETH,Nathan R. Francis. Владелец: Raytheon Co. Дата публикации: 2017-11-21.

Duty cycle control circuit applicable to DC-DC buck conversion

Номер патента: US20240313625A1. Автор: Yen-Ting Lin,Chun-Yu Luo,Wei-Wen Ou,Hung-Hsuan Cheng,Wen-Hau Yang. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-09-19.

Duty cycle calibration circuit and method

Номер патента: US20240080022A1. Автор: Zixin WU. Владелец: Montage Technology Kunshan Co Ltd. Дата публикации: 2024-03-07.

Phase-locked loop, radio frequency transceiver, and communication device

Номер патента: EP4429116A1. Автор: PENG Gao,Yihong MAO,Hongliang Tian. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-09-11.

Device for correcting duty cycle and method for correcting duty cycle

Номер патента: US20240356536A1. Автор: Ming Wang,Cong Liu,Kun LAN. Владелец: Mediatek Singapore Pte Ltd. Дата публикации: 2024-10-24.

Phase locked loop with modified loop filter

Номер патента: US09503254B2. Автор: Kamran Rahbar,Peter Crosby. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2016-11-22.

Vibration optimizing intelligent phase locked loop

Номер патента: US20170257105A1. Автор: Michael R. Patrizi,Matthew J. KOETH,Nathan R. Francis. Владелец: Raytheon Co. Дата публикации: 2017-09-07.

Phase locked loop stabilization circuitry

Номер патента: CA1305786C. Автор: Chandrakant Bhailalbhai Patel,Leopold Albert Harwood,Alvin Reuben Balaban,Walter Heinrich Demmer. Владелец: RCA Licensing Corp. Дата публикации: 1992-07-28.

Mosfet duty cycle controller

Номер патента: US20230198508A1. Автор: Steven Ernest Finn,Dong-Young Chang. Владелец: Renesas Electronics America Inc. Дата публикации: 2023-06-22.

Multiple frequency digital phase locked loop

Номер патента: CA1281085C. Автор: Stephen N. Levine. Владелец: Motorola Inc. Дата публикации: 1991-03-05.

Multiple frequency digital phase locked loop

Номер патента: CA1281087C. Автор: Stephen N. Levine. Владелец: Motorola Inc. Дата публикации: 1991-03-05.

Multiple frequency digital phase locked loop

Номер патента: CA1281086C. Автор: Stephen N. Levine. Владелец: Motorola Inc. Дата публикации: 1991-03-05.

Controllable phase locked loop via adjustable delay and method for producing an output oscillation for use therewith

Номер патента: US20060255868A1. Автор: Michael May. Владелец: SigmaTel LLC. Дата публикации: 2006-11-16.

Controllable phase locked loop and method for producing an output oscillation for use therewith

Номер патента: US20060255867A1. Автор: Michael May. Владелец: SigmaTel LLC. Дата публикации: 2006-11-16.

Oscillator circuit with two switchable oscillators

Номер патента: US09692354B2. Автор: Christian Elgaard. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2017-06-27.

System and method for fast-capture multi-gain phase lock loop

Номер патента: US09787314B2. Автор: Glenn E. Noufer,Curtis J. Dicke. Владелец: Treehouse Design Inc. Дата публикации: 2017-10-10.

Method and apparatus for a phase locked loop circuit

Номер патента: US20200287551A1. Автор: Parag Upadhyaya,Didem Z. Turker Melek,Yohan Frans,Kun-Yung Chang,Mayank Raj. Владелец: Xilinx Inc. Дата публикации: 2020-09-10.

Method and apparatus for a phase locked loop circuit

Номер патента: EP3903420A1. Автор: Parag Upadhyaya,Didem Z. Turker Melek,Yohan Frans,Kun-Yung Chang,Mayank Raj. Владелец: Xilinx Inc. Дата публикации: 2021-11-03.

Method and apparatus for a phase locked loop circuit

Номер патента: WO2020180621A1. Автор: Parag Upadhyaya,Didem Z. Turker Melek,Yohan Frans,Kun-Yung Chang,Mayank Raj. Владелец: XILINX, INC.. Дата публикации: 2020-09-10.

Duty-cycle correction and related devices, apparatuses, and methods

Номер патента: US12088300B2. Автор: Maksim Kuzmenka,Elena Cabrera Bernal. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-09-10.

Duty-cycle correction and related apparatuses and method

Номер патента: US11791805B2. Автор: Maksim Kuzmenka,Elena Cabrera Bernal. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Apparatus for removing offset of phase locked loop circuit and method thereof

Номер патента: US20050024153A1. Автор: Sang-Hyun Jo,Seung-Hoon Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2005-02-03.

Apparatus for removing offset of phase locked loop circuit and method thereof

Номер патента: US7496008B2. Автор: Sang-Hyun Jo,Seung-Hoon Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-02-24.

Duty-cycle correction and related devices, apparatuses, and methods

Номер патента: US20240030902A1. Автор: Maksim Kuzmenka,Elena Cabrera Bernal. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-01-25.

Frequency divider monitor of phase lock loop

Номер патента: US20070245271A1. Автор: Zhenrong Jin,Kai Feng. Владелец: Individual. Дата публикации: 2007-10-18.

Frequency divider monitor of phase lock loop

Номер патента: US20070200634A1. Автор: Zhenrong Jin,Kai Feng. Владелец: Individual. Дата публикации: 2007-08-30.

Phase tracking loop circuit

Номер патента: CA1130450A. Автор: Kiyonori Tominaga. Владелец: Sony Corp. Дата публикации: 1982-08-24.

Phase locked loop circuit for video hard copy controller

Номер патента: US4203075A. Автор: Louis E. Wessler. Владелец: Xerox Corp. Дата публикации: 1980-05-13.

Phase-locked loops that share a loop filter

Номер патента: US8816731B2. Автор: Shyh-An Chi,Yen-Jen Chen,Chewn-Pu Jou,Feng Wei KUO,Huan-Neng CHEN. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2014-08-26.

Synchronization of an integrated circuit with a sensor

Номер патента: US20200252071A1. Автор: Mario Motz,Veikko Summa. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2020-08-06.

Phase-locked loops that share a loop filter

Номер патента: US20140015576A1. Автор: Shyh-An Chi,Yen-Jen Chen,Chewn-Pu Jou,Feng Wei KUO,Huan-Neng CHEN. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2014-01-16.

Reducing voltage variation in a phase locked loop

Номер патента: US20030071667A1. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeap Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2003-04-17.

Frequency synthesis with reference signal generated by opportunistic phase locked loop

Номер патента: US20210050857A1. Автор: Evgeny Shumaker,Igal Kushnir,Gil Horovitz,Sharon Malevsky. Владелец: Intel Corp. Дата публикации: 2021-02-18.

Nested digital phase lock loop

Номер патента: US5463351A. Автор: David L. Brown,Paul D. Marko,Craig P. Wadin. Владелец: Motorola Inc. Дата публикации: 1995-10-31.

Offset cancellation of duty cycle detector

Номер патента: US11012060B2. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2021-05-18.

Offset cancellation of duty cycle detector

Номер патента: US20200177172A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2020-06-04.

Phase-locked loop circuit as well as a voltage-controlled oscillator as used in a phase-locked loop circuit

Номер патента: US20020044023A1. Автор: Yanling Sun. Владелец: Agere Systems Guardian Corp. Дата публикации: 2002-04-18.

Phase locked loop frequency synthesizer with translation reference loop

Номер патента: US12021539B1. Автор: Justin Crooks. Владелец: Signal Hound LLC. Дата публикации: 2024-06-25.

Phase locked loop with a switch capacitor resistor in the loop filter

Номер патента: IE20050369U1. Автор: M Horan John. Владелец: Ceva Services Limited. Дата публикации: 2006-05-31.

Phase locked loop with a switch capacitor resistor in the loop filter

Номер патента: IES84232Y1. Автор: M Horan John. Владелец: Ceva Services Limited. Дата публикации: 2006-05-31.

Phase locked loop circuit and phase locked loop method

Номер патента: US09906229B2. Автор: Ken Atsumi. Владелец: Fujitsu Ltd. Дата публикации: 2018-02-27.

System and method for fast re-locking of a phase locked loop circuit

Номер патента: US20080290915A1. Автор: Kallol Chatterjee,Tanmoy Sen. Владелец: STMICROELECTRONICS PVT LTD. Дата публикации: 2008-11-27.

Calibration method and apparatus for phase locked loop circuit

Номер патента: US09654121B1. Автор: Min Chu. Владелец: Integrated Device Technology Inc. Дата публикации: 2017-05-16.

Phase locked loop circuit with increased robustness

Номер патента: US11902410B2. Автор: Henrik Sjöland. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-02-13.

Phase locked loop having low-frequency jitter compensation

Номер патента: US5036294A. Автор: Shawn R. McCaslin. Владелец: Motorola Inc. Дата публикации: 1991-07-30.

Phase locked loop circuit, electronic circuit arrangement and electronic apparatus

Номер патента: EP4266583A1. Автор: Werner Held,Julius Seeger. Владелец: Rohde and Schwarz GmbH and Co KG. Дата публикации: 2023-10-25.

Method to configure phase-locked loop dividing ratio

Номер патента: US20060214735A1. Автор: Kazuhiko Miki. Владелец: Individual. Дата публикации: 2006-09-28.

Digital phase-locked loop circuit

Номер патента: US11757458B1. Автор: Vineeth Anavangot,Riju Biswas. Владелец: Cadence Design Systems Inc. Дата публикации: 2023-09-12.

Method of controlling a frequency-modulated oscillator of a phase-locked loop circuit

Номер патента: US20240080031A1. Автор: Nenad Pavlovic,Vladislav Dyachenko,Chuang Lu. Владелец: NXP BV. Дата публикации: 2024-03-07.

Phase locked loop circuit

Номер патента: CA1160699A. Автор: Tsutomu Sato. Владелец: Sony Corp. Дата публикации: 1984-01-17.

Phase locked loop circuit and semiconductor device including the same

Номер патента: US20240106441A1. Автор: Seung Jin Kim,Kyung Min Lee,Gyu Sik Kim,Jae Hong JUNG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-03-28.

Method of controlling a frequency-modulated oscillator of a phase-locked loop circuit

Номер патента: EP4333307A1. Автор: Nenad Pavlovic,Vladislav Dyachenko,Chuang Lu. Владелец: NXP BV. Дата публикации: 2024-03-06.

Phase-locked loop circuit

Номер патента: WO2008084094A1. Автор: Gerd Rombach. Владелец: TEXAS INSTRUMENTS DEUTSCHLAND GMBH. Дата публикации: 2008-07-17.

Loop filter for a phase-locked loop and method for switching

Номер патента: US20040051570A1. Автор: Charles Helfinstine. Владелец: Foundry Networks LLC. Дата публикации: 2004-03-18.

Fractional divider for modulated phase-lock loop circuits

Номер патента: WO2020244158A1. Автор: Ahmed Emira,Faisal Hussien. Владелец: Shenzhen Goodix Technology Co., Ltd.. Дата публикации: 2020-12-10.

Fractional divider for modulated phase-lock loop circuits

Номер патента: US20200389176A1. Автор: Ahmed Emira,Faisal Hussien. Владелец: Shenzhen Goodix Technology Co Ltd. Дата публикации: 2020-12-10.

Fractional divider for modulated phase-lock loop circuits

Номер патента: EP3788718A1. Автор: Ahmed Emira,Faisal Hussien. Владелец: Shenzhen Goodix Technology Co Ltd. Дата публикации: 2021-03-10.

Method and device for stabilizing a transfer function of a digital phase locked loop

Номер патента: US7358820B2. Автор: Nicola Da Dalt. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2008-04-15.

Digital phase locked loop system

Номер патента: US10879912B1. Автор: Zubir Adal,Myung Jae Yoo,Ahmed Hesham Mostafa,Manisha Gambhir. Владелец: Marvell Asia Pte Ltd. Дата публикации: 2020-12-29.

Hybrid phase-locked loop

Номер патента: CA2013445A1. Автор: Konrad Schmidt,Ralf Kramer. Владелец: Individual. Дата публикации: 1990-10-03.

Digital phase locked loop clock synthesizer with image cancellation

Номер патента: US10594300B2. Автор: Qu Gary Jin. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2020-03-17.

Digital Phase Locked Loop Clock Synthesizer with Image Cancellation

Номер патента: US20190123723A1. Автор: Qu Gary Jin. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2019-04-25.

Phase locked loop with reduced noise

Номер патента: US09893876B2. Автор: Ulrich Moehlmann. Владелец: NXP BV. Дата публикации: 2018-02-13.

Phase locked loop with jump-free holdover mode

Номер патента: US09634675B2. Автор: Paul H. L. M. Schram,Krste Mitric. Владелец: Microsemi Semiconductor ULC. Дата публикации: 2017-04-25.

Fast settling phase locked loop (PLL) with optimum spur reduction

Номер патента: US09473156B2. Автор: Jan Prummel. Владелец: Dialog Semiconductor BV. Дата публикации: 2016-10-18.

Phase-locked loop having separate smoothing and loop filters

Номер патента: US4774480A. Автор: Hideo Sato,Kazuo Kato,Kenichi Onda,Ichiro Ikushima,Takashi Sase. Владелец: HITACHI LTD. Дата публикации: 1988-09-27.

Phase lock loop bypass for board-level testing of systems

Номер патента: US20180275736A1. Автор: Lakshminarayana Pappu,Baruch Schnarch. Владелец: Intel Corp. Дата публикации: 2018-09-27.

Digital control of phase locked loops

Номер патента: US4943786A. Автор: Brian Cordwell,Paul M. Hayes. Владелец: Plessey Overseas Ltd. Дата публикации: 1990-07-24.

Programmable digital phase lock loop

Номер патента: US20020121921A1. Автор: Michael Rupp,Ronald Olsen. Владелец: Individual. Дата публикации: 2002-09-05.

Phase-locked loop and compound mos capacitor thereof

Номер патента: US20080224745A1. Автор: Hsiao-Chyi Lin. Владелец: Via Technologies Inc. Дата публикации: 2008-09-18.

System to verify phase lock of a phase lock loop

Номер патента: US4866402A. Автор: Michael F. Black. Владелец: Texas Instruments Inc. Дата публикации: 1989-09-12.

Phase locked loop FM demodulator with variable bandwidth loop filter

Номер патента: US4479091A. Автор: Akiyuki Yoshisato. Владелец: Alps Electric Co Ltd. Дата публикации: 1984-10-23.

Ring oscillator phase-locked loop with digital phase noise suppression

Номер патента: US11909406B1. Автор: Mahdi FORGHANI,Ahmed I HUSSEIN,David M Signoff. Владелец: Apple Inc. Дата публикации: 2024-02-20.

Methods and apparatus for loop bandwidth control for a phase-locked loop

Номер патента: US20070013446A1. Автор: David Fleming,Sharath Navil. Владелец: Tellabs Reston LLC. Дата публикации: 2007-01-18.

Discrete phase locked loop

Номер патента: WO1997023047A3. Автор: Johan Jansson. Владелец: Ericsson Ge Mobile Inc. Дата публикации: 1997-10-09.

Phase-Lock Loop

Номер патента: US20120105117A1. Автор: Chin Yeong Koh,Kar Ming Yong. Владелец: Individual. Дата публикации: 2012-05-03.

Phase-locked loop for a driver circuit for operating a MEMS gyroscope

Номер патента: US12098921B2. Автор: Andrea Visconti,Francesco DIAZZI. Владелец: ROBERT BOSCH GMBH. Дата публикации: 2024-09-24.

Digital phase-locked loop system

Номер патента: US4916403A. Автор: Hiroshi Ii,Hiroyuki Matsuoka,Kengo Sudoh. Владелец: Sharp Corp. Дата публикации: 1990-04-10.

Phase lock loop with switchable filter for acquisition and tracking modes

Номер патента: US4855689A. Автор: John F. Kinkel. Владелец: Hughes Aircraft Co. Дата публикации: 1989-08-08.

Digital phase-locked loop device for synchronizing signal and method for generating stable synchronous signal

Номер патента: US20030214331A1. Автор: Chris Chang. Владелец: Via Optical Solution Inc. Дата публикации: 2003-11-20.

Delay-locked loop, delay locking method, clock synchronization circuit, and memory

Номер патента: US20240056083A1. Автор: Siman LI,YoonJoo EOM. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-02-15.

Digitally programmable analog duty-cycle correction circuit

Номер патента: WO2021101973A1. Автор: Echere Iroaga,Naga Rajesh Doppalapudi,Mahmoud AHMADI. Владелец: MACOM Technology Solutions Holdings, Inc.. Дата публикации: 2021-05-27.

Interconnect structure for FPGA with configurable delay locked loop

Номер патента: US6107826A. Автор: Trevor J. Bauer,Steven P. Young. Владелец: Xilinx Inc. Дата публикации: 2000-08-22.

Via Configurable Edge-Combiner with Duty Cycle Correction

Номер патента: US20220014182A1. Автор: Chooi Pei Lim,Eah Loon Alan Chuah,Eng Huat Lee,Marian Serban,Marian Cretu. Владелец: Individual. Дата публикации: 2022-01-13.

Imaging systems with distributed and delay-locked control

Номер патента: US20240196114A1. Автор: Gal Fadida. Владелец: Semiconductor Components Industries LLC. Дата публикации: 2024-06-13.

Duty cycle correction circuit

Номер патента: US20130002323A1. Автор: Dong Suk Shin,Kwang Jin Na. Владелец: Hynix Semiconductor Inc. Дата публикации: 2013-01-03.

High-speed programmable frequency divider with 50% output duty cycle

Номер патента: US09590637B1. Автор: Min Chu,Pak-Kim Lau. Владелец: Integrated Device Technology Inc. Дата публикации: 2017-03-07.

Digital pulse width detection based duty cycle correction

Номер патента: US09673798B1. Автор: Venkatesh Ramachandra,Tianyu Tang,Srinivas Rajendra. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-06-06.

Narrowband phase-lock loop circuit with automatic convergence

Номер патента: US4646031A. Автор: Raymond D. Fast,Brian A. Murray. Владелец: Microtel Ltd. Дата публикации: 1987-02-24.

Imaging systems with distributed and delay-locked control

Номер патента: US11943553B1. Автор: Gal Fadida. Владелец: Semiconductor Components Industries LLC. Дата публикации: 2024-03-26.

Systems and methods for holdover circuits in phase locked loops

Номер патента: CA2389295C. Автор: John E. Donohue. Владелец: Broadband Royalty Corp. Дата публикации: 2005-01-25.

Phase Locked Loop Circuits

Номер патента: US20120068744A1. Автор: Keng-Yu Chang. Владелец: Himax Technologies Ltd. Дата публикации: 2012-03-22.

Sigma-delta modulator-controlled phase-locked-loop circuit and associated method

Номер патента: EP1038356A1. Автор: H Kan Bengt Eriksson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2000-09-27.

Σδ modulator-controlled phase-locked-loop circuit and associated method

Номер патента: WO1999031807A1. Автор: Håkan Bengt Eriksson. Владелец: Telefonaktiebolaget lM Ericsson (publ). Дата публикации: 1999-06-24.

Duty cycle correction scheme for complementary signals

Номер патента: WO2018118156A1. Автор: Venkatesh Ramachandra,Primit Modi,Tianyu Tang,Srinivas Rajendra. Владелец: SanDisk Technologies LLC. Дата публикации: 2018-06-28.

Phase locked loop circuit

Номер патента: US5065413A. Автор: Shinichi Fukuda. Владелец: Sony Corp. Дата публикации: 1991-11-12.

Phase locked loop with oscillator blocking for improved acquisition time

Номер патента: US4496912A. Автор: Stephen R. Wynn. Владелец: General Electric Co. Дата публикации: 1985-01-29.

Synchronizing multiple phase-locked loop circuits

Номер патента: US20240097689A1. Автор: Jianjun Yu,Razak Hossain,Lai Kan Leung,Tomas O'Sullivan. Владелец: Qualcomm Inc. Дата публикации: 2024-03-21.

Built-in-self-test circuitry for testing a phase locked loop circuit

Номер патента: WO2002033433A3. Автор: Russell Ott. Владелец: Koninkl Philips Electronics Nv. Дата публикации: 2003-10-09.

Built-in-self-test circuitry for testing a phase locked loop circuit

Номер патента: WO2002033433A2. Автор: Russell Ott. Владелец: KONINKLIJKE PHILIPS ELECTRONICS N.V.. Дата публикации: 2002-04-25.

Synchronizing multiple phase-locked loop circuits

Номер патента: WO2024064528A1. Автор: Jianjun Yu,Razak Hossain,Lai Kan Leung,Tomas O'Sullivan. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2024-03-28.

Hangup corrector useful in locked loop tuning system

Номер патента: US4218657A. Автор: Robert M. Rast. Владелец: RCA Corp. Дата публикации: 1980-08-19.

Phase lock loop with error consistency detector

Номер патента: US5574407A. Автор: Francis Dell'ova,William E. Rodda,Donald J. Sauer,Edward R. Campbell, III. Владелец: RCA Licensing Corp. Дата публикации: 1996-11-12.

Duty cycle distortion (dcd) sampling in a low-swing transmitter

Номер патента: US20240128954A1. Автор: Igal Kushnir,Roi Levi,Naor Peretz. Владелец: MELLANOX TECHNOLOGIES LTD. Дата публикации: 2024-04-18.

Adaptive divider control for a phase lock loop circuit

Номер патента: US6084448A. Автор: Christopher Koszarsky. Владелец: Ericsson Inc. Дата публикации: 2000-07-04.

Frequency synthesis using a phase locked loop

Номер патента: WO2014078311A4. Автор: Ismail Lakkis. Владелец: ADEPTENCE, LLC. Дата публикации: 2014-10-23.

Frequency synthesis using a phase locked loop

Номер патента: WO2014078311A3. Автор: Ismail Lakkis. Владелец: ADEPTENCE, LLC. Дата публикации: 2014-08-21.

Integrated circuits with improved register circuitry

Номер патента: US09660650B1. Автор: David Lewis,Valavan Manohararajah,Jeffrey Christopher Chromczak. Владелец: Altera Corp. Дата публикации: 2017-05-23.

Phase locked loop with limited lock time

Номер патента: US5986513A. Автор: Daniel J. Park,Jeffrey R. Owen,Bruce C. Nepple. Владелец: Elko Corp. Дата публикации: 1999-11-16.

Self-adjusting duty cycle tuner

Номер патента: US09484895B2. Автор: Takeo Yasuda. Владелец: International Business Machines Corp. Дата публикации: 2016-11-01.

Self-adjusting duty cycle tuner

Номер патента: US09484894B2. Автор: Takeo Yasuda. Владелец: International Business Machines Corp. Дата публикации: 2016-11-01.

Data bus duty cycle distortion compensation

Номер патента: US11768782B2. Автор: Guan Wang,Ali Feiz Zarrin Ghalam,Chin-Yu Chen,Jongin Kim. Владелец: Micron Technology Inc. Дата публикации: 2023-09-26.

Data bus duty cycle distortion compensation

Номер патента: US20220138120A1. Автор: Guan Wang,Ali Feiz Zarrin Ghalam,Chin-Yu Chen,Jongin Kim. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

Communication circuit with analog duty-cycle detection

Номер патента: US20240322799A1. Автор: Deep Banerjee,Lokesh Kumar Gupta,Madhulatha Bonu. Владелец: Texas Instruments Inc. Дата публикации: 2024-09-26.

Circuitry and methods for measuring and correcting duty-cycle distortion

Номер патента: US09818471B1. Автор: Kyung Suk Oh,Sean Shau-Tu Lu. Владелец: Altera Corp. Дата публикации: 2017-11-14.

Circuitry and methods for measuring and correcting duty-cycle distortion

Номер патента: US09461631B1. Автор: Kyung Suk Oh,Sean Shau-Tu Lu. Владелец: Altera Corp. Дата публикации: 2016-10-04.

Phase lock-loop frequency synthesizer

Номер патента: US3826994A. Автор: H Holliday. Владелец: Individual. Дата публикации: 1974-07-30.

Power management using duty cycles

Номер патента: WO2018182853A1. Автор: Alain Artieri,Jean-Marie Tran. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2018-10-04.

Load isolation for pad signal monitoring and duty cycle adjustment

Номер патента: EP3216026A1. Автор: YU HUANG,Thomas Clark Bryan,Michael Joseph Brunolli,Mark Charles Wayland. Владелец: Qualcomm Inc. Дата публикации: 2017-09-13.

Technique to Generate Divide by Two and 25% Duty Cycle

Номер патента: US20120252393A1. Автор: Manish N. Shah,Haolu Xie. Владелец: Fujitsu Semiconductor Ltd. Дата публикации: 2012-10-04.

Dual-range clock duty cycle corrector

Номер патента: US09805773B1. Автор: Michael J Allen,Fangxing Wei,Dan Shi. Владелец: Intel Corp. Дата публикации: 2017-10-31.

Impedance and duty cycle calibration in a driver circuit and a receiver circuit

Номер патента: US09385712B1. Автор: Ofer Benjamin,Eldad Bar-Lev. Владелец: Marvell Israel MISL Ltd. Дата публикации: 2016-07-05.

Phase locked loop with limited phase correction when in locked condition

Номер патента: US4543540A. Автор: William J. Linder. Владелец: Honeywell Inc. Дата публикации: 1985-09-24.

Wide band, low noise, fine step tuning, phase locked loop frequency synthesizer

Номер патента: US5317284A. Автор: Steve S. Yang. Владелец: Hughes Aircraft Co. Дата публикации: 1994-05-31.

Frequency modulated phase-locked loop signal source

Номер патента: US4321706A. Автор: Kingsley W. Craft. Владелец: John Fluke Manufacturing Co Inc. Дата публикации: 1982-03-23.

Phase lock loop enabling smooth loop bandwidth switching

Номер патента: US6140882A. Автор: Brian Sander. Владелец: Tropian Inc. Дата публикации: 2000-10-31.

A PWM generator providing improved duty cycle resolution

Номер патента: EP1653618A3. Автор: Nitin Agarwal. Владелец: STMICROELECTRONICS PVT LTD. Дата публикации: 2008-05-28.

Arrangement, phase locked loop and method for noise shaping in a phase-locked loop

Номер патента: US7385451B2. Автор: Nadim Khlat,Philippe Gorisse,Hugues Beaulaton. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2008-06-10.

Duty cycle-based bit interface system

Номер патента: US09802718B2. Автор: Brian R. GOLDEN. Владелец: Hamilton Sundstrand Corp. Дата публикации: 2017-10-31.

Wideband direct modulation with two-point injection in digital phase locked loops

Номер патента: US09608648B2. Автор: Yang Xu,Fa Dai,Dongyi Liao. Владелец: Innophase Inc. Дата публикации: 2017-03-28.

Duty cycle-controlled load switch

Номер патента: US09584115B2. Автор: David John Baldwin,Justin Patrick VOGT,Susan Ann Curtis. Владелец: Texas Instruments Inc. Дата публикации: 2017-02-28.

Method of locking a master oscillator in a narrowband phase-lock loop to a pilot tone

Номер патента: US4642576A. Автор: Raymond D. Fast,Brian A. Murray. Владелец: Microtel Ltd. Дата публикации: 1987-02-10.

Apparatus and method for controlling the loop bandwidth of a phase locked loop

Номер патента: CA2154489C. Автор: Jeannie Han Kosiec,Steven Frederick Gillig. Владелец: Motorola Inc. Дата публикации: 1999-08-10.

Circuitry and methods for programmably adjusting the duty cycles of serial data signals

Номер патента: US20070024338A1. Автор: Rakesh Patel,Sergey Shumarayev. Владелец: Altera Corp. Дата публикации: 2007-02-01.

Phase locked loop frequency synthesizer for multi-band application

Номер патента: US6005443A. Автор: Morten Damgaard,Leo Li. Владелец: Conexant Systems LLC. Дата публикации: 1999-12-21.

Duty cycle balance module for switch mode power converter

Номер патента: US20150280543A1. Автор: Huailiang Sheng,Renjian Xie,Yingyang Ou. Владелец: Analog Devices Global ULC. Дата публикации: 2015-10-01.

Memory including clock generation circuit and duty cycle adjustment

Номер патента: US11923043B2. Автор: Kai Tian,Yuxia Wang. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-03-05.

Duty cycle generator and power converter

Номер патента: US8570016B1. Автор: Chih-Yuan Chen,Yueh-Lung Kuo. Владелец: Anpec Electronics Corp. Дата публикации: 2013-10-29.

Duty cycle detector self-testing

Номер патента: US11815553B2. Автор: Ulrich Moehlmann,Cristian Pavao Moreira,Andreas Johannes Köllmann. Владелец: NXP USA Inc. Дата публикации: 2023-11-14.

Digital duty-cycle monitoring of a periodic signal

Номер патента: US20200072885A1. Автор: Palkesh Jain,Rahul Gulati,Edward Jacob MEISAROSH. Владелец: Qualcomm Inc. Дата публикации: 2020-03-05.

Duty Cycle Generator and Power Converter

Номер патента: US20130278231A1. Автор: Chih-Yuan Chen,Yueh-Lung Kuo. Владелец: Anpec Electronics Corp. Дата публикации: 2013-10-24.

Phase-locked loop with improvements on phase jitter, mtie, tracking speed and locking speed

Номер патента: WO1999025068A1. Автор: Bernd Linss. Владелец: Telefonaktiebolaget lM Ericsson (publ). Дата публикации: 1999-05-20.

Adaptive phase-locked loop bandwidth control

Номер патента: EP3981075A1. Автор: Raju Hormis,Robert Douglas,Pavel Monat. Владелец: Qualcomm Inc. Дата публикации: 2022-04-13.

Quadrature modulated phase-locked loop

Номер патента: US5313173A. Автор: Ross W. Lampe. Владелец: Ericsson GE Mobile Communications Inc. Дата публикации: 1994-05-17.

Phase-locked loop type frequency synthesizer having improved loop response

Номер патента: CA2037159C. Автор: Nozomu Watanabe. Владелец: NEC Corp. Дата публикации: 1996-05-07.

Frequency locked loop with improved stability using binary rate multiplier circuits

Номер патента: US20050046492A1. Автор: Andrew Mallinson. Владелец: ESS Technology Inc. Дата публикации: 2005-03-03.

Delay locked loop in semiconductor memory device

Номер патента: US7375565B2. Автор: Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-05-20.

Dynamic error vector magnitude duty cycle correction

Номер патента: US09503026B2. Автор: Lui Lam,Mark M. Doherty. Владелец: Skyworks Solutions Inc. Дата публикации: 2016-11-22.

Dynamic error vector magnitude duty cycle correction

Номер патента: US9825591B2. Автор: Lui Lam,Mark M. Doherty. Владелец: Skyworks Solutions Inc. Дата публикации: 2017-11-21.

Aft arrangement for a phase locked loop tuning system

Номер патента: CA1151328A. Автор: Juri Tults. Владелец: RCA Corp. Дата публикации: 1983-08-02.

Phase detector for phase locked loops

Номер патента: US4276512A. Автор: Ernest C. Wittke. Владелец: Singer Co. Дата публикации: 1981-06-30.

Audio amplifier with duty ratio control

Номер патента: US12088267B2. Автор: Che-Wei Hsu,Wun-Long Yu. Владелец: Elite Semiconductor Microelectronics Technology Inc. Дата публикации: 2024-09-10.

Filter circuits with emitter follower transistors and servo loops

Номер патента: US09614496B1. Автор: John Cowles. Владелец: Analog Devices Inc. Дата публикации: 2017-04-04.

Oscillator circuit with RF suppression

Номер патента: US09869698B2. Автор: Saieb Alrawi. Владелец: Landis and Gyr LLC. Дата публикации: 2018-01-16.

Radio-frequency module with phase lock loop and frequency setting

Номер патента: US5710525A. Автор: Masahiro Tanaka,Susumu Sakuma. Владелец: Futaba Corp. Дата публикации: 1998-01-20.

Two-way radio having a phased locked loop

Номер патента: CA1296064C. Автор: Ralph Thomas Enderby,Kenneth Adolph Hansen. Владелец: Motorola Inc. Дата публикации: 1992-02-18.

Phase-locked loop type synthesizer having modulation function

Номер патента: CA1318369C. Автор: Kenji Sai. Владелец: Japan Radio Co Ltd. Дата публикации: 1993-05-25.

Phase locked loop demodulator with gain control

Номер патента: EP1568124B1. Автор: Eric Desbonnets,Erick Giroux,Frédéric PARILLAUD. Владелец: Dsp Group Switzerland Ag. Дата публикации: 2009-04-22.

Complex digital phase locked loop for use in a demodulator and method of optimal coefficient selection

Номер патента: US7826564B2. Автор: Henrik T. Jensen. Владелец: Broadcom Corp. Дата публикации: 2010-11-02.

Complex digital phase locked loop for use in a demodulator and method of optimal coefficient selection

Номер патента: US20090016466A1. Автор: Henrik T. Jensen. Владелец: Broadcom Corp. Дата публикации: 2009-01-15.

Digital phase locked loop

Номер патента: EP1479159B1. Автор: Hans-Jürgen Kühn,Manfred Zupke. Владелец: St Ericsson SA. Дата публикации: 2011-12-21.

Phase-locked loop type synthesizer having modulation function

Номер патента: US4942374A. Автор: Kenji Sai. Владелец: Japan Radio Co Ltd. Дата публикации: 1990-07-17.

Circuit for compensating vco nonlinearities in frequency modulated phase-locked loops and method thereof

Номер патента: US4117422A. Автор: Albert Henry Hunt. Владелец: Motorola Inc. Дата публикации: 1978-09-26.

Phase-locked loop frequency demodulator and frequency synthesizer

Номер патента: US4472685A. Автор: Remi Dutasta. Владелец: Thomson-Brandt SA. Дата публикации: 1984-09-18.

Phase-lock loop test-signal generator

Номер патента: GB2197143A. Автор: Peter Alan Langsford. Владелец: General Electric Co PLC. Дата публикации: 1988-05-11.

Near optimal quasi-coherent delay lock loop (qcdll) for tracking direct sequence signals and cdma

Номер патента: WO1996017434A1. Автор: . Владелец: Stanford Telecommunications, Inc.. Дата публикации: 1996-06-06.

Delay-locked loop circuit in spread spectrum receiver

Номер патента: US5062122A. Автор: Hirotaka Namioka,Hiep V. Pham. Владелец: Kenwood KK. Дата публикации: 1991-10-29.

Hierarchical delay lock loop code tracking system with multipath correction

Номер патента: EP1256014A1. Автор: Arkady Molev-Shteiman. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2002-11-13.

Spread spectrum power converter with duty-cycle error compensation

Номер патента: US20080043502A1. Автор: David J. Schanin,Richard R. Billig. Владелец: Individual. Дата публикации: 2008-02-21.

Post-correlation interpolation for delay locked loops

Номер патента: US6959035B2. Автор: Dana J. Taipale,Dipesh Koirala. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2005-10-25.

Time-gated delay lock loop tracking of digital television signals

Номер патента: US20030058167A1. Автор: Matthew Rabinowitz,James Spilker. Владелец: Rosum Corp. Дата публикации: 2003-03-27.

Method and system for a delay-locked loop for closely spaced multipath

Номер патента: US20110043386A1. Автор: Hongwei Kong,Karthik Rajagopalan. Владелец: Broadcom Corp. Дата публикации: 2011-02-24.

Usage of one or more bands with duty-cycle limitation

Номер патента: EP3878199A1. Автор: Frank Frederiksen,Claudio Rosa,Mads LAURIDSEN,Ignacio Rodriguez Larrad. Владелец: NOKIA TECHNOLOGIES OY. Дата публикации: 2021-09-15.

Usage of one or more bands with duty-cycle limitation

Номер патента: WO2020094238A1. Автор: Frank Frederiksen,Claudio Rosa,Mads LAURIDSEN,Ignacio Rodriguez Larrad. Владелец: NOKIA TECHNOLOGIES OY. Дата публикации: 2020-05-14.

Usage of one or more bands with duty-cycle limitation

Номер патента: US20210410127A1. Автор: Frank Frederiksen,Claudio Rosa,Mads LAURIDSEN,Ignacio Rodriguez Larrad. Владелец: NOKIA TECHNOLOGIES OY. Дата публикации: 2021-12-30.

Phase-locked-loop circuit for radio transceiver

Номер патента: WO1993011613A1. Автор: Louis Jay Vannatta,Steven Gerard Lee. Владелец: MOTOROLA, INC.. Дата публикации: 1993-06-10.

Mac protocol with duty-cycle limitation for portable devices to comply with specific absorption rate (sar) limits

Номер патента: CA2486979A1. Автор: Pertti O. Alapuranen. Владелец: Individual. Дата публикации: 2003-12-18.

Digital communication receiver interface circuit for line-pair with duty cycle imbalance compensation

Номер патента: US09439270B2. Автор: Stefan-Cristian Rezeanu. Владелец: Koninklijke Philips NV. Дата публикации: 2016-09-06.

Trainable rf transceiver with improved phase-locked loop circuit

Номер патента: GB9608653D0. Автор: . Владелец: Prince Corp USA. Дата публикации: 1996-07-03.

Multi-Level Power Converter With Low-Gain Phase-Locked Loop Control

Номер патента: US20240088787A1. Автор: Michael Couleur,Nikola Jovanovic,Nicola Rasera. Владелец: Apple Inc. Дата публикации: 2024-03-14.

Method and apparatus for a control circuit with multiple operating modes

Номер патента: US09812973B2. Автор: Stefan Bäurle,Giao Pham. Владелец: Power Integrations Inc. Дата публикации: 2017-11-07.

Optical phase locked loop circuit

Номер патента: US5383210A. Автор: Akio Ichikawa. Владелец: Ando Electric Co Ltd. Дата публикации: 1995-01-17.

Maximum duty cycle limiting of pulse width modulators

Номер патента: US5021937A. Автор: Itzchak Cohen. Владелец: Lambda Electronics Inc. Дата публикации: 1991-06-04.

Phase Lock Loop Controlled Current Mode Buck Converter

Номер патента: US20140184180A1. Автор: Frank Kronmueller. Владелец: Dialog Semiconductor GmbH. Дата публикации: 2014-07-03.

Dynamic duty cycle

Номер патента: US12052713B2. Автор: Shailesh Patil,Xiao Feng Wang,Marco Papaleo. Владелец: Qualcomm Inc. Дата публикации: 2024-07-30.

Digital duty cycle regulator for dc/dc converters

Номер патента: US20060119327A1. Автор: Paul King. Владелец: Kiawe Forest LLC. Дата публикации: 2006-06-08.

Adaptive critical-duty-cycle clamp for power converters

Номер патента: US09584020B2. Автор: Rendon Holloway. Владелец: Fairchild Semiconductor Corp. Дата публикации: 2017-02-28.

Converter circuit with adjustable dc bus voltage

Номер патента: US20110267851A1. Автор: Gerry M. Nagel,Todd M. Oestreich. Владелец: Rockwell Automation Technologies Inc. Дата публикации: 2011-11-03.

Converter circuit with adjustable dc bus voltage

Номер патента: US20150244281A1. Автор: Gerry M. Nagel,Todd M. Oestreich. Владелец: Rockwell Automation Technologies Inc. Дата публикации: 2015-08-27.

Converter circuit with adjustable DC bus voltage

Номер патента: US09673725B2. Автор: Gerry M. Nagel,Todd M. Oestreich. Владелец: Rockwell Automation Technologies Inc. Дата публикации: 2017-06-06.

Techniques for controlling engine speed based on alternator duty cycle to increase vehicle efficiency

Номер патента: US09543873B2. Автор: Songping Yu. Владелец: FCA US LLC. Дата публикации: 2017-01-10.

Limited duty cycle fdd system

Номер патента: US20120002578A1. Автор: Peter Gaal,Tingfang JI. Владелец: Qualcomm Inc. Дата публикации: 2012-01-05.

LED backlight modulation method based on duty cycle reference point setting

Номер патента: US11908397B2. Автор: Guanou Yang. Владелец: X Signal Integrated Co Ltd. Дата публикации: 2024-02-20.

Phase Lock Loop Siren Detection

Номер патента: US20220277649A1. Автор: Ganesh Balachandran. Владелец: Waymo LLC. Дата публикации: 2022-09-01.

Led backlight modulation method based on duty cycle reference point setting

Номер патента: US20230377512A1. Автор: Guanou Yang. Владелец: X Signal Integrated Co Ltd. Дата публикации: 2023-11-23.

Phase Lock Loop Siren Detection

Номер патента: US20230351891A1. Автор: Ganesh Balachandran. Владелец: Waymo LLC. Дата публикации: 2023-11-02.

Multi-phase converter including a duty cycle limiter

Номер патента: US12015350B2. Автор: Ching-Ming Lai,Lien-Hsing Chen,Ta-Wen CHANG,Hsiao-Hua CHI,Wei-Hsuan Lin. Владелец: P Duke Technology Co Ltd. Дата публикации: 2024-06-18.

Duty cycle configuration for power saving

Номер патента: US11770773B2. Автор: Aziz Gholmieh,Ravi AGARWAL,Linhai He,Peter Pui Lok Ang,Jafar Mohseni,Prashanth Haridas Hande. Владелец: Qualcomm Inc. Дата публикации: 2023-09-26.

Boost converters having self-adaptive maximum duty-cycle-limit control

Номер патента: WO2016073090A1. Автор: Jiwei Chen,Subbarao Surendra Chakkirala. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2016-05-12.

Duty cycle configuration for power saving

Номер патента: WO2022217173A1. Автор: Aziz Gholmieh,Ravi AGARWAL,Linhai He,Peter Pui Lok Ang,Jafar Mohseni,Prashanth Haridas Hande. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2022-10-13.

Duty cycle estimator

Номер патента: WO2017172345A1. Автор: Sugato Mukherjee,Yi-Cheng Wan,Guolei Yu,Ajay Kumar KOSARAJU. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2017-10-05.

Boost converters having self-adaptive maximum duty-cycle-limit control

Номер патента: EP3216118A1. Автор: Jiwei Chen,Subbarao Surendra Chakkirala. Владелец: Qualcomm Inc. Дата публикации: 2017-09-13.

Method for adaptively adjusting pwm duty cycle, circuit and motor driving system

Номер патента: US20240332951A1. Автор: Xudong Zhao,Sang Wang,Zhengrui Zhang. Владелец: CRM ICBG Wuxi Co Ltd. Дата публикации: 2024-10-03.

Boost converter maximal output power detector allowing optimal dynamic duty-cycle limitation

Номер патента: US09917506B2. Автор: Vratislav Michal. Владелец: STMicroelectronics Alps SAS. Дата публикации: 2018-03-13.

Flyback converter with dynamic limits based upon duty cycle and power processing method

Номер патента: US09825536B2. Автор: Ren-Huei Tzeng,Hsien-Yuan CHIANG. Владелец: Power Forest Technology Corp. Дата публикации: 2017-11-21.

Minimum duty cycle control for active snubber

Номер патента: US09680386B2. Автор: Renjian Xie,Yingyang Ou. Владелец: Analog Devices Global ULC. Дата публикации: 2017-06-13.

Duty-cycled equalizations

Номер патента: US09509532B2. Автор: Bhyrav M. Mutnury,Minchuan Wang,Stuart A. Berke. Владелец: Dell Products LP. Дата публикации: 2016-11-29.

Limited duty cycle FDD system

Номер патента: US09450707B2. Автор: Peter Gaal,Tingfang JI. Владелец: Qualcomm Inc. Дата публикации: 2016-09-20.

Dynamic duty cycle

Номер патента: US11832249B2. Автор: Shailesh Patil,Xiao Feng Wang,Marco Papaleo. Владелец: Qualcomm Inc. Дата публикации: 2023-11-28.

Dynamic duty cycle

Номер патента: WO2020231807A1. Автор: Shailesh Patil,Xiao Feng Wang,Marco Papaleo. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2020-11-19.

Mobility management with base station using duty cycles

Номер патента: US12022350B2. Автор: Olof Liberg,David Sugirtharaj,Mai-Anh Phan,Emma Wittenmark. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-06-25.

Duty Cycle Aware Scheduling for Wireless Networks

Номер патента: US20240276508A1. Автор: Olof Liberg,David Sugirtharaj,Mai-Anh Phan,Emma Wittenmark. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-08-15.

Method and system for implementing low duty cycle wireless systems

Номер патента: WO2009024925A3. Автор: Monisha Ghosh,Dave A T Cavalcanti,Maulin D Patel. Владелец: Maulin D Patel. Дата публикации: 2009-08-13.

Multi-channel communication scheme for medical body area network (MBAN) to meet duty cycle regulation

Номер патента: US09961589B2. Автор: Dong Wang. Владелец: Koninklijke Philips NV. Дата публикации: 2018-05-01.

Duty-cycle control in wireless network

Номер патента: US09750013B2. Автор: Daniel Martin Goergen. Владелец: Philips Lighting Holding BV. Дата публикации: 2017-08-29.

Decay lock loop for time varying current regulation in electric motors

Номер патента: US09647588B2. Автор: Anuj Jain,II David H. Elwart,Rakesh Raja,Sudhir Nagaraj. Владелец: Texas Instruments Inc. Дата публикации: 2017-05-09.

DC-DC power conversion circuit with magnetic and capacitive isolation

Номер патента: US09564823B2. Автор: Masanori Ishigaki. Владелец: Toyota Motor Engineering and Manufacturing North America Inc. Дата публикации: 2017-02-07.

Dc-dc converter soft start circuit using duty cycle limiting

Номер патента: WO2006102929A1. Автор: Matthew Bacchi,David M. Schlueter. Владелец: Freescale Semiconductor, Inc.. Дата публикации: 2006-10-05.

Erasure zone decision feedback phase lock loop for carrier recovery in data modems

Номер патента: US4283682A. Автор: Bruce M. Sifford,D. Thomas Magill. Владелец: Ricoh Co Ltd. Дата публикации: 1981-08-11.

Load control by adaptive duty cycling

Номер патента: US10353349B2. Автор: Jorge Deligiannis. Владелец: Energate Inc. Дата публикации: 2019-07-16.

Adaptive Critical-Duty-Cycle Clamp for Power Converters

Номер патента: US20150222186A1. Автор: Rendon Holloway. Владелец: Fairchild Semiconductor Corp. Дата публикации: 2015-08-06.

Coordinated Duty Cycle Assignment in Mesh Networks

Номер патента: US20170105178A1. Автор: Piergiuseppe di Marco,Roman CHIRIKOV. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2017-04-13.

Controlling duty cycle in wearable extended reality appliances

Номер патента: US11809213B2. Автор: Tamir Berliner,Tomer KAHAN,Oded Noam. Владелец: Multinarity Ltd. Дата публикации: 2023-11-07.

Dynamic duty cycle

Номер патента: US20240057086A1. Автор: Shailesh Patil,Xiao Feng Wang,Marco Papaleo. Владелец: Qualcomm Inc. Дата публикации: 2024-02-15.

Fast-locking phase-locked loop, transceiver, and communication device

Номер патента: US12015688B1. Автор: Yanping Zhou,Chun Geik Tan,Sy-Chyuan Hwu. Владелец: Hangzhou Geo Chip Technology Co Ltd. Дата публикации: 2024-06-18.

Duty-cycle control in wireless network

Номер патента: US20150078350A1. Автор: Daniel Martin Goergen. Владелец: Koninklijke Philips NV. Дата публикации: 2015-03-19.

Phase locked loop for an ofdm system

Номер патента: WO2004093363A3. Автор: Alok Kumar Gupta. Владелец: Alok Kumar Gupta. Дата публикации: 2006-04-13.

Fast-locking phase-locked loop, transceiver, and communication device

Номер патента: US20240223352A1. Автор: Yanping Zhou,Chun Geik Tan,Sy-Chyuan Hwu. Владелец: Hangzhou Geo Chip Technology Co Ltd. Дата публикации: 2024-07-04.

Phase locked loop for an ofdm system

Номер патента: WO2004093363A2. Автор: Alok Kumar Gupta. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2004-10-28.

Sub-pixel generation for high speed color laser printers using a clamping technique for PLL (phase locked loop) circuitry

Номер патента: EP1950949A3. Автор: Mostafa R. Yazdy. Владелец: Xerox Corp. Дата публикации: 2009-04-15.

Lock Detector and Optical Phase Locked-Loop System

Номер патента: US20080272850A1. Автор: Yasuyuki Ozeki,Shigehiro Takasaka. Владелец: Furukawa Electric Co Ltd. Дата публикации: 2008-11-06.

Lock detector and optical phase-locked loop system

Номер патента: US7715725B2. Автор: Yasuyuki Ozeki,Shigehiro Takasaka. Владелец: Furukawa Electric Co Ltd. Дата публикации: 2010-05-11.

Compensation of a frequency disturbance in a digital phase lock loop

Номер патента: US09887784B1. Автор: Stefan Tertinek. Владелец: Intel Corp. Дата публикации: 2018-02-06.

Mobile terminal with frequency lock loop

Номер патента: US09473193B2. Автор: GEORGE Eapen,Brian Smith,John Schmid,Bahman Salamat,Jack Lundstedt,Guy Montgomery,Yeqing Tang. Владелец: HUGHES NETWORK SYSTEMS LLC. Дата публикации: 2016-10-18.

Internally mounted duty cycling control

Номер патента: CA1269431A. Автор: Raymond K. Davis. Владелец: Temper Sensor Manufacturing, Inc.. Дата публикации: 1990-05-22.

Self initializing phase locked loop ring communications system

Номер патента: US4536876A. Автор: Richard G. Bahr,Thomas C. Hogan. Владелец: Prime Computer Inc. Дата публикации: 1985-08-20.

Telephone line circuit with differential loop current sensing and compensation

Номер патента: CA1074034A. Автор: Vincent V. Korsky. Владелец: Northern Telecom Ltd. Дата публикации: 1980-03-18.

Adaptive energy converter with variable duty cycle and frequency modulation

Номер патента: WO2024013774A1. Автор: Rocco BISCAGLIA,Giuseppe TANCREDI. Владелец: Cloudwise S.R.L.. Дата публикации: 2024-01-18.

Optical amplifier burst mode communication with variable duty cycle

Номер патента: US20230208533A1. Автор: Baris Ibrahim Erkmen,Devin Brinkley,Bruce Moision. Владелец: X Development LLC. Дата публикации: 2023-06-29.

Optical amplifier burst mode communication with variable duty cycle

Номер патента: US11909452B2. Автор: Baris Ibrahim Erkmen,Devin Brinkley,Bruce Moision. Владелец: X Development LLC. Дата публикации: 2024-02-20.

Optical amplifier burst mode communication with variable duty cycle

Номер патента: US11159249B2. Автор: Baris Ibrahim Erkmen,Devin Brinkley,Bruce Moision. Владелец: X Development LLC. Дата публикации: 2021-10-26.

Optical amplifier burst mode communication with variable duty cycle

Номер патента: WO2020150196A1. Автор: Baris Ibrahim Erkmen,Devin Brinkley,Bruce Moision. Владелец: X Development LLC. Дата публикации: 2020-07-23.

Systems and methods for minimizing spurs through duty cycle adjustment

Номер патента: US20140194076A1. Автор: David Su,Justin A. Hwang. Владелец: Qualcomm Inc. Дата публикации: 2014-07-10.

Semiconductor memory device with delay locked loop

Номер патента: US20080056030A1. Автор: Yong-Deok Cho. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-03-06.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US09564190B2. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-02-07.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US09443565B2. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-09-13.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US20160343424A1. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-11-24.

Delay locked loop circuit including an additive delay in a command path

Номер патента: US9997221B2. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-06-12.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US20170125076A1. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-05-04.

Method for optimizing loop bandwidth in delay locked loops

Номер патента: US20030154447A1. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeep Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2003-08-14.

Method and System for Improved Efficiency of Synchronous Mirror Delays and Delay Locked Loops

Номер патента: US20070273417A1. Автор: FENG Lin. Владелец: FENG Lin. Дата публикации: 2007-11-29.

Delay locked loop for use in synchronous dynamic random access memory

Номер патента: US6476652B1. Автор: Jung-Il Yang,Seong-Hoon Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2002-11-05.

Delay-lock loop and method adapting itself to operate over a wide frequency range

Номер патента: US8081020B2. Автор: FENG Lin. Владелец: Micron Technology Inc. Дата публикации: 2011-12-20.

Delay locked loop in semiconductor memory device and method for generating divided clock therein

Номер патента: US20080211553A1. Автор: Tae-Yun Kim,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-09-04.

Delay locked loop in semiconductor memory device and method for generating divided clock therein

Номер патента: US20060171497A1. Автор: Tae-Yun Kim,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2006-08-03.

Duty cycle distortion compensation for the data output of a memory device

Номер патента: US7206956B2. Автор: James B. Johnson,Feng D. Lin. Владелец: Micron Technology Inc. Дата публикации: 2007-04-17.

Display device with duty cycle control and driving method thereof

Номер патента: US12046188B2. Автор: Tae Gung Kim,Dae Sung Park,Jae Yeong Go. Владелец: LG Display Co Ltd. Дата публикации: 2024-07-23.

Method of controlling a delay locked loop

Номер патента: US20020181297A1. Автор: Wen Li,William Jones. Владелец: Individual. Дата публикации: 2002-12-05.

RTK vector phase locked loop architecture

Номер патента: AU2017436819B2. Автор: Scott M. Martin,Stephen F. Rounds,Richard G. Keegan,David M. Bevly. Владелец: Deere and Co. Дата публикации: 2024-01-04.

Data phase locked loop circuit and method for generating frequency of reference signal thereof

Номер патента: US20080002542A1. Автор: Luke Wen,Pei-Chieh Hu. Владелец: Via Technologies Inc. Дата публикации: 2008-01-03.

Data phase locked loop circuit and method for generating frequency of reference signal thereof

Номер патента: US8842508B2. Автор: Luke Wen,Pei-Chieh Hu. Владелец: Via Technologies Inc. Дата публикации: 2014-09-23.

Reverse bandgap reference circuit with bulk diode, and switch capacitor temperature sensor with duty-cycle output

Номер патента: US20210041928A1. Автор: Matthias Eberlein. Владелец: Intel Corp. Дата публикации: 2021-02-11.

Reverse bandgap reference circuit with bulk diode, and switch capacitor temperature sensor with duty-cycle output

Номер патента: WO2021029992A1. Автор: Matthias Eberlein. Владелец: Intel Corporation. Дата публикации: 2021-02-18.

System and method for adaptive duty cycle optimization

Номер патента: WO2005036399A1. Автор: Huy Nguyen,Roxanne Vu,Benedict Lau,Leung Yu. Владелец: RAMBUS INC.. Дата публикации: 2005-04-21.

System and method for adaptive duty cycle optimization

Номер патента: EP1668510A1. Автор: Huy Nguyen,Roxanne Vu,Benedict Lau,Leung Yu. Владелец: RAMBUS INC. Дата публикации: 2006-06-14.

Piezoelectric phase locked loop circuit

Номер патента: CA1298381C. Автор: Raymond F. Gastgeb. Владелец: Atochem North America Inc. Дата публикации: 1992-03-31.

A clock generator for an integrated circuit with a high-speed serial interface

Номер патента: EP1383023A3. Автор: John P. Hill. Владелец: STMicroelectronics lnc USA. Дата публикации: 2006-02-22.

Bias generator with improved stability for self biased phase locked loop

Номер патента: US6747507B1. Автор: Wenliang Chen,Aline C. SADATE. Владелец: Texas Instruments Inc. Дата публикации: 2004-06-08.

Bias generator with improved stability for self biased phase locked loop

Номер патента: US20040104764A1. Автор: Wenliang Chen,Aline Sadate. Владелец: Texas Instruments Inc. Дата публикации: 2004-06-03.

Suture methods for forming locking loops stitches

Номер патента: US09848868B2. Автор: Justin D. Saliman. Владелец: Ceterix Orthopaedics Inc. Дата публикации: 2017-12-26.

Duty cycle for cell culture systems

Номер патента: US12071606B2. Автор: Shashi K. Murthy. Владелец: Flaskworks LLC. Дата публикации: 2024-08-27.

Dynamic clock regulation based on duty cycle thresholds

Номер патента: US09563226B2. Автор: Zhiming Xu,Adil Jagmag,Jisheng Zhang,Haihua JIN,Yiran Liao. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2017-02-07.

Vehicle having a powertrain control unit that reduces exhaust stream NOx pursuant to duty cycle information

Номер патента: US10138835B1. Автор: Charles E. Ramberg. Владелец: Individual. Дата публикации: 2018-11-27.

Thermal mitigation with power duty cycle

Номер патента: US09946327B2. Автор: Suresh Sugumar. Владелец: Qualcomm Inc. Дата публикации: 2018-04-17.

Optimization of loop bandwidth for a phase locked loop

Номер патента: US20030154453A1. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeep Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2003-08-14.

Duty cycle for cell culture systems

Номер патента: EP4013846A1. Автор: Shashi K. Murthy. Владелец: Flaskworks LLC. Дата публикации: 2022-06-22.

Duty cycle for cell culture systems

Номер патента: AU2020329966A1. Автор: Shashi K. Murthy. Владелец: Flaskworks LLC. Дата публикации: 2022-02-24.

Phase lock loop for a controller in an optical disk system and methods therefor

Номер патента: US20040022157A1. Автор: Chih-Cheng Chen,Tse-Hsiang Hsu,Chao Long Tsai. Владелец: MediaTek Inc. Дата публикации: 2004-02-05.

Method and apparatus to construct a fifty percent (50%) duty cycle clock signal across power domains

Номер патента: US20040260963A1. Автор: Rachael Parker,Hon-Mo Law. Владелец: Intel Corp. Дата публикации: 2004-12-23.

Phase-lock loop controlled object detector oscillator

Номер патента: US4459561A. Автор: Michael A. G. Clark,Robert C. Bromwich. Владелец: SARASOTA AUTOMATION Ltd. Дата публикации: 1984-07-10.

Adjustable temperature sensitive duty cycling furnace and air conditioner control switch

Номер патента: CA1218729A. Автор: Raymond K. Davis,Marion C. Burns. Владелец: Individual. Дата публикации: 1987-03-03.

Display PWM duty cycle compensation for delayed rendering

Номер патента: US11929018B2. Автор: Hyunchul Kim,Wonjae Choi,Sun-Il Chang,Sang Young Youn. Владелец: Google LLC. Дата публикации: 2024-03-12.

Display pwm duty cycle compensation for delayed rendering

Номер патента: WO2021236069A1. Автор: Hyunchul Kim,Wonjae Choi,Sun-Il Chang,Sang Young Youn. Владелец: Google LLC. Дата публикации: 2021-11-25.

Display pwm duty cycle compensation for delayed rendering

Номер патента: EP3939029A1. Автор: Hyunchul Kim,Wonjae Choi,Sun-Il Chang,Sang Young Youn. Владелец: Google LLC. Дата публикации: 2022-01-19.

GPS receiver having a phase lock loop hold off

Номер патента: US20060097914A1. Автор: Jeffrey Sanders,Krishnaranjan Rao,Gregory Best. Владелец: Individual. Дата публикации: 2006-05-11.

System and method for simulating the noise characteristics of phase locked loops in transient analysis

Номер патента: EP1462967A3. Автор: Oskar Leuthold. Владелец: Cadence Design Systems Inc. Дата публикации: 2005-08-17.

Pneumatic pressure output control by drive valve duty cycle calibration

Номер патента: US09937077B2. Автор: Kurt D. Leukanech,Dan Teodorescu,Jiansheng Zhou. Владелец: Alcon Research LLC. Дата публикации: 2018-04-10.

Direct digital locked loop

Номер патента: US4947382A. Автор: Austin H. Lesea. Владелец: Vista Labs Inc. Дата публикации: 1990-08-07.

Phased-locked loop laser gyroscope system

Номер патента: CA1136249A. Автор: James B. Matthews. Владелец: Raytheon Co. Дата публикации: 1982-11-23.

A kind of clock phase-locked loop loop circuit for microcontroller

Номер патента: CN207083071U. Автор: 侯晓峰,施乐,肖永贵. Владелец: SHENZHEN YSPRING TECHNOLOGY Co Ltd. Дата публикации: 2018-03-09.

Phase Locked Loop Frequency Synthesizer Circuit with Improved Noise Performance

Номер патента: US20120274372A1. Автор: NILSSON MAGNUS,Klemmer Nikolaus. Владелец: ST-Ericsson SA. Дата публикации: 2012-11-01.

Phase locked loop circuit

Номер патента: CA2230162C. Автор: Toshiaki Kobayashi. Владелец: NEC Corp. Дата публикации: 2000-11-28.

LOW DUTY CYCLE NETWORK CONTROLLER

Номер патента: US20120002574A1. Автор: . Владелец: QUALCOMM INCORPORATED. Дата публикации: 2012-01-05.

Subscriber Line Interface Circuit with DC-DC Converter Current Protection

Номер патента: US20120002800A1. Автор: Lofthouse Sean A.. Владелец: . Дата публикации: 2012-01-05.

Phase-locked loop with redundant reference input

Номер патента: CA1279706C. Автор: Miroslaw Grzeszykowski,John R. Piercy. Владелец: Amdahl Corp. Дата публикации: 1991-01-29.

Camera with red-eye correction function

Номер патента: US20120002068A1. Автор: HAYASHI Masaki. Владелец: NIKON CORPORATION. Дата публикации: 2012-01-05.

Side locked loop with circuit for preventing sidelock

Номер патента: CA1072189A. Автор: David W. Matthews,Andrew M. Walker. Владелец: DIGITAL COMMUNICATIONS CORP. Дата публикации: 1980-02-19.