IC With Delay-Locked Loop With Widened Lock Range

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Delay-locked loop with widened lock range

Номер патента: US11916559B2. Автор: Fahim ur Rahman,Jinuk Shin. Владелец: SambaNova Systems Inc. Дата публикации: 2024-02-27.

Delay-Locked Loop with Widened Lock Range

Номер патента: US20230216512A1. Автор: Fahim ur Rahman,Jinuk Shin. Владелец: SambaNova Systems Inc. Дата публикации: 2023-07-06.

Registergesteuerter Delay Locked Loop mit Beschleunigungsmodus

Номер патента: DE10330796B4. Автор: Seong-Hoon Lee,Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2023-09-14.

Apparatus and method for modeling coarse stepsize delay element and delay locked loop using same

Номер патента: US20110316598A1. Автор: William Petrie. Владелец: Mosaid Technologies Inc. Дата публикации: 2011-12-29.

Scheme for delay locked loop reset protection

Номер патента: US20020190766A1. Автор: William Waldrop. Владелец: Micron Technology Inc. Дата публикации: 2002-12-19.

Method and apparatus compensating for frequency drift in a delay locked loop

Номер патента: US7046060B1. Автор: Jung Pill Kim,Alessandro Minzoni. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2006-05-16.

Reference circuit and method for mitigating switching jitter and delay-locked loop (dll) using same

Номер патента: EP2313976A1. Автор: William Petrie. Владелец: Mosaid Technologies Inc. Дата публикации: 2011-04-27.

Zero idle time Z-state circuit for phase-locked loops, delay-locked loops, and switching regulators

Номер патента: US20060125534A1. Автор: Sangbeom Park. Владелец: Individual. Дата публикации: 2006-06-15.

Low lock time delay locked loops using time cycle suppressor

Номер патента: US20060103440A1. Автор: Sri Easwaran. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2006-05-18.

Low lock time delay locked loops using time cycle supppressor

Номер патента: WO2004055989A2. Автор: Sri Navaneethakrishnan Easwaran. Владелец: U.S. Philips Corporation. Дата публикации: 2004-07-01.

Delay locked loop circuit and signal delay locking method

Номер патента: US7262647B2. Автор: Kuo-Yu Chou. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2007-08-28.

Low lock time delay locked loops using time cycle supppressor

Номер патента: WO2004055989A3. Автор: Sri Navaneethakrishna Easwaran. Владелец: Sri Navaneethakrishna Easwaran. Дата публикации: 2004-12-02.

Delay locked loop and memory

Номер патента: US20240063802A1. Автор: Siman LI,YoonJoo EOM. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-02-22.

Digital delay-locked loop and locking method thereof

Номер патента: US20170085272A1. Автор: Mingfu Shi. Владелец: Montage Technology Shanghai Co Ltd. Дата публикации: 2017-03-23.

Calibration of Sampling-Based Multiplying Delay-Locked Loop (MDLL)

Номер патента: US20210409029A1. Автор: Marco Zanuso,Hasnain Lakdawala,Razak Hossain,Masoud Moslehi Bajestan. Владелец: Qualcomm Inc. Дата публикации: 2021-12-30.

Calibration of sampling-based multiplying delay-locked loop (mdll)

Номер патента: WO2022005905A1. Автор: Marco Zanuso,Hasnain Lakdawala,Razak Hossain,Masoud Moslehi Bajestan. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2022-01-06.

Calibration of sampling-based multiplying delay-locked loop (mdll)

Номер патента: EP4173141A1. Автор: Marco Zanuso,Hasnain Lakdawala,Razak Hossain,Masoud Moslehi Bajestan. Владелец: Qualcomm Inc. Дата публикации: 2023-05-03.

DLL-(Delay-Locked-Loop) circuit

Номер патента: US20030141910A1. Автор: Christian Reindl. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2003-07-31.

Delay locked-loop circuit and display apparatus

Номер патента: US8816733B2. Автор: Michiru Senda,Hiroshi Mizuhashi,Gen Koide. Владелец: Japan Display West Inc. Дата публикации: 2014-08-26.

Delay-locked loop offset calibration and correction

Номер патента: US11909404B1. Автор: Karthik Gopalakrishnan,Pradeep Jayaraman,Andy Huei Chu. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-02-20.

Phase-locked loop and delay-locked loop

Номер патента: US20190165792A1. Автор: Dong Joon Lee,Hyung Ki Huh. Владелец: Anapass Inc. Дата публикации: 2019-05-30.

Delay locked loop

Номер патента: US20100277212A1. Автор: Sami Kallioinen. Владелец: Nokia Oyj. Дата публикации: 2010-11-04.

Delay locked loop

Номер патента: WO2009080746A1. Автор: Sami Kallioinen. Владелец: Nokia Corporation. Дата публикации: 2009-07-02.

Cascaded delay locked loop circuit

Номер патента: EP1444783A4. Автор: Frederick L Martin,Robert E Stengel,David E Bockelman,Jui-Kuo Juan. Владелец: Motorola Inc. Дата публикации: 2005-02-02.

Circuit and method for reducing delay line length in delay-locked loops

Номер патента: US6069507A. Автор: Feng Shen,Kunlin Tsai. Владелец: Silicon Magic Corp. Дата публикации: 2000-05-30.

Delay-locked loop with feedback compensation

Номер патента: US7078950B2. Автор: Gary M Johnson. Владелец: Micron Technology Inc. Дата публикации: 2006-07-18.

Digitally controlled delay-locked loop reference generator

Номер патента: US20160006444A1. Автор: Yao Zhou,Xiaozhou QIAN,Ning BAI,Yuou CAO,Xinyan XU. Владелец: Silicon Storage Technology Inc. Дата публикации: 2016-01-07.

Systems and methods for reduced area delay locked loop

Номер патента: WO2009018554A1. Автор: Keerthinarayan P. Heragu,Nisha Pk. Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2009-02-05.

Delay locked loop (DLL) employing pulse to digital converter (PDC) for calibration

Номер патента: US09998126B1. Автор: Eskinder Hailu,Bupesh Pandita. Владелец: Qualcomm Inc. Дата публикации: 2018-06-12.

Delay-locked loop, control method for delay-locked loop, and electronic device

Номер патента: US20230231562A1. Автор: Yinchuan GU. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-07-20.

Delay lock loop with clock phase shifter

Номер патента: EP1004168A1. Автор: F. Erich Goetting,John D. Logue,Joseph H. Hassoun. Владелец: Xilinx Inc. Дата публикации: 2000-05-31.

Synchronous clock generator including a delay-locked loop signal loss detector

Номер патента: US5926047A. Автор: Ronnie M. Harrison. Владелец: Micron Technology Inc. Дата публикации: 1999-07-20.

Delay Locked Loop and Associated Method

Номер патента: US20110128057A1. Автор: Sterling Smith,Chun-Chia Chen. Владелец: MStar Semiconductor Inc Taiwan. Дата публикации: 2011-06-02.

Method and apparatus for numeric optimization of the control of a delay-locked loop in a network device

Номер патента: US20050065745A1. Автор: Yong Jiang. Владелец: Broadcom Corp. Дата публикации: 2005-03-24.

Method and apparatus for characterizing a delay locked loop

Номер патента: US20030169084A1. Автор: Michael Roth,Tyler Gomm. Владелец: Individual. Дата публикации: 2003-09-11.

Delay locked loop device and method for operating the same

Номер патента: US11742862B2. Автор: Wu-Der Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-08-29.

Pulse matching delay-locked loop

Номер патента: US8754684B1. Автор: Russell B. Lloyd,Randal Q. Thornley. Владелец: IXYS CH GmbH. Дата публикации: 2014-06-17.

Method and apparatus for characterizing a delay locked loop

Номер патента: US20040232962A1. Автор: Michael Roth,Tyler Gomm. Владелец: Individual. Дата публикации: 2004-11-25.

Reducing delay-lock loop delay fluctuation

Номер патента: US11362667B1. Автор: Koji Okada,Kazuhiro Tomita,Hiroyuki Matsunami,Kazuyoshi Futamura. Владелец: Cypress Semiconductor Corp. Дата публикации: 2022-06-14.

Systems and methods for providing a delay-locked loop with coarse tuning technique

Номер патента: EP4354737A1. Автор: Abbas Komijani,Chen Zhai. Владелец: Apple Inc. Дата публикации: 2024-04-17.

Delay locked loop with segmented delay circuit

Номер патента: EP4338292A1. Автор: Jeffrey Mark Hinrichs. Владелец: Qualcomm Inc. Дата публикации: 2024-03-20.

Auto-phase synchronization in delay locked loops

Номер патента: US20150214965A1. Автор: Deepak Pancholi,Bhavin Odedara,Vishal Rustagi. Владелец: SanDisk Technologies LLC. Дата публикации: 2015-07-30.

Digitally controlled delay-locked loop reference generator

Номер патента: EP3164941A2. Автор: Yao Zhou,Xiaozhou QIAN,Ning BAI,Yuou CAO,Xinyan XU. Владелец: Silicon Storage Technology Inc. Дата публикации: 2017-05-10.

Systems and methods for providing a delay-locked loop with coarse tuning technique

Номер патента: US20240106440A1. Автор: Abbas Komijani,Chen Zhai. Владелец: Apple Inc. Дата публикации: 2024-03-28.

Method and apparatus for glitch-free control of a delay-locked loop in a network device

Номер патента: US20050046453A1. Автор: Yong H. Jiang. Владелец: Broadcom Corp. Дата публикации: 2005-03-03.

Systems and methods for providing a delay-locked loop with coarse tuning technique

Номер патента: US11990913B2. Автор: Abbas Komijani,Chen Zhai. Владелец: Apple Inc. Дата публикации: 2024-05-21.

Delay locked loop

Номер патента: US7554371B2. Автор: Hyun-Ju Lee,Jun-Bae Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-06-30.

Method and apparatus for trimming a phase detector in a delay-locked-loop

Номер патента: US20070075756A1. Автор: Peter Metz. Владелец: Agere Systems LLC. Дата публикации: 2007-04-05.

Delay locked loop

Номер патента: US20090206896A1. Автор: Andreas Jakobs. Владелец: Qimonda AG. Дата публикации: 2009-08-20.

Delay-locked loop circuit for generating multi-phase clock signals and method of controlling the same

Номер патента: KR100840697B1. Автор: 배승준. Владелец: 삼성전자주식회사. Дата публикации: 2008-06-24.

Delay locked loop circuit, semiconductor device having the same and method of controlling the same

Номер патента: US20080100357A1. Автор: Seung-Jun Bae. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-05-01.

Delay locked loop circuit, semiconductor device having the same and method of controlling the same

Номер патента: US7649389B2. Автор: Seung-Jun Bae. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2010-01-19.

Register controlled delay lock loop with acceleration mode

Номер патента: JP4727915B2. Автор: 鍾太 郭,星勳 李. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-07-20.

Delay locking loop having acceleration mode and controlled by register

Номер патента: CN100446120C. Автор: 李星勋,郭钟太. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-12-24.

Delay lock loop phase glitch error filter

Номер патента: US20140266352A1. Автор: Long B. Guan. Владелец: Micron Technology Inc. Дата публикации: 2014-09-18.

Delay lock loop phase glitch error filter

Номер патента: US8036334B2. Автор: Long B. Guan. Владелец: Micron Technology Inc. Дата публикации: 2011-10-11.

Reducing eye asymmetry caused by voltage variation in a clock and data recovery circuit or delay locked loop

Номер патента: US20240121073A1. Автор: Julian Puscar,Jianwen YE. Владелец: Qualcomm Inc. Дата публикации: 2024-04-11.

Delay lock loop circuit, and associated method, for a radio receiver

Номер патента: US20040151272A1. Автор: Thomas Kenney,Jukka Tapaninen. Владелец: Nokia Oyj. Дата публикации: 2004-08-05.

Delay-locked loop with independent phase adjustment of delayed clock output pairs

Номер патента: US20140210531A1. Автор: Charles W. Boecker,Prashant Choudhary,Aldo Bottelli. Владелец: Mosys Inc. Дата публикации: 2014-07-31.

Delay-locked loop with independent phase adjustment of delayed clock output pairs

Номер патента: US20150263737A9. Автор: Charles W. Boecker,Prashant Choudhary,Aldo Bottelli. Владелец: Mosys Inc. Дата публикации: 2015-09-17.

Clock generator and clock generating method using delay locked loop

Номер патента: WO2007109225A3. Автор: Joonbae Park,Kyeongho Lee. Владелец: Gct Semiconductor Inc. Дата публикации: 2008-07-24.

Delay locked loop

Номер патента: US09917590B2. Автор: HUI Wang,Tao Zhang,Xuemei Liu. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2018-03-13.

Leakage Tolerant Delay Locked Loop Circuit Device

Номер патента: US20130120041A1. Автор: Michael A. Sorna,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2013-05-16.

Delay lock loop phase glitch error filter

Номер патента: US20120019293A1. Автор: Long B. Guan. Владелец: Micron Technology Inc. Дата публикации: 2012-01-26.

Delay lock loop phase glitch error filter

Номер патента: US20060045227A1. Автор: Long Guan. Владелец: Micron Technology Inc. Дата публикации: 2006-03-02.

Delay lock loop circuit, and associated method, for a radio receiver

Номер патента: WO2004070726A3. Автор: Thomas J Kenney,Jukka Tapaninen. Владелец: Nokia Corpoaration. Дата публикации: 2004-11-04.

Delay lock loop circuit, and associated method, for a radio receiver

Номер патента: WO2004070726A2. Автор: Thomas J. Kenney,Jukka Tapaninen. Владелец: Nokia Corpoaration. Дата публикации: 2004-08-19.

A fast and accurate charge pump for PLLs or delay-locked loops

Номер патента: GB2374217A. Автор: Andrew M Lever. Владелец: Micron Technology Inc. Дата публикации: 2002-10-09.

Digital delay locked loop

Номер патента: US6087868A. Автор: Bruce Millar. Владелец: Mosaid Technologies Inc. Дата публикации: 2000-07-11.

In-loop duty corrector delay-locked loop for multiphase clock generation

Номер патента: US20070046345A1. Автор: Gwo-Chung Tai,Kin Hui. Владелец: Micrel Inc. Дата публикации: 2007-03-01.

Delay lock loop and phase angle generator

Номер патента: US20090278581A1. Автор: Chien-Hsun Lee,Chih-Wei Yang. Владелец: Holtek Semiconductor Inc. Дата публикации: 2009-11-12.

Delay lock loop and phase angle generator

Номер патента: US7579889B2. Автор: Chien-Hsun Lee,Chih-Wei Yang. Владелец: Holtek Semiconductor Inc. Дата публикации: 2009-08-25.

Multiplying delay lock loop (mdll) and method of averaging ring oscillator signals for jitter compensation

Номер патента: US20200228122A1. Автор: Ashoke Ravi,Ofir Degani. Владелец: Intel Corp. Дата публикации: 2020-07-16.

Circuit having delay locked loop for correcting off chip driver duty distortion

Номер патента: US20060087354A1. Автор: Alessandro Minzoni. Владелец: Infineon Technologies North America Corp. Дата публикации: 2006-04-27.

Delay locked loop

Номер патента: EP3304743A1. Автор: HUI Wang,Tao Zhang,Xuemei Liu. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2018-04-11.

Pre-divider architecture for low power in a digital delay locked loop

Номер патента: US20020140471A1. Автор: Timothy Fiscus. Владелец: International Business Machines Corp. Дата публикации: 2002-10-03.

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: EP2478638A1. Автор: Xiaohong Quan,Xuhao Huang. Владелец: Qualcomm Inc. Дата публикации: 2012-07-25.

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: WO2011034861A1. Автор: Xiaohong Quan,Xuhao Huang. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-03-24.

Clock generator and clock generating method using delay locked loop

Номер патента: US20070226531A1. Автор: Joonbae Park,Kyeongho Lee. Владелец: Gct Semiconductor Inc. Дата публикации: 2007-09-27.

Phase detector for a delay locked loop and delay locked loop with the phase detector

Номер патента: US20040008088A1. Автор: Nicola Da Dalt. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2004-01-15.

Delay locked loop with delay programmability

Номер патента: US20120119802A1. Автор: Nagalinga Swamy Basayya Aremallapur. Владелец: Texas Instruments Inc. Дата публикации: 2012-05-17.

Clock generator and clock generating method using delay locked loop

Номер патента: WO2007109225A2. Автор: Joonbae Park,Kyeongho Lee. Владелец: GCT Semiconductor, Inc.. Дата публикации: 2007-09-27.

Adjustable frequency delay-locked loop

Номер патента: CA2562077C. Автор: Paul H. Gailus,Robert E. Stengel,Joseph A. Charaska,Jeffrey B. Wilhite,Manuel P. Gabato, Jr.. Владелец: Motorola Inc. Дата публикации: 2011-02-15.

Extended frequency range variable delay locked loop for clock synchronization

Номер патента: US5223755A. Автор: Edward A. Richley. Владелец: Xerox Corp. Дата публикации: 1993-06-29.

Clock frequency synthesis using delay-locked loop

Номер патента: US5805003A. Автор: Chuan-Ding Arthur Hsu. Владелец: Cypress Semiconductor Corp. Дата публикации: 1998-09-08.

Delay locked loop

Номер патента: US8143925B2. Автор: Seung-joon Ahn,Jong-Chern Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-03-27.

Delay-locked loop circuit and semiconductor device including the same

Номер патента: US20110128056A1. Автор: Chang-Ho An. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-06-02.

False-lock-free delay locked loop circuit and method

Номер патента: WO2006026724A2. Автор: Binan Wang. Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2006-03-09.

Jitter suppression in type i delay-locked loops

Номер патента: EP2727246A2. Автор: William Burdett Wilson. Владелец: Cisco Technology Inc. Дата публикации: 2014-05-07.

Jitter suppression in type i delay-locked loops

Номер патента: WO2013052186A3. Автор: William Burdett Wilson. Владелец: LIGHTWIRE LLC. Дата публикации: 2013-07-18.

Jitter Suppression In Type I Delay-Locked Loops

Номер патента: US20140077850A1. Автор: William Burdett Wilson. Владелец: LIGHTWIRE LLC. Дата публикации: 2014-03-20.

Jitter suppression in type i delay-locked loops

Номер патента: WO2013052186A2. Автор: William Burdett Wilson. Владелец: LIGHTWIRE LLC. Дата публикации: 2013-04-11.

False-lock-free delay locked loop circuit and method

Номер патента: EP1792399A2. Автор: Binan Wang. Владелец: Texas Instruments Inc. Дата публикации: 2007-06-06.

APPARATUSES AND METHODS FOR DETECTING A LOOP COUNT IN A DELAY-LOCKED LOOP

Номер патента: US20190074841A1. Автор: Satoh Yasuo. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2019-03-07.

APPARATUSES AND METHODS FOR DETECTING A LOOP COUNT IN A DELAY-LOCKED LOOP

Номер патента: US20190296752A1. Автор: Satoh Yasuo. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2019-09-26.

Phase-locked loop circuit, delay-locked loop circuit and method of tuning output frequencies of the same

Номер патента: TW200735537A. Автор: Woo-Seok Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2007-09-16.

Phase-locked loop circuit, delay-locked loop circuit and method of tuning output frequencies of the same

Номер патента: US7495488B2. Автор: Woo-Seok Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-02-24.

Dual loop delay-locked loop

Номер патента: CA2317480A1. Автор: Kyeongho Lee,Deog-Kyoon Jeong,Yongsam Moon. Владелец: Yongsam Moon. Дата публикации: 1999-07-22.

Wide Frequency Range Delay Locked Loop

Номер патента: US20140084977A1. Автор: Dieter Haerle,Peter Vlasenko. Владелец: Mosaid Technologies Inc. Дата публикации: 2014-03-27.

Semiconductor device including a delay locked loop circuit

Номер патента: US20140125387A1. Автор: Ryo FUJIMAKI. Владелец: Longitude Semiconductor SARL. Дата публикации: 2014-05-08.

Wide Frequency Range Delay Locked Loop

Номер патента: US20170272085A1. Автор: Vlasenko Peter,Haerle Dieter. Владелец: . Дата публикации: 2017-09-21.

Delay Locked Loop

Номер патента: KR102001691B1. Автор: 정동훈,정성욱,오병찬,김진혁,유경호. Владелец: 연세대학교 산학협력단. Дата публикации: 2019-07-18.

Analogue/digital delay locked loop

Номер патента: KR101106369B1. Автор: 페터 발라센코,디에터 헬레. Владелец: 모사이드 테크놀로지스, 인코포레이티드. Дата публикации: 2012-01-18.

Analogue/digital delay locked loop

Номер патента: AU2003294604A1. Автор: Dieter Haerle,Peter Vlasenko. Владелец: Mosaid Technologies Inc. Дата публикации: 2004-07-22.

Current starved DAC-controlled delay locked loop

Номер патента: US6927612B2. Автор: Daniel J. Meyer. Владелец: Atmel Corp. Дата публикации: 2005-08-09.

Wide frequency-range delay-locked loop circuit

Номер патента: KR100411551B1. Автор: 이경호,정덕균. Владелец: 실리콘 이미지, 인크.(델라웨어주 법인). Дата публикации: 2003-12-18.

Adaptive delay-locked loops and methods of generating clock signals using the same

Номер патента: US20070194825A1. Автор: In-Dal Song. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2007-08-23.

Method and system for high resolution delay lock loop

Номер патента: US6710636B1. Автор: Gary Gibbs,Lingsong Xu,Sanjay Sancheti. Владелец: Cypress Semiconductor Corp. Дата публикации: 2004-03-23.

Delay locked loop circuit

Номер патента: TW200701647A. Автор: Kwang-Jin Na. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-01-01.

Delay locked loop circuit

Номер патента: TWI321401B. Автор: Kwang Jin Na. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-03-01.

Delay locked loop circuit and semiconductor device having the delay locked loop circuit

Номер патента: US20110109357A1. Автор: Jun Bae Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-05-12.

Delay locked loop to cancel offset and memory device including the same

Номер патента: US20190238141A1. Автор: Hun-Dae Choi,Juho JEON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2019-08-01.

Digital delay locked loop with output duty cycle matching input duty cycle

Номер патента: WO2001001266A8. Автор: Reuven Holzer. Владелец: Analog Devices Inc. Дата публикации: 2001-08-09.

Digital delay locked loop with output duty cycle matching input duty cycle

Номер патента: WO2001001266A1. Автор: Reuven Holzer. Владелец: ANALOG DEVICES, INC.. Дата публикации: 2001-01-04.

Digital delay locked loop with output duty cycle matching input duty cycle

Номер патента: WO2001001266A9. Автор: Reuven Holzer. Владелец: Analog Devices Inc. Дата публикации: 2001-07-05.

Matrix addressable display with delay locked loop controller

Номер патента: AU4894497A. Автор: Glen E. Hush. Владелец: Micron Display Technology Inc. Дата публикации: 1998-04-24.

Delay lock loop with a charge pump, loop filter, and method of phase locking of a delay lock loop

Номер патента: TWI465046B. Автор: Kuang Fu Teng. Владелец: Etron Technology Inc. Дата публикации: 2014-12-11.

Network interface with double data rate and delay locked loop

Номер патента: US20070033428A1. Автор: Yong Jiang,Jonathan Lin. Владелец: Broadcom Corp. Дата публикации: 2007-02-08.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: US20190074841A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2019-03-07.

Network interface with double data rate and delay locked loop

Номер патента: EP1241789A3. Автор: Yong Jiang,Jonathan Lin. Владелец: Broadcom Corp. Дата публикации: 2005-09-21.

Method for determining target locking time of delay locked loop of memory apparatus

Номер патента: US12112790B2. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2024-10-08.

Delay locked loop circuit and semiconductor integrated circuit device

Номер патента: EP1835623A1. Автор: Takashi c/o Hitachi Ltd. Kawamoto. Владелец: Renesas Technology Corp. Дата публикации: 2007-09-19.

System for determining target locking time of delay locked loop of memory apparatus

Номер патента: US20230420029A1. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-12-28.

Delay-locked loop circuit and semiconductor memory device including the same

Номер патента: US9847113B2. Автор: Hun-Dae Choi,Young-kwon Jo. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-12-19.

Delay circuit of delay-locked loop circuit and delay-locked loop circuit

Номер патента: US20220006461A1. Автор: Hundae CHOI,Garam CHOI. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2022-01-06.

Delay locked loop

Номер патента: US7358784B2. Автор: Hwang Hur,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-04-15.

Delay-locked loop arrangement and method for operating a delay-locked loop circuit

Номер патента: US9571080B2. Автор: Jan Grabinski. Владелец: Synopsys Inc. Дата публикации: 2017-02-14.

Delay-locked loop and a delay-locked loop detector

Номер патента: US7570093B1. Автор: Chih-Haur Huang. Владелец: Himax Technologies Ltd. Дата публикации: 2009-08-04.

Delay-locked loop and delay-locked loop detector

Номер патента: TW200941947A. Автор: Chih-Haur Huang. Владелец: Himax Tech Ltd. Дата публикации: 2009-10-01.

Zero idle time Z-state circuit for phase-locked loops, delay-locked loops, and switching regulators

Номер патента: US7132869B2. Автор: Sangbeom Park. Владелец: Ana Semiconductor. Дата публикации: 2006-11-07.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: US20190296752A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2019-09-26.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: EP3679574A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2020-07-15.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: US20200153443A1. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2020-05-14.

Method for determining target locking time of delay locked loop of memory apparatus

Номер патента: US20230420031A1. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-12-28.

Control circuit and control method for controlling delay lock loop in dynamic random access memory

Номер патента: US20190311761A1. Автор: Chuan-Jen Chang,Wen-Ming Lee. Владелец: Nanya Technology Corp. Дата публикации: 2019-10-10.

Delay locked loop circuitry and memory device

Номер патента: US20230412173A1. Автор: Haibin FANG,Biyun HUANG,Dongsheng TANG. Владелец: GigaDevice Semiconductor Shanghai Inc. Дата публикации: 2023-12-21.

Delay locked loop including replica fine delay circuit and memory device including the same

Номер патента: US20230253971A1. Автор: Hun-Dae Choi,Junsub YOON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2023-08-10.

Delay locked loop circuit and operation method thereof

Номер патента: US20160142060A1. Автор: Young-Suk Seo,Da-In IM. Владелец: SK hynix Inc. Дата публикации: 2016-05-19.

Data driver circuit and delay-locked loop circuit

Номер патента: US20090079719A1. Автор: Yong-Jae Lee. Владелец: Anapass Inc. Дата публикации: 2009-03-26.

Data driver circuit and delay-locked loop circuit

Номер патента: US8031189B2. Автор: Yong-Jae Lee. Владелец: Anapass Inc. Дата публикации: 2011-10-04.

Delay locked loop fine tune

Номер патента: US20060237473A1. Автор: Debra Bell. Владелец: Micron Technology Inc. Дата публикации: 2006-10-26.

Delay-locked loop circuit and semiconductor memory device including the same

Номер патента: US20180068699A1. Автор: Hun-Dae Choi,Young-kwon Jo. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-03-08.

System for determining target locking time of delay locked loop of memory apparatus

Номер патента: US12014766B2. Автор: Shu-Wei Yang. Владелец: Nanya Technology Corp. Дата публикации: 2024-06-18.

Compact digital delay locked loop

Номер патента: WO2024091734A2. Автор: Jeffrey Mark Hinrichs,Anand Meruva,Prince Mathew. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2024-05-02.

Coarse lock detector and delay-locked loop including the same

Номер патента: TW201236375A. Автор: Deog-Kyoon Jeong,Moon-Sang Hwang,Won-Jun Choe,Han-Kyu Chi. Владелец: Samsung Mobile Display Co Ltd. Дата публикации: 2012-09-01.

Delay locked loop including a mechanism for reducing lock time

Номер патента: EP2439848B1. Автор: Vincent R. von Kaenel,Pradeep R. Trivedi. Владелец: Apple Inc. Дата публикации: 2015-07-22.

Delay locked loop including a mechanism for reducing lock time

Номер патента: TW201223162A. Автор: Pradeep R Trivedi,Kaenel Vincent R Von. Владелец: Apple Inc. Дата публикации: 2012-06-01.

Delay locked loop including a mechanism for reducing lock time

Номер патента: HK1169222A1. Автор: Pradeep R Trivedi,Kaenel Vincent R Von. Владелец: Apple Inc. Дата публикации: 2013-01-18.

Compact digital delay locked loop

Номер патента: US12095467B2. Автор: Jeffrey Mark Hinrichs,Anand Meruva,Prince Mathew. Владелец: Qualcomm Inc. Дата публикации: 2024-09-17.

Frequency-doubling delay locked loop

Номер патента: CA2270516C. Автор: Paul Demone. Владелец: Mosaid Technologies Inc. Дата публикации: 2009-11-17.

Method and apparatus for controlling power-down mode of delay locked loop

Номер патента: US7616037B2. Автор: Yong-ho Cho. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-11-10.

Delay locked loop circuit and semiconductor memory device using the same

Номер патента: US7948289B2. Автор: Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-05-24.

Delay-locked loop with binary-coupled capacitor

Номер патента: US5946244A. Автор: Troy A. Manning. Владелец: Micron Technology Inc. Дата публикации: 1999-08-31.

Delay locked loop clock generation method and device for locking fail stop

Номер патента: KR100753101B1. Автор: 최훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-08-29.

A duty cycle correction circuit using a delay-locked-loop

Номер патента: GB2373384A. Автор: Seong Ik Cho. Владелец: Hynix Semiconductor Inc. Дата публикации: 2002-09-18.

Integrated circuit comprising a delay-locked loop

Номер патента: US9160350B2. Автор: Jared L. Zerbe,Masum Hossain,Pak S. Chau. Владелец: RAMBUS INC. Дата публикации: 2015-10-13.

Access command delay using delay locked loop (dll) circuitry

Номер патента: US20220076745A1. Автор: Vijayakrishna J. Vankayala,Jason M. Brown. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

Semiconductor memory device for controlling operation of delay-locked loop circuit

Номер патента: US20120218848A1. Автор: Seong-Jin Jang,Young-uk Chang,Jun-Bae Kim,Sin-Ho KIM. Владелец: Individual. Дата публикации: 2012-08-30.

Delay locked loop circuit

Номер патента: US20110001525A1. Автор: Jin-Il Chung. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-01-06.

Delay locked loop circuit and semiconductor memory device having the same

Номер патента: US11177814B2. Автор: Hundae CHOI,Hwapyong Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2021-11-16.

Delay locked loop circuitry and memory device

Номер патента: US11942954B2. Автор: Haibin FANG,Biyun HUANG,Dongsheng TANG. Владелец: GigaDevice Semiconductor Shanghai Inc. Дата публикации: 2024-03-26.

Delay locked loop, clock synchronization circuit and memory

Номер патента: US20240106439A1. Автор: Siman LI,YoonJoo EOM. Владелец: Cxmt Corp. Дата публикации: 2024-03-28.

Delay locked loop circuit

Номер патента: US20220052698A1. Автор: Xiaofei Chen. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2022-02-17.

Delay locked loop including a delay code generator

Номер патента: US20170338825A1. Автор: Hoon Lee,DongHun Lee,Jaewon Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-11-23.

Access command delay using delay locked loop (dll) circuitry

Номер патента: US20220328098A1. Автор: Vijayakrishna J. Vankayala,Jason M. Brown. Владелец: Micron Technology Inc. Дата публикации: 2022-10-13.

Access command delay using delay locked loop (DLL) circuitry

Номер патента: US11996149B2. Автор: Vijayakrishna J. Vankayala,Jason M. Brown. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-05-28.

Semiconductor memory device having a delay locked loop (DLL) and method for driving the same

Номер патента: US7710817B2. Автор: Yoon-Jae Shin,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-05-04.

Delay locked loop including replica fine delay circuit and memory device including the same

Номер патента: US11888489B2. Автор: Hun-Dae Choi,Junsub YOON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-01-30.

Method for locking a delay locked loop

Номер патента: US20140118042A1. Автор: Shawn Searles. Владелец: Advanced Micro Devices Inc. Дата публикации: 2014-05-01.

Initialization circuit for delay locked loop

Номер патента: KR101089862B1. Автор: 토니 마이. Владелец: 모사이드 테크놀로지스, 인코포레이티드. Дата публикации: 2011-12-05.

Delay lock loop with wide frequency range capability

Номер патента: US6437616B1. Автор: James A. Antone,Melvin W. Stene,Brian R. Kauffmann. Владелец: AMI Semiconductor Inc. Дата публикации: 2002-08-20.

Start up circuit for delay locked loop

Номер патента: US7477716B2. Автор: Tony Mai. Владелец: Mosaid Technologies Inc. Дата публикации: 2009-01-13.

Delay-locked loop circuit

Номер патента: KR100540930B1. Автор: 김도영,전필재. Владелец: 삼성전자주식회사. Дата публикации: 2006-01-11.

Delay locked loop circuit and method

Номер патента: US20070120587A1. Автор: Dieter Haerle,Peter Vlasenko,Tony Mai. Владелец: Mosaid Technologies Inc. Дата публикации: 2007-05-31.

Start up circuit for delay locked loop

Номер патента: US7656988B2. Автор: Tony Mai. Владелец: Mosaid Technologies Inc. Дата публикации: 2010-02-02.

Delay-locked loop circuits

Номер патента: GB2434930B. Автор: John Paul Lesso. Владелец: Wolfson Microelectronics plc. Дата публикации: 2009-08-26.

Self-biased delay locked loop with delay linearization

Номер патента: US9300304B2. Автор: Daniel A. Berkram,Zhubiao Zhu. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2016-03-29.

Delay-locked loop having initialization circuit

Номер патента: US10263627B1. Автор: Gaurav Agrawal,Deependra Jain,Krishna Thakur. Владелец: NXP USA Inc. Дата публикации: 2019-04-16.

Delay-locked loop circuit

Номер патента: US20070024335A1. Автор: Hiroki Sato. Владелец: Hiroki Sato. Дата публикации: 2007-02-01.

Delay lock loop with wide frequency range capability

Номер патента: US20020109495A1. Автор: James Antone,Melvin Stene,Brian Kauffmann. Владелец: Individual. Дата публикации: 2002-08-15.

Delay lock loop of semiconductor memory element and clock lock method thereof

Номер патента: JP4434889B2. Автор: 敬 ▲フン▼ 金. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-03-17.

Delay-locked loop circuits

Номер патента: GB0601973D0. Автор: . Владелец: Wolfson Microelectronics plc. Дата публикации: 2006-03-15.

Circuits and methods to guarantee lock in delay locked loops and avoid harmonic locking

Номер патента: CN103378854A. Автор: C·基斯. Владелец: INTERSIL AMERICAS LLC. Дата публикации: 2013-10-30.

Method and apparatus for initializing a delay locked loop

Номер патента: EP1844549B1. Автор: Dieter Haerle,Peter Vlasenko,Tony Mai. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2015-05-20.

Delay locked loop circuit and method

Номер патента: US7532050B2. Автор: Dieter Haerle,Peter Vlasenko,Tony Mai. Владелец: Mosaid Technologies Inc. Дата публикации: 2009-05-12.

Start up circuit for delay locked loop

Номер патента: KR20060025566A. Автор: 토니 마이. Владелец: 모사이드 테크놀로지스 인코포레이티드. Дата публикации: 2006-03-21.

Delay lock loop and phase locking method thereof

Номер патента: US10979057B1. Автор: Chi-Hsiang Sun,Shih-Nung Wei. Владелец: Winbond Electronics Corp. Дата публикации: 2021-04-13.

Delay-locked loop and method of configuring pump current ratio of delay cell

Номер патента: TWI736270B. Автор: 張雅婷,沈瑞濱,張智賢,周楙軒. Владелец: 台灣積體電路製造股份有限公司. Дата публикации: 2021-08-11.

Compact digital delay locked loop

Номер патента: US20240146313A1. Автор: Jeffrey Mark Hinrichs,Anand Meruva,Prince Mathew. Владелец: Qualcomm Inc. Дата публикации: 2024-05-02.

LOOP WITH DELAY LOCK

Номер патента: FR2841405B1. Автор: Dominique Morche. Владелец: Commissariat a lEnergie Atomique CEA. Дата публикации: 2004-08-06.

LOOP WITH DELAY LOCK

Номер патента: FR2841405A1. Автор: Dominique Morche. Владелец: Commissariat a lEnergie Atomique CEA. Дата публикации: 2003-12-26.

DIGITALLY CONTROLLED DELAY-LOCKED LOOP REFERENCE GENERATOR

Номер патента: US20160006444A1. Автор: Qian Xiaozhou,Bai Ning,ZHOU Yao,Cao Yuou,Xu Xinyan. Владелец: . Дата публикации: 2016-01-07.

DIGITAL DELAY-LOCKED LOOP AND LOCKING METHOD THEREOF

Номер патента: US20170085272A1. Автор: SHI Mingfu. Владелец: MONTAGE TECHNOLOGY (SHANGHAI) CO., LTD.. Дата публикации: 2017-03-23.

Fractional frequency multiplying delay locked loop

Номер патента: KR101765306B1. Автор: 지동우. Владелец: 아주대학교산학협력단. Дата публикации: 2017-08-07.

Delay-locked loop circuit having master-slave structure

Номер патента: KR100640568B1. Автор: 김규현. Владелец: 삼성전자주식회사. Дата публикации: 2006-10-31.

Unity gain interpolator for delay locked loops

Номер патента: US6788123B2. Автор: Aninda K. Roy. Владелец: Sun Microsystems Inc. Дата публикации: 2004-09-07.

Delay Locked Loop Apparatus

Номер патента: KR100794999B1. Автор: 김철우,신동석,최영중,김관언,채현수. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-01-16.

Delay locked-loop circuit and display apparatus

Номер патента: TW201001923A. Автор: Michiru Senda,Hiroshi Mizuhashi,Gen Koide. Владелец: Sony Corp. Дата публикации: 2010-01-01.

Delayed locked loop & phase locked loop merged with synchronous delay circuit

Номер патента: KR100269316B1. Автор: 이정배. Владелец: 윤종용. Дата публикации: 2000-10-16.

Quadrature delay locked loops

Номер патента: US20200304129A1. Автор: JUN Cao,Ali Nazemi,Siavash Fallahi,Delong Cui,Tim Yee He,Zhiyu Ru. Владелец: Avago Technologies International Sales Pte Ltd. Дата публикации: 2020-09-24.

Phase-locked loop and delay-locked loop

Номер патента: US20200083891A1. Автор: Dong Joon Lee,Hyung Ki Huh. Владелец: Anapass Inc. Дата публикации: 2020-03-12.

Delay locked loop circuit and method of operating delay locked loop circuit

Номер патента: KR101606187B1. Автор: 최정환,현석훈. Владелец: 삼성전자주식회사. Дата публикации: 2016-03-25.

A CMOS PLL or delay-locked-loop with an ageing compensation circuit

Номер патента: GB2398443A. Автор: Claude R Gauthier,Pradeep R Trivedi,Gin S Yee. Владелец: Sun Microsystems Inc. Дата публикации: 2004-08-18.

SINGLE-LOCK DELAY LOCKED LOOP WITH CYCLE COUNTER AND METHOD THEREFOR

Номер патента: US20180351560A1. Автор: Willey Aaron,Qi Jieming. Владелец: Everspin Technologies, Inc.. Дата публикации: 2018-12-06.

Delay Locked Loop

Номер патента: KR100711547B1. Автор: 이현우. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-04-27.

Delay circuit and a delay locked loop circuit using the same

Номер патента: KR20220051497A. Автор: 김영욱. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2022-04-26.

Delay-locked loop circuit and method of generating multiplied clock therefrom

Номер патента: US7602223B2. Автор: Seung-Won Lee,Seung-Hwan Baek. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-10-13.

Delay locked loop

Номер патента: US20070046347A1. Автор: Hyun-Woo Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-03-01.

Delay-locked loop circuit and method of generating multiplied clock therefrom

Номер патента: CN101222227A. Автор: 李承源,白承桓. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-07-16.

Delay locked loop circuit

Номер патента: US20090045858A1. Автор: Hwang Hur. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-02-19.

Delay locked loop circuit for preventing malfunction caused by change of power supply voltage

Номер патента: US7573308B2. Автор: Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-08-11.

Digitally controlled analog delay locked loop (DLL)

Номер патента: EP1282229B1. Автор: Timothy E. Fiscus. Владелец: Cypress Semiconductor Corp. Дата публикации: 2007-05-23.

Delay locked loop having low jitter in semiconductor device

Номер патента: US6917229B2. Автор: Seong-Ik Cho. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-07-12.

Time-to-digital converter based on delay locked loop

Номер патента: CN109521666B. Автор: 张玮,朱樟明,马瑞,杨银堂,丁瑞雪,孙德鹏,郝康. Владелец: Xidian University. Дата публикации: 2020-06-19.

Delay locked loop device

Номер патента: US6956418B2. Автор: Seong-Hoon Lee,Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-10-18.

Cascaded delay locked loop circuit

Номер патента: AU2002337964A1. Автор: Frederick L. Martin,Robert E. Stengel,David E. Bockelman,Jui-Kuo Juan. Владелец: Motorola Inc. Дата публикации: 2003-05-19.

Delay locked loops circuits and method of generating multiplied clock thereof

Номер патента: KR100789408B1. Автор: 이승원,백승환. Владелец: 삼성전자주식회사. Дата публикации: 2007-12-28.

Method and architecture for self-clocking digital delay locked loop

Номер патента: WO2003039003A1. Автор: Timothy E. Fiscus. Владелец: Cypress Semiconductor Corp.. Дата публикации: 2003-05-08.

Delay circuit and a delay locked loop circuit using the same

Номер патента: US20220123755A1. Автор: Gyu Tae Park,Young Ouk Kim. Владелец: SK hynix Inc. Дата публикации: 2022-04-21.

Apparatus for compensating locking error in high speed memory device with delay locked loop

Номер патента: TW451196B. Автор: Kwang-Jin Na. Владелец: Hyundai Electronics Ind. Дата публикации: 2001-08-21.

Delay-locked loop which varies the number of delay blocks and method for driving the delay-lock loop

Номер патента: TW437174B. Автор: Sang-Bo Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2001-05-28.

Digitally controlled delay-locked loop reference generator

Номер патента: WO2016003616A3. Автор: Yao Zhou,Xiaozhou QIAN,Ning BAI,Yuou CAO,Xinyan XU. Владелец: Silicon Storage Technology, Inc.. Дата публикации: 2016-03-03.

PHASE-LOCKED LOOP AND DELAY-LOCKED LOOP

Номер патента: US20200083891A1. Автор: LEE Dong Joon,HUH Hyung Ki. Владелец: Anapass Inc.. Дата публикации: 2020-03-12.

Delay locked loop and clock circuit using a delay locked loop

Номер патента: EP1047195B1. Автор: Albert M. Chu,Frank Ferraiolo,Jean-Marc Dortu. Владелец: International Business Machines Corp. Дата публикации: 2011-06-22.

Controllable idle time current mirror circuit for switching regulators, phase-locked loops, and delay-locked loops

Номер патента: US20060132208A1. Автор: Sangbeom Park. Владелец: Individual. Дата публикации: 2006-06-22.

Delay locked loop circuit and method

Номер патента: TW200941949A. Автор: Sterling Smith,Chen Ellen Yeh,Wen-cai Lu. Владелец: Mstar Semiconductor Inc. Дата публикации: 2009-10-01.

Phase mixer and delay locked loop including the same

Номер патента: US8593208B2. Автор: Hyung-Soo Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2013-11-26.

Phase mixer and delay locked loop including the same

Номер патента: US20130099837A1. Автор: Hyung-Soo Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2013-04-25.

Delay locked loop and related method

Номер патента: TW201121247A. Автор: Sterling Smith,Chun-Chia Chen. Владелец: Mstar Semiconductor Inc. Дата публикации: 2011-06-16.

Delay lock loop

Номер патента: AU538426B2. Автор: Gayle Russell Norberg,Dennis Michael Petrich. Владелец: Control Data Corp. Дата публикации: 1984-08-16.

State machine for deskew delay locked loop

Номер патента: US20120206178A1. Автор: Suresh Balasubramanian. Владелец: Cavium LLC. Дата публикации: 2012-08-16.

Delay locked loop circuit

Номер патента: US20030006815A1. Автор: Luciano Tomasini,Jesus Guinea. Владелец: STMICROELECTRONICS SRL. Дата публикации: 2003-01-09.

Delay lock loop

Номер патента: AU6793681A. Автор: Gayle Russell Norberg,Dennis Michael Petrich. Владелец: Control Data Corp. Дата публикации: 1981-09-17.

Delay lock loop and method for generating clock signal

Номер патента: US20120194237A1. Автор: Sih-Ting Wang,Chiao-Wei Hsiao. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2012-08-02.

State machine for deskew delay locked loop

Номер патента: US20120206178A1. Автор: Suresh Balasubramanian. Владелец: Cavium LLC. Дата публикации: 2012-08-16.

DELAY LOCKED LOOP

Номер патента: US20210006253A1. Автор: KIM Chul Woo,PARK Hyun Su. Владелец: . Дата публикации: 2021-01-07.

Delay locked loop circuit and integrated circuit including the same

Номер патента: US20180048319A1. Автор: Kwan-yeob Chae,Shin-Young Yi,Hyung-kweon LEE. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-02-15.

CONTROL CIRCUIT OF DELAY LOCK LOOP AND CONTROL METHOD THEREOF

Номер патента: US20220069827A1. Автор: Ho Zong-Ying,Sun Chi-Hsiang. Владелец: WINBOND ELECTRONICS CORP.. Дата публикации: 2022-03-03.

DELAY-LOCKED LOOP CIRCUIT AND METHOD OF CONTROLLING THE SAME

Номер патента: US20140266351A1. Автор: SONG In-Dal,NA Tae-sik. Владелец: SAMSUNG ELECTRONICS CO., LTD.. Дата публикации: 2014-09-18.

Auto-phase synchronization in delay locked loops

Номер патента: US20150214965A1. Автор: Deepak Pancholi,Bhavin Odedara,Vishal Rustagi. Владелец: SanDisk Technologies LLC. Дата публикации: 2015-07-30.

DIGITAL DELAY LOCKED LOOP

Номер патента: US20190199361A1. Автор: Pelissier Michaël,Zarudniev Mykhailo,SUDALAIYANDI Shanthi,MASSON Gilles. Владелец: . Дата публикации: 2019-06-27.

Delay locked loop and semiconductor apparatus

Номер патента: US20150236706A1. Автор: Kwan Dong KIM. Владелец: SK hynix Inc. Дата публикации: 2015-08-20.

Phase Interpolator with Phase Traversing for Delay-Locked Loop

Номер патента: US20150326229A1. Автор: Boecker Charles W.,Wang Alvin,Bottelli Aldo,Rao Chethan. Владелец: . Дата публикации: 2015-11-12.

MULTIPLYING DELAY-LOCKED LOOP USING SAMPLING TIME-TO-DIGITAL CONVERTER

Номер патента: US20170366191A1. Автор: Wang Haisong,BURG Olivier. Владелец: . Дата публикации: 2017-12-21.

Delay locked loop

Номер патента: KR100578232B1. Автор: 곽종태. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-05-12.

Semiconductor device and semiconductor device having delay locked loop circuit

Номер патента: KR101137932B1. Автор: 구영준. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2012-05-09.

Delayed Locked Loop Circuit with Duty Cycle Correction and Control Method of the same

Номер патента: KR100863001B1. Автор: 최훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-10-13.

Delay circuit and delay locked loop circuit including the same

Номер патента: KR100985413B1. Автор: 조광준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-10-06.

Latency control circuit in memory device using delay locked loop

Номер патента: KR100618797B1. Автор: 최원재. Владелец: 삼성전자주식회사. Дата публикации: 2006-09-08.

Delay locked circuit and method of controlling delay range for delay locked loop

Номер патента: KR102316443B1. Автор: 이원영,정은영. Владелец: 서울과학기술대학교 산학협력단. Дата публикации: 2021-10-25.

Phase generator based on delay lock loop circuit and delay locking method thereof

Номер патента: KR101628160B1. Автор: 최재혁,이정윤,윤희인. Владелец: 울산과학기술원. Дата публикации: 2016-06-09.

Delayed locked loop phase blender circuit

Номер патента: KR100817962B1. Автор: 종희 한,정 필 김. Владелец: 인피니언 테크놀로지스 아게. Дата публикации: 2008-03-31.

Delay-locked loop (DLL) operation mode controller circuit and method for controlling thereof

Номер патента: CN104184462A. Автор: 金锭炫,姜正秀,郑圭荣. Владелец: MagnaChip Semiconductor Ltd. Дата публикации: 2014-12-03.

Generating signals with accurate quarter-cycle intervals using digital delay locked loop

Номер патента: US9276590B1. Автор: Guangjun He,Xiaojun Zhu. Владелец: Ambarella Inc. Дата публикации: 2016-03-01.

Delay locked loop and clock generation method thereof

Номер патента: TW200515709A. Автор: Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-05-01.

Delay locked loop with common counter and method thereof

Номер патента: US20070046348A1. Автор: Ken-Ming Li,Zhongding Liu,Zhen-Yu Song,Joe Bi,Sally Qu. Владелец: Via Technologies Inc. Дата публикации: 2007-03-01.

Delay-Locked Loop using Digital-to-Analog Converter controlled by Successive Approximation Register

Номер патента: KR20030062480A. Автор: 허낙원. Владелец: 삼성전자주식회사. Дата публикации: 2003-07-28.

Delay locked loop

Номер патента: US10965291B2. Автор: Chul Woo Kim,Hyun Su Park. Владелец: SK hynix Inc. Дата публикации: 2021-03-30.

Delay Lock Loop Circuits Including Glitch Reduction and Methods for Using Such

Номер патента: US20090033386A1. Автор: Padattil K. Nisha,Keerthinarayan P. Heragu. Владелец: Texas Instruments Inc. Дата публикации: 2009-02-05.

Delay-locked loop circuit and method using a ring oscillator and counter-based delay

Номер патента: US6803826B2. Автор: Howard C. Kirsch,Tyler J. Gomm,Frank Alejano. Владелец: Micron Technology Inc. Дата публикации: 2004-10-12.

Delay lock loop circuit and delay lock method

Номер патента: TWI481199B. Автор: Tzu Cheng Yang,Chien Hsi Lee. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2015-04-11.

Delay locked loop

Номер патента: TWI331453B. Автор: Wei Li Liu. Владелец: Nanya Technology Corp. Дата публикации: 2010-10-01.

Delay locked loop circuit and integrated circuit including the same

Номер патента: US10128853B2. Автор: Kwan-yeob Chae,Shin-Young Yi,Hyung-kweon LEE. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-11-13.

Phase splitter using digital delay locked loops

Номер патента: US20050286672A1. Автор: FENG Lin,R. Baker. Владелец: Micron Technology Inc. Дата публикации: 2005-12-29.

Delay locked loop circuit in semiconductor device and its control method

Номер патента: US7327175B2. Автор: Hyun-Woo Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-02-05.

Delay locked loop (DLL) circuit for improving jitter

Номер патента: US8373479B1. Автор: Shih-Lun Chen,Ming-Jing Ho. Владелец: Global Unichip Corp. Дата публикации: 2013-02-12.

Delay lock loop having a variable voltage regulator

Номер патента: US6693473B2. Автор: Jinhwan Lee,George W. Alexander. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2004-02-17.

Clock de-skewing delay locked loop circuit

Номер патента: US8294498B2. Автор: Jinn-Shyan Wang,Chun-Yuan Cheng,Chih-Chiang Liu. Владелец: NATIONAL CHUNG CHENG UNIVERSITY. Дата публикации: 2012-10-23.

Delay locked loop for controlling duty rate of clock

Номер патента: US7372311B2. Автор: Yong-Gu Kang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-05-13.

Delay locked loop apparatus

Номер патента: US7830186B2. Автор: Hyun Woo Lee,Won Joo YUN. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-11-09.

Delay Locked Loop And Method For controlling The Same

Номер патента: KR100907002B1. Автор: 유민영. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-07-08.

Delay-locked loop circuit controlled by column strobe write latency

Номер патента: US8049545B2. Автор: Yang-ki Kim,Seok-Hun Hyun. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-11-01.

Digital high speed programmable delayed locked loop

Номер патента: US7391246B1. Автор: Wei Guang Lu. Владелец: Xilinx Inc. Дата публикации: 2008-06-24.

Analog delay locked loop having duty cycle correction circuit

Номер патента: US7078949B2. Автор: Se-Jun Kim,Jae-Bum Ko,Sang-Hoon Hong. Владелец: Hynix Semiconductor Inc. Дата публикации: 2006-07-18.

Synchronous clock generator including a delay-locked loop signal loss detector

Номер патента: US6201424B1. Автор: Ronnie M. Harrison. Владелец: Micron Technology Inc. Дата публикации: 2001-03-13.

Delay lock loop delay adjusting method and apparatus

Номер патента: US7991572B2. Автор: Adrian E. Ong,Douglas W. Gorgen. Владелец: RAMBUS INC. Дата публикации: 2011-08-02.

System and method for implementing a micro-stepping delay chain for a delay locked loop

Номер патента: US20050184776A1. Автор: Harold Pilo,Reid Wistort. Владелец: International Business Machines Corp. Дата публикации: 2005-08-25.

Delay lock loop and method for generating clock signal

Номер патента: US8373474B2. Автор: Sih-Ting Wang,Chiao-Wei Hsiao. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2013-02-12.

Circuit for delay locked loop

Номер патента: KR100266673B1. Автор: 김영호. Владелец: 현대반도체주식회사. Дата публикации: 2000-09-15.

Delay locked loop

Номер патента: US10855290B1. Автор: Chul Woo Kim,Hyun Su Park. Владелец: SK hynix Inc. Дата публикации: 2020-12-01.

Delay locked loop clock generation device

Номер патента: KR20020017830A. Автор: 김소연. Владелец: 박종섭. Дата публикации: 2002-03-07.

Delay locked loop having phase comparator

Номер патента: US20040183577A1. Автор: Kyung Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2004-09-23.

Delay locked loop (DLL) circuit

Номер патента: US20080157837A1. Автор: Kwang Jin Na. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-07-03.

Digitally controlled delay-locked loop reference generator

Номер патента: WO2016003616A2. Автор: Yao Zhou,Xiaozhou QIAN,Ning BAI,Yuou CAO,Xinyan XU. Владелец: Silicon Storage Technology, Inc.. Дата публикации: 2016-01-07.

Delay locked loop (DLL) in semiconductor device

Номер патента: TW200409464A. Автор: Hea-Suk Jung. Владелец: Hynix Semiconductor Inc. Дата публикации: 2004-06-01.

Delay locked loop device and method for operating the same

Номер патента: US20230068525A1. Автор: Wu-Der Yang. Владелец: Nanya Technology Corp. Дата публикации: 2023-03-02.

Delay locked loop with selectable delay

Номер патента: EP1814229B1. Автор: Jon E. Josephson. Владелец: Honeywell International Inc. Дата публикации: 2009-12-23.

Delay locked loop (DLL) in semiconductor device

Номер патента: TWI291288B. Автор: Hea-Suk Jung. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-12-11.

Calibrating multiplying-delay-locked-loops (mdlls)

Номер патента: WO2010151408A1. Автор: Ronald A. Kapusta,Jianrong Chen,Doris Lin. Владелец: ANALOG DEVICES, INC.. Дата публикации: 2010-12-29.

Low power oversampling with delay locked loop implementation

Номер патента: EP2865126A1. Автор: Wei-Lien Yang. Владелец: Intel Corp. Дата публикации: 2015-04-29.

Low power oversampling with delay locked loop implementation

Номер патента: WO2014004081A1. Автор: Wei-Lien Yang. Владелец: Intel Corporation. Дата публикации: 2014-01-03.

Low power oversampling with delay locked loop implementation

Номер патента: EP2865126A4. Автор: Wei-Lien Yang. Владелец: Intel Corp. Дата публикации: 2016-02-24.

Clock signal noise reduction apparatus, noise reduction method, and multi-phase delay-locked loop

Номер патента: EP4404466A1. Автор: Yang Yang,Xu Guo. Владелец: Amlogic Shanghai Co Ltd. Дата публикации: 2024-07-24.

PHASE-LOCKED LOOP AND DELAY-LOCKED LOOP

Номер патента: US20190165792A1. Автор: LEE Dong Joon,HUH Hyung Ki. Владелец: Anapass Inc.. Дата публикации: 2019-05-30.

Charge pump circuit, and phase locked loop circuit and delay locked loop circuit including the circuit

Номер патента: KR100723511B1. Автор: 김규현,박문숙. Владелец: 삼성전자주식회사. Дата публикации: 2007-05-30.

Delay locked loop and application clock generation method of delay locked loop

Номер патента: CN102723948A. Автор: 夏濬,张峰嘉,柯昱州,严吉纬. Владелец: Etron Technology Inc. Дата публикации: 2012-10-10.

Phase locked loop and delay locked loop

Номер патента: DE60114965D1. Автор: Hirochi Tachimori. Владелец: Sony Corp. Дата публикации: 2005-12-22.

Phase shift processing in delay locked loop / phase locked loop

Номер патента: JP5153789B2. Автор: マイ、ヒュイ、トゥオング,ミラー、ブルース. Владелец: Mosaid Technologies Inc. Дата публикации: 2013-02-27.

Phase-locked loop circuit and delay-locked loop circuit

Номер патента: JP4407031B2. Автор: 央 日月. Владелец: Sony Corp. Дата публикации: 2010-02-03.

Phase-locked loop circuit and delay-locked loop circuit

Номер патента: US20090189655A1. Автор: Hirohito Higashi. Владелец: Fujitsu Semiconductor Ltd. Дата публикации: 2009-07-30.

Delay cell and delay locked loop circuit and phase locked loop circuit adopting the same

Номер патента: KR102101836B1. Автор: 이승훈,박재진,임동혁. Владелец: 삼성전자 주식회사. Дата публикации: 2020-04-17.

Active skew control of a digital phase-lock loop using delay lock-loops

Номер патента: US7814450B2. Автор: Roland Sperlich,Amer Hani Atrash. Владелец: Texas Instruments Inc. Дата публикации: 2010-10-12.

Data driver circuit and delay-locked loop

Номер патента: TW200922144A. Автор: Yong-Jae Lee. Владелец: Anapass Inc. Дата публикации: 2009-05-16.

Signal de-skewing using programmable dual delay-locked loop

Номер патента: TW399318B. Автор: Yong-Bin Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2000-07-21.

Distributed delay locked loop

Номер патента: HK1206879A1. Автор: ‧巴拉蘇布拉馬尼亞姆. Владелец: Cavium Inc. Дата публикации: 2016-01-15.

Multi-Function Delay Locked Loop

Номер патента: US20150188528A1. Автор: David Lin,Suresh Balasubramanian. Владелец: Cavium LLC. Дата публикации: 2015-07-02.

Leakage Tolerant Delay Locked Loop Circuit Device

Номер патента: US20130120041A1. Автор: Michael A. Sorna,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2013-05-16.

Delay-locked loop with phase adjustment

Номер патента: US20130154698A1. Автор: Charles W. Boecker,Prashant Choudhary,Aldo Bottelli. Владелец: Mosys Inc. Дата публикации: 2013-06-20.

Method for locking a delay locked loop

Номер патента: US20130169329A1. Автор: Shawn Searles. Владелец: Advanced Micro Devices Inc. Дата публикации: 2013-07-04.

WIDE FREQUENCY RANGE DELAY LOCKED LOOP

Номер патента: US20130271192A1. Автор: Vlasenko Peter,Haerle Dieter. Владелец: . Дата публикации: 2013-10-17.

SYNCHRONOUS SEMICONDUCTOR DEVICE HAVING DELAY LOCKED LOOP FOR LATENCY CONTROL

Номер патента: US20140015575A1. Автор: Jung Jong-Ho. Владелец: SK HYNIX INC.. Дата публикации: 2014-01-16.

HIGH FREQUENCY DELAY LOCK LOOP SYSTEMS

Номер патента: US20170033799A1. Автор: Ren Guojun,GOPALAKRISHNAN Karthik S.,GORECKI James. Владелец: . Дата публикации: 2017-02-02.

DELAY LOCKED LOOP CIRCUIT

Номер патента: US20220052698A1. Автор: CHEN Xiaofei. Владелец: CHANGXIN MEMORY TECHNOLOGIES, INC.. Дата публикации: 2022-02-17.

ACCESS COMMAND DELAY USING DELAY LOCKED LOOP (DLL) CIRCUITRY

Номер патента: US20220076745A1. Автор: Brown Jason M.,Vankayala Vijayakrishna J.. Владелец: . Дата публикации: 2022-03-10.

Delay-Locked Loop (DLL) with Differential Delay Lines

Номер патента: US20190089358A1. Автор: Asuri Bhushan Shanti,Thiagarajan Krishnaswamy,MITTAL Ayush,Devpuje Gajanan Maroti. Владелец: . Дата публикации: 2019-03-21.

MEMORY DEVICE INCLUDING A DELAY LOCKED LOOP AND OPERATING METHOD OF THE MEMORY DEVICE

Номер патента: US20190181869A1. Автор: CHOI Hun-Dae,Jung Hangi,Jeon Juho. Владелец: . Дата публикации: 2019-06-13.

MULTIPLYING DELAY LOCK LOOP (MDLL) AND METHOD OF AVERAGING RING OSCILLATOR SIGNALS FOR JITTER COMPENSATION

Номер патента: US20200228122A1. Автор: Degani Ofir,Ravi Ashoke. Владелец: . Дата публикации: 2020-07-16.

Delay-locked loop with independent phase adjustment of delayed clock output pairs

Номер патента: US20150263737A9. Автор: Charles W. Boecker,Prashant Choudhary,Aldo Bottelli. Владелец: Mosys Inc. Дата публикации: 2015-09-17.

DELAY LOCKED LOOP

Номер патента: US20150263740A1. Автор: Jung Seong-Ook,Ryu Kyung-Ho,Jung Dong-Hoon,Oh Byoung-Chan,KIM Jin-Hyuk. Владелец: . Дата публикации: 2015-09-17.

QUADRATURE DELAY LOCKED LOOPS

Номер патента: US20200304129A1. Автор: CUI Delong,Cao Jun,Fallahi Siavash,NAZEMI Ali,RU Zhiyu,HE Tim Yee. Владелец: . Дата публикации: 2020-09-24.

DELAY LOCKED LOOP INCLUDING A DELAY CODE GENERATOR

Номер патента: US20170338825A1. Автор: LEE Hoon,LEE Jaewon,LEE DongHun. Владелец: . Дата публикации: 2017-11-23.

Delay locked loop

Номер патента: US20160359492A1. Автор: HUI Wang,Tao Zhang,Xuemei Liu. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2016-12-08.

High-frequency delay-locked loop and clock processing method for same

Номер патента: US20170366178A1. Автор: Alassandro Minzoni. Владелец: Xi' An Uniic Semiconductors Co Ltd. Дата публикации: 2017-12-21.

DELAY LOCKED LOOP DETECTION METHOD AND SYSTEM

Номер патента: US20180375521A1. Автор: Yang Ying,Wang Xueyan,YU Jingjia. Владелец: . Дата публикации: 2018-12-27.

DELAY LOCKED LOOP

Номер патента: US20200366295A1. Автор: KIM Chul Woo,PARK Hyun Su. Владелец: . Дата публикации: 2020-11-19.

Delay locked loop and semiconductor memory device having the same

Номер патента: JP4309392B2. Автор: 全英珍. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-08-05.

Frequency multiplier using delayed locking loop

Номер патента: KR100679862B1. Автор: 김철우,김진한,김무영,곽영호. Владелец: 고려대학교 산학협력단. Дата публикации: 2007-02-07.

Delay locked loop circuit

Номер патента: KR101002926B1. Автор: 구영준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-12-27.

Delay locked loop circuit and operating methode thereof

Номер патента: KR101004675B1. Автор: 구영준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-01-04.

Delay locked loop circuit and control method of the same

Номер патента: KR100956774B1. Автор: 이광수. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-05-12.

Delay locked loop circuit and method for generating internal clock signal

Номер патента: KR100331562B1. Автор: 김규현. Владелец: 윤종용. Дата публикации: 2002-04-06.

Delay locked loop in semiconductor memory device and its clock locking method

Номер патента: KR100639617B1. Автор: 이현우. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-10-31.

Delay locked loop for varying size of phase interpolation step selectively

Номер патента: KR100564595B1. Автор: 김규현,정병훈. Владелец: 삼성전자주식회사. Дата публикации: 2006-03-28.

Delay locked loop including a controller capable of changing a number of unit delay in voltage controlled delay line

Номер патента: KR100295052B1. Автор: 이재형,이상보. Владелец: 윤종용. Дата публикации: 2001-07-12.

Delay locked loop

Номер патента: KR101923023B1. Автор: 이혜영,김용미. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2018-11-28.

Degital delay locked loop

Номер патента: KR100280447B1. Автор: 박부용. Владелец: 현대반도체주식회사. Дата публикации: 2001-02-01.

Delay locked loop and method of driving the same

Номер патента: KR100528788B1. Автор: 곽종태. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-11-15.

Delay Locked Loop For Generating Multi-Phase Clocks Without Voltage-Controlled Oscillator

Номер патента: KR100531457B1. Автор: 김광오. Владелец: (주)다윈텍. Дата публикации: 2005-11-28.

Delay Locked Loop device

Номер патента: KR100541685B1. Автор: 강용구,전준현. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-01-10.

Delay Line of Delay Locked Loop and Delay Time Control Method of the Same

Номер патента: KR100813528B1. Автор: 오영훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-03-17.

Delay locked loop that noise control is available

Номер патента: KR100416695B1. Автор: 정혜숙. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2004-02-05.

Delay-Locked Loop Based Forwarded Clock Receiver

Номер патента: KR101591679B1. Автор: 정덕균,배우람. Владелец: 서울대학교산학협력단. Дата публикации: 2016-02-05.

Delay Lock loop circuits and method for transmitter core clock signals therefore

Номер патента: KR100679258B1. Автор: 김남석,조욱래. Владелец: 삼성전자주식회사. Дата публикации: 2007-02-05.

Phase-detecting method and circuit for testing a delay locked loop/delay line

Номер патента: US10511313B1. Автор: Po-Chien Chang,Jung-Chi Wang. Владелец: Goke Taiwan Research Laboratory Ltd. Дата публикации: 2019-12-17.

Delay Locked Loop and its method for delaying locked a clock

Номер патента: KR100543925B1. Автор: 김경훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-01-23.

Delay locked loop circuit and method of generating clock signal of the same

Номер патента: KR100818729B1. Автор: 박문숙,최영돈. Владелец: 삼성전자주식회사. Дата публикации: 2008-04-01.

Delay locked loop using an oscillator obeying an external clock signal frequency and method thereof

Номер патента: KR100594297B1. Автор: 김규현. Владелец: 삼성전자주식회사. Дата публикации: 2006-06-30.

Analog/digital control delay locked loop

Номер патента: CN101697487A. Автор: 金龙珠. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-04-21.

Self calibrating digital delay-locked loop

Номер патента: US6680634B1. Автор: Antti Ruha,Joni Jäntti. Владелец: Nokia Oyj. Дата публикации: 2004-01-20.

Register-controlled delay locked loop circuit

Номер патента: KR100929654B1. Автор: 구영준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-12-03.

Delay locked loop and integrated circuit including the same

Номер патента: US8258840B2. Автор: Sang-Sic Yoon. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-09-04.

Jitter suppressing delay locked loop circuits and related methods

Номер патента: US7212052B2. Автор: Kyu-Hyoun Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2007-05-01.

Design-for-test technique for a delay locked loop

Номер патента: US6815986B2. Автор: Claude Gauthier,Brian Amick,Dean Liu,Aninda Roy. Владелец: Sun Microsystems Inc. Дата публикации: 2004-11-09.

Delay lock loop and delay lock method

Номер патента: CN102790615A. Автор: 马炎涛,亚伦·威利. Владелец: Nanya Technology Corp. Дата публикации: 2012-11-21.

Delay locked loop having internal test path

Номер патента: US8405435B2. Автор: Jonathan Schmitt,Roger L. Roisen. Владелец: LSI Corp. Дата публикации: 2013-03-26.

Delay locked loop having jitter suppress circuit

Номер патента: KR100568106B1. Автор: 김규현. Владелец: 삼성전자주식회사. Дата публикации: 2006-04-05.

Delay lock loop and delay lock method

Номер патента: TW201249109A. Автор: Yantao Ma,Aaron Willey. Владелец: Nanya Technology Corp. Дата публикации: 2012-12-01.

Coarse delay tuner circuits with edge suppressors in delay locked loops

Номер патента: EP1573912B1. Автор: Sri Navaneethakrishnan Easwaran. Владелец: NXP BV. Дата публикации: 2007-08-08.

Coarse delay tuner circuits with edge suppressors in delay locked loops

Номер патента: CN1726642A. Автор: S·N·伊亚斯瓦兰. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2006-01-25.

Delay locked loop circuit and control method of the same

Номер патента: US7924075B2. Автор: Kwang Su Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-04-12.

Data receiving method of receiver having clock recovery unit based on delay locked loop

Номер патента: KR101438478B1. Автор: 전현규,문용환. Владелец: 주식회사 실리콘웍스. Дата публикации: 2014-09-17.

Delayed locked loop

Номер патента: KR101131893B1. Автор: 이현우,김용훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2012-04-03.

Delay locked loop and method for driving the same

Номер патента: US8446197B2. Автор: Seung-joon Ahn,Jong-Chern Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2013-05-21.

Lock detector and delay locked loop including the same

Номер патента: KR100682830B1. Автор: 김도영,전필재. Владелец: 삼성전자주식회사. Дата публикации: 2007-02-15.

Delay locked loop having charge pump gain independent of operating frequency

Номер патента: US20070241798A1. Автор: Charles Masenas. Владелец: International Business Machines Corp. Дата публикации: 2007-10-18.

High-frequency delay-locked loop and clock processing method for same

Номер патента: US10404247B2. Автор: Alassandro Minzoni. Владелец: Xian Unilc Semiconductors Co Ltd. Дата публикации: 2019-09-03.

Delay locked loop for expanding a delay range

Номер патента: US8258838B2. Автор: Seon-Kwang Jeon. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-09-04.

Coarse delay tuner circuits with edge suppressors in delay locked loops

Номер патента: AU2003283733A8. Автор: Sri Navaneethakrishna Easwaran. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2004-07-09.

Delay-locked loop circuit with fractional phase frequency detector

Номер патента: US9419629B1. Автор: Gaurav Agrawal,Deependra K. Jain,Krishna Thakur. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2016-08-16.

Delay locked loop circuit with duty cycle correction function

Номер патента: US20050127966A1. Автор: Seong Hoon Lee. Владелец: Seong Hoon Lee. Дата публикации: 2005-06-16.

Delay Lock Loop based Frequency Multiple System and Method of the Same

Номер патента: KR100983485B1. Автор: 김철우,옥성화,구자범. Владелец: 고려대학교 산학협력단. Дата публикации: 2010-09-27.

Delay locked loop and semiconductor memory device having the same

Номер патента: US20060097762A1. Автор: Young-Jin Jeon. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2006-05-11.

Circuit and method for preventing false lock and delay locked loop using the same

Номер патента: CN102811053B. Автор: 金相镐,文龙焕,柳永秀,沈载伦,郑哲洙. Владелец: Silicon Works Co Ltd. Дата публикации: 2015-04-22.

Delay-locked loop circuits and method for generating transmission core clock signals

Номер патента: US7825710B2. Автор: Nam-Seog Kim,Uk-Rae Cho. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2010-11-02.

Delay locked loop circuit and method for generating internal clock signal

Номер патента: US6366148B1. Автор: Kyu-Hyoun Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2002-04-02.

Doulble locking delay locked loop clock generation device using ring oscillator

Номер патента: KR100399070B1. Автор: 양정일,이성훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2003-09-26.

Internal supply voltage generator for delay locked loop circuit

Номер патента: US6998903B2. Автор: Seung Eon Jin. Владелец: Hynix Semiconductor Inc. Дата публикации: 2006-02-14.

Delay lock loop and latency control circuit including the same

Номер патента: KR20140083367A. Автор: 서영석,정진일. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2014-07-04.

Delay locked loop for generating complementary clock signals

Номер патента: US20030001636A1. Автор: Thilo Marx,Patrick Heyne,Thomas Hein,Torsten Partsch. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2003-01-02.

Digital delay locked loop

Номер патента: CA2204089A1. Автор: Bruce Millar. Владелец: Mosaid Technologies Inc. Дата публикации: 1998-10-30.

Digital delay locked loop and control method thereof

Номер патента: CN1574086A. Автор: 金敬勋. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-02-02.

Apparatus and method for ensuring the correct start-up and locking of a delay locked loop

Номер патента: US6239634B1. Автор: Stephen McDonagh. Владелец: Parthus Technologies Ltd. Дата публикации: 2001-05-29.

Delay locked loop in semiconductor integrated circuit and method of driving the same

Номер патента: KR20110119976A. Автор: 신동석. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-11-03.

Digital delay lock loop for setup and hold time enhancement

Номер патента: US7130367B1. Автор: Wei Fu,James Corona,Joseph J. Balardeta. Владелец: Applied Micro Circuits Corp. Дата публикации: 2006-10-31.

Delay locked loop for generating multi-phase clocks without voltage-controlled oscillator

Номер патента: AU2003251186A1. Автор: Kwang Oh Kim. Владелец: Dawin Technology Inc. Дата публикации: 2005-02-04.

Adjustable frequency delay-locked loop

Номер патента: AU2005241876B2. Автор: Paul H. Gailus,Robert E. Stengel,Joseph A. Charaska,Jeffrey B. Wilhite,Jr. Manuel P. Gabato. Владелец: Motorola Solutions Inc. Дата публикации: 2008-01-24.

A register-controlled digital delay locked loop

Номер патента: KR100616490B1. Автор: 나광진,박진남. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-08-25.

Delay locked loop and integrated circuit including the same

Номер патента: KR20120044061A. Автор: 윤상식. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2012-05-07.

Register controlled delay locked loop circuit

Номер патента: US20090256604A1. Автор: Young-Jun Ku. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-10-15.

Circuit and method for preventing false lock and delay locked loop using the same

Номер патента: CN102811053A. Автор: 金相镐,文龙焕,柳永秀,沈载伦,郑哲洙. Владелец: Silicon Works Co Ltd. Дата публикации: 2012-12-05.

Register controlled delay locked loop and its control method

Номер патента: TWI293519B. Автор: Hyun-Woo Lee,Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-02-11.

Delay locked loop circuit

Номер патента: US5994934A. Автор: Yoshikazu Morooka,Tsutomu Yoshimura,Hiromi Notani,Yasunobu Nakase,Naoya Watanabe,Harufusa Kondoh. Владелец: Mitsubishi Electric Corp. Дата публикации: 1999-11-30.

Power voltage supply apparatus and power voltage supply method for delay locked loop

Номер патента: JP2005135372A. Автор: Kyung-Hoon Kim,敬 ▲フン▼ 金. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-05-26.

Delay apparatus, delay locked loop circuit and semiconductor memory apparatus using the same

Номер патента: KR100868015B1. Автор: 오영훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-11-11.

Delay locked-loop circuit

Номер патента: CN108933593A. Автор: 张宁,王志利. Владелец: Shanghai Huali Integrated Circuit Manufacturing Co Ltd. Дата публикации: 2018-12-04.

Delay locked loop for reducing locking time

Номер патента: KR100911894B1. Автор: 이경호. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-08-11.

Delay Locked Loop for Semiconductor Memory Device

Номер патента: KR100937941B1. Автор: 김대석. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-01-21.

Variable delay circuit and method, and delay locked loop, memory device and computer system using same

Номер патента: US20030042960A1. Автор: Tyler Gomm. Владелец: Individual. Дата публикации: 2003-03-06.

Delay locked loop circuit and control method of the same

Номер патента: US20100213995A1. Автор: Kwang Su Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-08-26.

Semidigital delay-locked loop using an analog-based finite state machine

Номер патента: US20050093591A1. Автор: Daniel Friedman,Sergey Rylov,Woogeun Rhee. Владелец: International Business Machines Corp. Дата публикации: 2005-05-05.

Delay Locked Loop

Номер патента: KR100422581B1. Автор: 구자승. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2004-03-16.

Method for locking a delay locked loop

Номер патента: CN104115404A. Автор: 肖恩·瑟尔斯. Владелец: Advanced Micro Devices Inc. Дата публикации: 2014-10-22.

Delay locked loop circuit

Номер патента: CN101997542B. Автор: 岩根正晃. Владелец: Canon Inc. Дата публикации: 2013-01-23.

Delay locked loop

Номер патента: US8704561B2. Автор: Yong-Mi Kim,Hye-Young Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2014-04-22.

Low power oversampling with reduced-architecture delay locked loop

Номер патента: US9231753B2. Автор: Wei-Lien Yang. Владелец: Intel Corp. Дата публикации: 2016-01-05.

Delay locked loop with frequency control

Номер патента: US7319728B2. Автор: Debra M. Bell,Paul A. Silvestri. Владелец: Micron Technology Inc. Дата публикации: 2008-01-15.

Delay locked loop

Номер патента: EP1294101B1. Автор: Seiichi c/o NEC Corporation Watarai. Владелец: NEC Electronics Corp. Дата публикации: 2006-08-23.

Filtering circuit, phase identity determination circuit and delay locked loop

Номер патента: US8664987B2. Автор: Yong-Ju Kim,Taek-Sang Song,Dae-Han Kwon. Владелец: SK hynix Inc. Дата публикации: 2014-03-04.

Delay locked loop circuit in semiconductor memory device

Номер патента: KR100705207B1. Автор: 구철희,장은정. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-04-06.

Analog Delay Lock Loop with store circuit about delay lock

Номер патента: KR100531469B1. Автор: 홍상훈,고재범,김세준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-11-28.

Delay locked loop of semiconductor memory device

Номер патента: KR100673135B1. Автор: 이혜영. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-01-22.

Delay lines, methods for delaying a signal, and delay lock loops

Номер патента: US8149034B2. Автор: Tyler Gomm. Владелец: Micron Technology Inc. Дата публикации: 2012-04-03.

Voltage-controlled delay unit for delay-locked loop devices

Номер патента: EP0729231A3. Автор: Alessandro Torielli. Владелец: CSELT Centro Studi e Laboratori Telecomunicazioni SpA. Дата публикации: 1998-03-18.

Method for locking a delay locked loop

Номер патента: WO2013101548A1. Автор: Shawn Searles. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2013-07-04.

Initialization circuit of delay locked loop

Номер патента: EP4109758A1. Автор: Gaurav Agrawal,Krishna Thakur,Deependra Kumar Jain. Владелец: NXP BV. Дата публикации: 2022-12-28.

Low power oversampling with reduced-architecture delay locked loop

Номер патента: CN104322000A. Автор: W-L·扬. Владелец: Intel Corp. Дата публикации: 2015-01-28.

Adjustable frequency delay-locked loop

Номер патента: WO2005109647A3. Автор: Paul H Gailus,Robert E Stengel,Manuel P Gabato Jr,Joseph A Charaska,Jeffrey B Wilhite. Владелец: Jeffrey B Wilhite. Дата публикации: 2008-09-12.

A delay-locked loop with precision controlled delay

Номер патента: EP1692740B1. Автор: Thomas Lewin,Spartak Gevorgian,Harald Jacobsson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2010-11-17.

Coarse delay tuner circuits with edge suppressors in delay locked loops

Номер патента: US20060109038A1. Автор: Sri Easwaran. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2006-05-25.

Frequency multiplying delay-locked loop

Номер патента: US7495489B2. Автор: Sanjay Dabral,Zuoguo Wu,Fenardi Thenus. Владелец: Intel Corp. Дата публикации: 2009-02-24.

Delay locked loops and methods using ring oscillators

Номер патента: US7199630B2. Автор: Kyu-Hyoun Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2007-04-03.

A delay-locked loop with precision controlled delay

Номер патента: CN1879252B. Автор: H·雅各布松,T·莱温,S·格沃尔贾恩. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2012-07-18.

Delay lines, methods for delaying a signal, and delay lock loops

Номер патента: US8502579B2. Автор: Tyler J. Gomm. Владелец: Micron Technology Inc. Дата публикации: 2013-08-06.

Delay locked loop circuit

Номер патента: US7893725B2. Автор: Huy Tuong Mai. Владелец: Mosaid Technologies Inc. Дата публикации: 2011-02-22.

Delay lock loop circuit

Номер патента: US20040051572A1. Автор: Jung-hwan Choi. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2004-03-18.

Glitch Reduced Delay Lock Loop Circuits and Methods for Using Such

Номер патента: US20090033385A1. Автор: Padattil K. Nisha,Keerthinarayan P. Heragu. Владелец: Texas Instruments Inc. Дата публикации: 2009-02-05.

Delay-locked loop circuits and method for generating transmission core clock signals

Номер патента: US20060238227A1. Автор: Nam-Seog Kim,Uk-Rae Cho. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2006-10-26.

Digital delay line and delay locked loop using the digital delay line

Номер патента: US20030052719A1. Автор: Kwang Na. Владелец: Hynix Semiconductor Inc. Дата публикации: 2003-03-20.

Delay-Locked Loop Device Capable Of Anti-False-Locking And Related Methods

Номер патента: US20060284656A1. Автор: Ming-Shih Yu,Song-Rong Han. Владелец: Individual. Дата публикации: 2006-12-21.

Delay locked loop

Номер патента: TWI287359B. Автор: Young-Jin Jeon. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-09-21.

Variable delay circuit and method, and delay locked loop, memory device and computer system using same

Номер патента: US6727734B2. Автор: Tyler J. Gomm. Владелец: Micron Technology Inc. Дата публикации: 2004-04-27.

Delayed locked loops and methods of driving the same

Номер патента: US20050093599A1. Автор: Jong Tae Kwak. Владелец: Individual. Дата публикации: 2005-05-05.

Delay locked loop (DLL) circuit and method for locking clock delay by using the same

Номер патента: US20040263226A1. Автор: Kyung-Hoon Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2004-12-30.

Delay-locked loop and a stabilizing method thereof

Номер патента: US20090189656A1. Автор: Chih-Haur Huang. Владелец: Himax Technologies Ltd. Дата публикации: 2009-07-30.

Delay locked loop with improved strobe skew control

Номер патента: US20040113667A1. Автор: Huawen Jin. Владелец: Texas Instruments Inc. Дата публикации: 2004-06-17.

Power supply apparatus for delay locked loop and method thereof

Номер патента: US7199628B2. Автор: Kyung-Hoon Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-04-03.

Variable delay circuit and method, and delay locked loop, memory device and computer system using same

Номер патента: US20030042961A1. Автор: Tyler Gomm. Владелец: Gomm Tyler J.. Дата публикации: 2003-03-06.

Delay locked loop

Номер патента: US8610471B2. Автор: Hyun-Woo Lee,Yong-Hoon Kim. Владелец: SK hynix Inc. Дата публикации: 2013-12-17.

False lock detection mechanism for use in a delay locked loop circuit

Номер патента: US20070057708A1. Автор: Gregory Uehara,Ravikanth Suravarapu. Владелец: Silicon Laboratories Inc. Дата публикации: 2007-03-15.

Short locking time and high noise immunity delay controller in delay locked loop

Номер патента: KR100521418B1. Автор: 한종희. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-10-17.

Low power oversampling with reduced-architecture delay locked loop

Номер патента: US8797075B2. Автор: Wei-Lien Yang. Владелец: Intel Corp. Дата публикации: 2014-08-05.

Delay-locked loop for controlling timing

Номер патента: KR100973222B1. Автор: 김정민. Владелец: 주식회사 동부하이텍. Дата публикации: 2010-07-30.

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: KR101334866B1. Автор: 수하오 후앙,시아오홍 콴. Владелец: 퀄컴 인코포레이티드. Дата публикации: 2013-12-02.

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: TW201126911A. Автор: Xuhao Huang,Xiao-Hong Quan. Владелец: Qualcomm Inc. Дата публикации: 2011-08-01.

Delay-locked loop having a delay independent of input signal duty cycle variation

Номер патента: EP2478638B1. Автор: Xiaohong Quan,Xuhao Huang. Владелец: Qualcomm Inc. Дата публикации: 2013-09-04.

Integrated phase-locked and multiplying delay-locked loop with spur cancellation

Номер патента: WO2013075121A1. Автор: Sridhar Ramaswamy. Владелец: Texas Instruments Japan Limited. Дата публикации: 2013-05-23.

Voltage-controlled analog delay locked loop

Номер патента: TWI262652B. Автор: John Heightley,Steve S Eaton. Владелец: Promos Technologies Inc. Дата публикации: 2006-09-21.

Phase rotator for delay locked loop based serdes

Номер патента: US20080285598A1. Автор: Michael Steinberger,Raymond J. Farbarik. Владелец: Cray Inc. Дата публикации: 2008-11-20.

Delay lock loop system with a self-tracking function

Номер патента: TW201242256A. Автор: Chun Shiah,Kuang-Fu Teng,Der-Min Yuan,Feng-Chia Chang. Владелец: Etron Technology Inc. Дата публикации: 2012-10-16.

Delay locked loop circuit and method for eliminating jitter and offset therein

Номер патента: TW200926607A. Автор: Chih-Haur Huang. Владелец: Himax Tech Ltd. Дата публикации: 2009-06-16.

Delay locked loop circuit and method for eliminating jitter and offset therein

Номер патента: TWI347750B. Автор: Chih Haur Huang. Владелец: Himax Tech Ltd. Дата публикации: 2011-08-21.

Delay locked loop circuit and method for eliminating jitter and offset therein

Номер патента: TW200926605A. Автор: Chih-Haur Huang. Владелец: Himax Tech Ltd. Дата публикации: 2009-06-16.

Voltage-controlled analog delay locked loop

Номер патента: TW200527822A. Автор: John Heightley,Steve S Eaton. Владелец: Promos Technologies Inc. Дата публикации: 2005-08-16.

INJECTION-LOCKED PHASE LOCKED LOOP CIRCUITS USING DELAY LOCKED LOOPS

Номер патента: US20150213873A1. Автор: SOHN Young-Soo,BAE Seung-Jun,IHM JEONG-DON,SONG Ho-Sung,JOO Hye-Yoon. Владелец: . Дата публикации: 2015-07-30.

Phase detector in a delay locked loop

Номер патента: US20180287774A1. Автор: Michael J. Allen,Fangxing Wei,Dan Shi. Владелец: Intel Corp. Дата публикации: 2018-10-04.

Multi-channel delay locked loop

Номер патента: US20160087638A1. Автор: Suhwan Kim,Joo-Hyung CHAE,Deok-Kyoon JEONG. Владелец: SK hynix Inc. Дата публикации: 2016-03-24.

DELAY LOCKED LOOP TO CANCEL OFFSET AND MEMORY DEVICE INCLUDING THE SAME

Номер патента: US20190238141A1. Автор: CHOI Hun-Dae,Jeon Juho. Владелец: SAMSUNG ELECTRONICS CO., LTD.. Дата публикации: 2019-08-01.

PHASE DETECTOR IN A DELAY LOCKED LOOP

Номер патента: US20180287774A1. Автор: Allen Michael J.,Shi Dan,Wei Fangxing. Владелец: Intel Corporation. Дата публикации: 2018-10-04.

Delay locked loop

Номер патента: KR100554981B1. Автор: 곽종태. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-03-03.

A delay locked loop

Номер патента: KR101262322B1. Автор: 정동훈,박정현,류경호,정성욱. Владелец: 연세대학교 산학협력단. Дата публикации: 2013-05-09.

Delay locked loop and clock generation method

Номер патента: KR101382500B1. Автор: 정동훈,박정현,류경호,정성욱. Владелец: 연세대학교 산학협력단. Дата публикации: 2014-04-10.

Delay Locked Loop having a fast locking time

Номер патента: KR100321755B1. Автор: 정혜숙. Владелец: 박종섭. Дата публикации: 2002-02-02.

Delay locked loop circuit

Номер патента: KR100954108B1. Автор: 최훈,정진일. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-04-27.

Delay locked loop circuit

Номер патента: US20110018600A1. Автор: Hoon Choi,Jin-Il Chung. Владелец: Jin-Il Chung. Дата публикации: 2011-01-27.

Apparatus and method for reducing initial lock time of delay locked loop

Номер патента: KR100310460B1. Автор: 한종희,윤민호. Владелец: 박종섭. Дата публикации: 2001-11-15.

Delay locked loop and its control method

Номер патента: CN1619966A. Автор: 郭钟太. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-05-25.

Delay lock loop circuit for preventing coarse locking fail

Номер патента: KR101551774B1. Автор: 강경태,송인달. Владелец: 삼성전자 주식회사. Дата публикации: 2015-09-10.

Phase detector in a delay locked loop

Номер патента: WO2018182918A1. Автор: Michael Allen,Fangxing Wei,Dan Shi. Владелец: Intel Corporation. Дата публикации: 2018-10-04.

Variable capacitance with delay lock loop

Номер патента: US20080297218A1. Автор: Sehat Sutardja,Jody Greenberg. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2008-12-04.

Phase error detection in phase lock loop and delay lock loop devices

Номер патента: US20170117906A1. Автор: John W. Stanton,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2017-04-27.

Phase error detection in phase lock loop and delay lock loop devices

Номер патента: US20160079990A1. Автор: John W. Stanton,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2016-03-17.

Phase error detection in phase lock loop and delay lock loop devices

Номер патента: US20170264305A1. Автор: John W. Stanton,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2017-09-14.

DELAY LOCKED LOOP WITH A LOOP-EMBEDDED DUTY CYCLE CORRECTOR

Номер патента: US20140002155A1. Автор: Park Hong June,Lim Ji Hun. Владелец: . Дата публикации: 2014-01-02.

Delay-locked Loop Arrangement and Method for Operating a Delay-locked Loop Circuit

Номер патента: US20160036426A1. Автор: Grabinski Jan. Владелец: . Дата публикации: 2016-02-04.

DELAY-LOCKED LOOP CIRCUIT, SEMICONDUCTOR MEMORY DEVICE, AND METHODS OF OPERATING DELAY-LOCKED LOOP CIRCUIT

Номер патента: US20200059226A1. Автор: CHOI Hun-Dae,KIM Hwa-Pyong. Владелец: . Дата публикации: 2020-02-20.

PHASE ERROR DETECTION IN PHASE LOCK LOOP AND DELAY LOCK LOOP DEVICES

Номер патента: US20170117906A1. Автор: Thiagarajan Pradeep,STANTON John W.. Владелец: . Дата публикации: 2017-04-27.

APPARATUSES AND METHODS FOR DETECTING A LOOP COUNT IN A DELAY-LOCKED LOOP

Номер патента: US20200153443A1. Автор: Satoh Yasuo. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-05-14.

PHASE ERROR DETECTION IN PHASE LOCK LOOP AND DELAY LOCK LOOP DEVICES

Номер патента: US20170264305A1. Автор: Thiagarajan Pradeep,STANTON John W.. Владелец: . Дата публикации: 2017-09-14.

Phase and delay locked loops and semiconductor memory device having the same

Номер патента: US7339438B2. Автор: Young-Soo Sohn. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-03-04.

Delay lock loops for wireless communication systems

Номер патента: CA2828227C. Автор: Peter J. Black,Nagabhushana T. Sindhushayana. Владелец: Qualcomm Inc. Дата публикации: 2014-07-08.

Analog-digital mixed type delay locked loop combining voltage controlled oscillator and shift register type delay locked loop

Номер патента: KR100316023B1. Автор: 이성훈. Владелец: 박종섭. Дата публикации: 2001-12-12.

Delay locked loop design with diode for loop filter capacitance leakage current control

Номер патента: US20040012426A1. Автор: Claude Gauthier,Dean Liu,Pradeep Trivedi. Владелец: Individual. Дата публикации: 2004-01-22.

Delay-locked-loop circuit, semiconductor device and memory system having the delay-locked-loop circuit

Номер патента: US8358547B2. Автор: Jung-hwan Choi. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2013-01-22.

Delay circuit of delay-locked loop circuit and delay-locked loop circuit

Номер патента: US11329654B2. Автор: Hundae CHOI,Garam CHOI. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2022-05-10.

Phase error detection in phase lock loop and delay lock loop devices

Номер патента: US10164648B2. Автор: John W. Stanton,Pradeep Thiagarajan. Владелец: International Business Machines Corp. Дата публикации: 2018-12-25.

Interleaved delay line used in phase locked loop and delay locked loop

Номер патента: JP3737727B2. Автор: リン フェング. Владелец: Micron Technology Inc. Дата публикации: 2006-01-25.

Apparatuses and methods for detecting a loop count in a delay-locked loop

Номер патента: EP3679574A4. Автор: Yasuo Satoh. Владелец: Micron Technology Inc. Дата публикации: 2021-05-26.

Semiconductor memory device having delay locked loop (DLL)

Номер патента: TW454333B. Автор: Jae-Gu Roh. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2001-09-11.

Duty cycle corrector of delay locked loop

Номер патента: US7391248B2. Автор: Cheul Hee Koo. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-06-24.

Improved delay lock loop

Номер патента: TW427071B. Автор: Josef Schnell. Владелец: SIEMENS AG. Дата публикации: 2001-03-21.

Delay locked loop circuit

Номер патента: TW200713830A. Автор: Hwang Hur. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-04-01.

Delay locked loop with delay control unit for noise elimination

Номер патента: TW501347B. Автор: Jong-Hee Han. Владелец: Hyundai Electronics Ind. Дата публикации: 2002-09-01.

Memory device having delay locked loop

Номер патента: TWI263215B. Автор: Hyung-Dong Lee,Eun-Jung Jang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2006-10-01.

Delay locked loop circuit

Номер патента: TWI307901B. Автор: Young-Jun Ku,Ji-Eun Jang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-03-21.

Delay locked loop circuit

Номер патента: TWI322575B. Автор: Kyung-Hoon Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-03-21.

Delay locked loop circuit

Номер патента: TWI339508B. Автор: Hwang Hur. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-03-21.

Memory device having delay locked loop

Номер патента: TW200539175A. Автор: Hyung-Dong Lee,Eun-Jung Jang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-12-01.

Delayed locked loop circuit

Номер патента: TWI336169B. Автор: Young Jun KU. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-01-11.

Delay locked loop circuit

Номер патента: TW200713332A. Автор: Young-Jun Ku,Ji-Eun Jang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-04-01.

DELAY LOCKED LOOP

Номер патента: US20130120042A1. Автор: Lee Hyun-woo,Kim Yong-Hoon. Владелец: SK HYNIX INC.. Дата публикации: 2013-05-16.

DELAY-LOCKED-LOOP CIRCUIT

Номер патента: US20130120043A1. Автор: Choi Jung-Hwan. Владелец: . Дата публикации: 2013-05-16.

DELAY-LOCKED LOOP

Номер патента: US20130321050A1. Автор: NA Kwang Jin. Владелец: SK HYNIX INC.. Дата публикации: 2013-12-05.

LOW AREA ALL DIGITAL DELAY-LOCKED LOOP INSENSITIVE TO REFERENCE CLOCK DUTY CYCLE AND JITTER

Номер патента: US20130342251A1. Автор: Patel Santosh,Anantula Pradeep. Владелец: . Дата публикации: 2013-12-26.

SEMICONDUCTOR DEVICE INCLUDING DELAY LOCKED LOOP CIRCUIT AND METHOD

Номер патента: US20140062553A1. Автор: SHIM Seok-Bo. Владелец: SK HYNIX INC.. Дата публикации: 2014-03-06.

Jitter Suppression In Type I Delay-Locked Loops

Номер патента: US20140077850A1. Автор: Wilson William Burdett. Владелец: LIGHTWIRE LLC. Дата публикации: 2014-03-20.

Delay-Locked Loop with Dynamically Biased Charge Pump

Номер патента: US20140084976A1. Автор: Maneatis John George,Kim Jaeha,Hartman Daniel Karl. Владелец: TRUE CIRCUITS, INC.. Дата публикации: 2014-03-27.

DELAY LOCKED LOOP CIRCUIT AND SEMICONDUCTOR MEMORY DEVICE HAVING THE SAME

Номер патента: US20210006254A1. Автор: KIM HWAPYONG,CHOI HUNDAE. Владелец: . Дата публикации: 2021-01-07.

Noise detection circuit, delay locked loop and duty cycle corrector including the same

Номер патента: US20150043627A1. Автор: Tae-Wook Kang,Kwang-Jin Na. Владелец: SK hynix Inc. Дата публикации: 2015-02-12.

DELAY LOCKED LOOP AND ASSOCIATED CONTROL METHOD

Номер патента: US20170041009A1. Автор: Liu Hsian-Feng,Weng Meng-Tse,Lee Chieh-Wen. Владелец: . Дата публикации: 2017-02-09.

APPARATUSES AND METHODS FOR DEACTIVATING A DELAY LOCKED LOOP UPDATE IN SEMICONDUCTOR DEVICES

Номер патента: US20210065782A1. Автор: MAE Kenji,MIYANO Kazutaka,Satoh Yasuo. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-03-04.

DELAY LOCKED LOOP

Номер патента: US20140145771A1. Автор: PFAFF Dirk,NUMMER Muhammad. Владелец: Taiwan Semiconductor Manufacturing Company, Ltd.. Дата публикации: 2014-05-29.

DELAY-LOCKED LOOP CIRCUIT AND SEMICONDUCTOR MEMORY DEVICE INCLUDING THE SAME

Номер патента: US20180068699A1. Автор: CHOI Hun-Dae,Jo Young-kwon. Владелец: . Дата публикации: 2018-03-08.

Delay Locked Loop Including Plurality of Delay Lines

Номер патента: US20180083641A1. Автор: Lee Dongmyung,LEE Jaeyoul,Ryu Kyungho,LIM JUNG-PIL,LEE KILHOON. Владелец: . Дата публикации: 2018-03-22.

DELAY LOCKED LOOP AND SEMICONDUCTOR APPARATUS

Номер патента: US20140176206A1. Автор: KIM Kwan Dong. Владелец: SK HYNIX INC.. Дата публикации: 2014-06-26.

DELAY LOCKED LOOP AND METHOD OF GENERATING CLOCK

Номер патента: US20140203854A1. Автор: Jung Seong-Ook,Park Jung-Hyun,Ryu Kyungho,Jung Dong-Hoon. Владелец: . Дата публикации: 2014-07-24.

DELAY LOCKED LOOP TO CANCEL OFFSET AND MEMORY DEVICE INCLUDING THE SAME

Номер патента: US20180123601A1. Автор: CHOI Hun-Dae,Jeon Juho. Владелец: SAMSUNG ELECTRONICS CO., LTD.. Дата публикации: 2018-05-03.

DELAY-LOCKED LOOP CIRCUIT AND SEMICONDUCTOR MEMORY DEVICE INCLUDING THE SAME

Номер патента: US20170125077A1. Автор: CHOI Hun-Dae,Jo Young-kwon. Владелец: . Дата публикации: 2017-05-04.

DELAY-LOCKED LOOP WITH INDEPENDENT PHASE ADJUSTMENT OF DELAYED CLOCK OUTPUT PAIRS

Номер патента: US20140210531A1. Автор: Boecker Charles W.,Choudhary Prashant,Bottelli Aldo. Владелец: MOSYS, INC.. Дата публикации: 2014-07-31.

DELAY LOCKED LOOP CIRCUIT AND OPERATION METHOD THEREOF

Номер патента: US20160142060A1. Автор: SEO Young-Suk,IM Da-In. Владелец: . Дата публикации: 2016-05-19.

Delay Locked Loop Circuit and Method

Номер патента: US20140225651A1. Автор: Mai Tony,Vlasenko Peter,Haerle Dieter. Владелец: Conversant Intellectual Property Management Inc.. Дата публикации: 2014-08-14.

ELECTRONIC DEVICE HAVING A DELAY LOCKED LOOP, AND MEMORY DEVICE HAVING THE SAME

Номер патента: US20160156342A1. Автор: YUN Won-Joo,SHIM Yong. Владелец: . Дата публикации: 2016-06-02.

Delay locked loop circuit

Номер патента: US20160182063A1. Автор: Young-Suk Seo,Da-In IM. Владелец: SK hynix Inc. Дата публикации: 2016-06-23.

Multi-Function Delay Locked Loop

Номер патента: US20150188528A1. Автор: Lin David,Balasubramanian Suresh. Владелец: . Дата публикации: 2015-07-02.

SINGLE-LOCK DELAY LOCKED LOOP WITH CYCLE COUNTER AND METHOD THEREFOR

Номер патента: US20190181870A1. Автор: Willey Aaron D.,Qi Jieming. Владелец: Everspin Technologies, Inc.. Дата публикации: 2019-06-13.

Delay Locked Loop

Номер патента: US20140312945A1. Автор: Rao Venkata N.S.N.,Chalasani Prasad,Ippili Sharat. Владелец: . Дата публикации: 2014-10-23.

DELAY LOCKED LOOP CIRCUIT

Номер патента: US20190214998A1. Автор: KAWANO Yoichi,OISHI Kazuaki,NAKASHA Yasuhiro,Soga Ikuo,MATSUMURA Hiroshi. Владелец: FUJITSU LIMITED. Дата публикации: 2019-07-11.

DELAY LOCKED LOOP, METHOD OF OPERATING THE SAME, AND MEMORY SYSTEM INCLUDING THE SAME

Номер патента: US20150256187A1. Автор: Cho Youngjin,Hwang Soon Suk,Han Kyuwook,PARK JAEGEUN. Владелец: . Дата публикации: 2015-09-10.

DELAY-LOCKED LOOP (DLL) CIRCUIT APPARATUS AND METHOD FOR LOCKING THEREOF

Номер патента: US20140347107A1. Автор: KIM Jung Hyun. Владелец: MAGNACHIP SEMICONDUCTOR, LTD.. Дата публикации: 2014-11-27.

DETECTING CIRCUIT, DRAM, AND METHOD FOR DETERMINING A REFRESH FREQUENCY FOR A DELAY-LOCKED LOOP MODULE

Номер патента: US20190348101A1. Автор: LEE Wen-Ming,Chang Chuan-Jen. Владелец: . Дата публикации: 2019-11-14.

DELAY LOCKED LOOP CIRCUIT AND METHOD OF CONTROLLING SAME

Номер патента: US20180358061A1. Автор: CHOI Myung Chan. Владелец: . Дата публикации: 2018-12-13.

Delay locked loop

Номер патента: KR100776903B1. Автор: 조광준,구기봉. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-11-19.

Duty cycle correction circuit and delay locked loop circuit including the same

Номер патента: KR100933805B1. Автор: 심석보. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-12-24.

Delay locked loop improving high frequency characteristics and yield

Номер патента: KR100393206B1. Автор: 김종선. Владелец: 삼성전자주식회사. Дата публикации: 2003-07-31.

Delay locked loop circuit having duty cycle correction function and delay locking method

Номер патента: KR100346836B1. Автор: 김규현. Владелец: 삼성전자 주식회사. Дата публикации: 2002-08-03.

Delay lock loop circuit

Номер патента: KR101027347B1. Автор: 서영석. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-04-11.

Delay locked loop circuit having delay line nonsensitive PVT variation

Номер патента: KR101605463B1. Автор: 최석우. Владелец: 삼성전자 주식회사. Дата публикации: 2016-03-22.

Delay locked loop of a semiconductor device and method of controlling the same

Номер патента: KR100722775B1. Автор: 안지현,유재기,최혜인. Владелец: 삼성전자주식회사. Дата публикации: 2007-05-30.

Delay Locked Loop

Номер патента: KR100807077B1. Автор: 윤원주. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-02-25.

Control circuit for delay locked loop

Номер патента: KR100613058B1. Автор: 최병진,양선석. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-08-16.

Delay locked loop circuit for correcting duty cycle of clock signal and delay locking method

Номер патента: KR100366618B1. Автор: 김규현. Владелец: 삼성전자 주식회사. Дата публикации: 2003-01-09.

Delay locked loop circuit

Номер патента: KR100340863B1. Автор: 신동우. Владелец: 박종섭. Дата публикации: 2002-06-15.

Duty cycle correction circuit, delay locked loop circuit and their methods

Номер патента: KR20060104869A. Автор: 허황. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-10-09.

Semiconductor memory device including delay locked loop

Номер патента: KR100413758B1. Автор: 이규찬,주용규. Владелец: 삼성전자주식회사. Дата публикации: 2003-12-31.

Memory device including delay locked loop and operating method of memory device

Номер патента: KR20190068301A. Автор: 정한기,최훈대,전주호. Владелец: 삼성전자주식회사. Дата публикации: 2019-06-18.

Clock generating device for delayed locked loop and clock generating method thereof

Номер патента: KR101027760B1. Автор: 정동훈,류경호,정성욱. Владелец: 연세대학교 산학협력단. Дата публикации: 2011-04-07.

Power supply circuit of delay lock loop

Номер патента: KR100670700B1. Автор: 김동근,도창호. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-01-17.

Delay locked loop circuit

Номер патента: KR102222622B1. Автор: 서영석,임다인. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2021-03-05.

Delay locked loop circuit having duty cycle correction function and delay locking method

Номер патента: US6459314B2. Автор: Kyu-Hyoun Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2002-10-01.

Delay lock loop circuit

Номер патента: KR100259389B1. Автор: 남형석,김범섭. Владелец: 주식회사티엘아이. Дата публикации: 2000-06-15.

Clock signal generator and phase and delay locked loop comprising the same

Номер патента: KR100714892B1. Автор: 김규현. Владелец: 삼성전자주식회사. Дата публикации: 2007-05-04.

A delay locked loop circuit and a method of controlling thereof

Номер патента: KR101019985B1. Автор: 조진희. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-03-11.

Delay locked loop with improved jitter and its clock delay compensation method

Номер патента: KR100529037B1. Автор: 김경훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-11-17.

Delay Locked Loop and clock delay method controlling delay time using shifter and adder

Номер патента: KR100855980B1. Автор: 채관엽. Владелец: 삼성전자주식회사. Дата публикации: 2008-09-02.

Delay locked loop circuit for correcting duty cycle of clock signal and delay locking method

Номер патента: KR20010094529A. Автор: 김규현. Владелец: 윤종용. Дата публикации: 2001-11-01.

Register Delay locked loop operating in high frequency

Номер патента: KR100321756B1. Автор: 신범주. Владелец: 박종섭. Дата публикации: 2002-02-01.

Circuit of delay locked loop for rambus dram

Номер патента: KR100808580B1. Автор: 최영배. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-02-28.

Delay locked loop of synchronous semiconductor memory device and driving method thereof.

Номер патента: JP5096721B2. Автор: 泳峻 丘,錫徹 尹. Владелец: SK hynix Inc. Дата публикации: 2012-12-12.

Delay Locked Loop Device

Номер патента: KR100541684B1. Автор: 이중호. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-01-10.

Delay locked loop circuit

Номер патента: KR101006089B1. Автор: 심석보. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-01-06.

Delay locked loop and memory device having the same

Номер патента: KR102240275B1. Автор: 윤원주,심용. Владелец: 삼성전자주식회사. Дата публикации: 2021-04-14.

Delay locked loop circuit

Номер патента: KR100917630B1. Автор: 심석보,김미혜. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-09-17.

Delay locked loop in synchronous semiconductor memory device and driving method thereof

Номер патента: KR100815185B1. Автор: 구영준,윤석철. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-03-19.

Delay locked loop reset signal generator

Номер патента: KR100784919B1. Автор: 고한석. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-12-11.

Semiconductor device and delay locked loop circuit of semiconductor device

Номер патента: KR20120121685A. Автор: 구영준. Владелец: 에스케이하이닉스 주식회사. Дата публикации: 2012-11-06.

Register controlled delay locked loop in semiconductor memory device

Номер патента: KR100638746B1. Автор: 강신덕. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-10-30.

Receiver having clock recovery unit based on delay locked loop

Номер патента: US8611484B2. Автор: Hyun-Kyu Jeon,Yong-Hwan Moon. Владелец: Silicon Works Co Ltd. Дата публикации: 2013-12-17.

Delay lock loops for wireless communication systems

Номер патента: KR100924247B1. Автор: 피터 제이 블랙,나가브후샤나 티 신드후샤야나. Владелец: 퀄컴 인코포레이티드. Дата публикации: 2009-10-30.

Receiver having clock recovery unit based on delay locked loop

Номер патента: KR101169210B1. Автор: 전현규,문용환. Владелец: 주식회사 실리콘웍스. Дата публикации: 2012-07-27.

Delay locked loop

Номер патента: US20080136476A1. Автор: Young-Jun Ku. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-06-12.

Receiving apparatus having a delay locked loop-based clock recovery unit

Номер патента: WO2010093158A2. Автор: 전현규,문용환. Владелец: (주)실리콘웍스. Дата публикации: 2010-08-19.

Delay locked loop

Номер патента: CN113541679B. Автор: 亚历山大,上官朦朦. Владелец: Zhejiang Liji Storage Technology Co ltd. Дата публикации: 2022-01-18.

Register controlled delay locked loop with reduced delay locking time

Номер патента: KR100631166B1. Автор: 이재진. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-10-02.

Synchronous semiconductor device having delay locked loop for latency control

Номер патента: US8674734B2. Автор: Jong-Ho Jung. Владелец: SK hynix Inc. Дата публикации: 2014-03-18.

Delay lock loops for wireless communication systems

Номер патента: EP1464128A1. Автор: Peter J. Black,Nagabhushana T. Sindhushayana. Владелец: Qualcomm Inc. Дата публикации: 2004-10-06.

Delay locked loop circuit including delay line with reduced sensitivity to variation in PVT

Номер патента: US8411517B2. Автор: Seok-Woo Choi. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2013-04-02.

Method and apparatus for digital delay locked loop circuits

Номер патента: US6392458B1. Автор: James E. Miller, Jr.,Aaron Schoenfeld. Владелец: Micron Technology Inc. Дата публикации: 2002-05-21.

Semiconductor integrated circuit device and delay lock loop device

Номер патента: JP4609808B2. Автор: 康浩 高井. Владелец: Elpida Memory Inc. Дата публикации: 2011-01-12.

Operating method including the storage device of delay lock loop and the storage device

Номер патента: CN109903794A. Автор: 崔训对,田周鄠,郑汉基. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2019-06-18.

Apparatuses and methods for deactivating a delay locked loop update in semiconductor devices

Номер патента: US11049543B2. Автор: Yasuo Satoh,Kazutaka Miyano,Kenji Mae. Владелец: Micron Technology Inc. Дата публикации: 2021-06-29.

Delay locked loop circuit capable of adjusting locking resolution using CAS latency

Номер патента: KR100446291B1. Автор: 전영현,허낙원. Владелец: 삼성전자주식회사. Дата публикации: 2004-09-01.

Frequency-doubling delay locked loop

Номер патента: US20030042947A1. Автор: Paul Demone. Владелец: Demone Paul W.. Дата публикации: 2003-03-06.

Delay locked loop circuit

Номер патента: KR101094932B1. Автор: 차진엽,홍남표. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-12-15.

Single-lock delay locked loop with cycle counter and method therefor

Номер патента: US10250265B2. Автор: Jieming Qi,Aaron Willey. Владелец: Everspin Technologies Inc. Дата публикации: 2019-04-02.

Frequency-doubling delay locked loop

Номер патента: US8558593B2. Автор: Paul W. DeMone. Владелец: Mosaid Technologies Inc. Дата публикации: 2013-10-15.

Delayed locked loop implementation in a synchronous dynamic random access memory

Номер патента: US6067272A. Автор: Peter B. Gillingham,Richard C. Foss,Graham Allan. Владелец: Mosaid Technologies Inc. Дата публикации: 2000-05-23.

Delay locked loop with a automatic reset function

Номер патента: KR100695002B1. Автор: 허황. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-03-13.

Delay locked loop circuit and operation method thereof

Номер патента: KR100875651B1. Автор: 구영준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-12-26.

Delay locked loop for high speed semiconductor memory device

Номер патента: CN1945732A. Автор: 辛范柱. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-04-11.

Delay lock loops for wireless communication systems

Номер патента: CA2435440A1. Автор: Peter J. Black,Nagabhushana T. Sindhushayana. Владелец: Individual. Дата публикации: 2002-09-12.

Delay locked loop

Номер патента: TWI323980B. Автор: Hwang Hur,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-04-21.

Delay-locked loops for semiconductor devices and methods of controlling the same

Номер патента: US20070152723A1. Автор: Ji-Hyun Ahn,Jae-Ki Yoo,Hye-In Choi. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2007-07-05.

Delay locked loop in semiconductor memory device and its control method

Номер патента: KR100550633B1. Автор: 정혜숙,곽종태. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-02-10.

Delayed Locked Loop Circuit

Номер патента: KR100980405B1. Автор: 김용주,한성우,김형수,송희웅,장재민,이지왕,박창근,오익수,최해랑,황태진. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-09-07.

Delay-locked loop and method for preventing error locking

Номер патента: CN105656477A. Автор: 刘少华,毛睿,李琰,姜来,俞航. Владелец: SHENZHEN UNIVERSITY. Дата публикации: 2016-06-08.

Delay locked loop circuit and method for generating a dll clock

Номер патента: TWI324779B. Автор: Hoon Choi,Jae-Jin Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-05-11.

Apparatus for maintaining duty ratio of Delay Locked Loop Circuit

Номер патента: KR100480925B1. Автор: 이승현. Владелец: 엘지전자 주식회사. Дата публикации: 2005-04-07.

Escalator code-based delay-locked loop apparatus and corresponding methods

Номер патента: US20040196079A1. Автор: In-Young Chung. Владелец: In-Young Chung. Дата публикации: 2004-10-07.

Delay locked loop circuit

Номер патента: KR20090101013A. Автор: 이성준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-09-24.

Register controled delay locked loop circuit

Номер патента: KR100911895B1. Автор: 구영준. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2009-08-11.

Delay locked loop clock sharing

Номер патента: CN113393873B. Автор: 吴荣训,M·V·霍. Владелец: Micron Technology Inc. Дата публикации: 2022-09-20.

Noise detection circuit, delay locked loop and duty cycle corrector including the same

Номер патента: US9077438B2. Автор: Tae-Wook Kang,Kwang-Jin Na. Владелец: SK hynix Inc. Дата публикации: 2015-07-07.

Delay locked loop

Номер патента: KR100810070B1. Автор: 김경남,허황. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-03-06.

Interleaved delay line for phase locked and delay locked loops

Номер патента: US20060062058A1. Автор: FENG Lin. Владелец: Micron Technology Inc. Дата публикации: 2006-03-23.

Delay locked loop

Номер патента: US7548100B2. Автор: Kwang Jun Cho,Kie Bong Ku. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-06-16.

Delay locked loop circuit and semiconductor memory device using the same

Номер патента: KR101123073B1. Автор: 최훈. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2012-03-05.

Measurement initialization circuitry of a delay locked loop and method of initializing the same

Номер патента: TWI474328B. Автор: Yantao Ma,Aaron Willey. Владелец: Micron Technology Inc. Дата публикации: 2015-02-21.

Frequency multiplying Delay Locked Loop

Номер патента: DE10084500B3. Автор: W. Demone Paul. Владелец: Mosaid Technologies Inc. Дата публикации: 2014-02-13.

Delay locked loop and associated control method

Номер патента: US9553593B1. Автор: Meng-Tse Weng,Hsian-Feng Liu,Chieh-Wen Lee. Владелец: MStar Semiconductor Inc Taiwan. Дата публикации: 2017-01-24.

Register controlled delay lock loop for semiconductor devices

Номер патента: JP4250379B2. Автор: 奇燮 權,星勳 李. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-04-08.

Delay locked loop

Номер патента: US20090195283A1. Автор: Kwang Jun Cho,Kie Bong Ku. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-08-06.

Delay lock loops for wireless communication systems

Номер патента: EP2071730A2. Автор: Peter J. Black,Nagabhushana T. Sindhushayana. Владелец: Qualcomm Inc. Дата публикации: 2009-06-17.

digital to analog converter, delay-locked loop, memory device and counting method

Номер патента: EP1361661A3. Автор: In-Young Chung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2004-08-18.

Delay locked loop circuit and method thereof

Номер патента: US20090273380A1. Автор: Seok-Bo Shim,Mi-Hye Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-11-05.

Delay locked loop circuit and semiconductor memory device using the same

Номер патента: TW201042923A. Автор: Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-12-01.

Delay locked loop and operation method thereof

Номер патента: KR100859834B1. Автор: 이기원. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-09-23.

A low-noise and low-reference spur frequency multiplying delay lock-loop

Номер патента: EP2867898B1. Автор: Emmanouil Terrovitis. Владелец: Qualcomm Inc. Дата публикации: 2020-12-09.

Delay-locked loop with binary-coupled capacitor

Номер патента: KR100662221B1. Автор: 매닝트로이에이.. Владелец: 마이크론 테크놀로지 인코포레이티드. Дата публикации: 2007-01-02.

Timing vernier using a delay locked loop

Номер патента: US7391247B2. Автор: Bruce Millar. Владелец: Mosaid Technologies Inc. Дата публикации: 2008-06-24.

Delay locked loop semiconductor apparatus that models a delay of an internal clock path

Номер патента: US8373480B2. Автор: Dong Uk Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2013-02-12.

Digital delay locked loop circuit using synchronous delay line

Номер патента: TW331677B. Автор: Lee Seung-Hun. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1998-05-11.

Delay locked loop circuit with time delay quantifier and control

Номер патента: US7119592B2. Автор: Chris Cooper. Владелец: Micron Technology Inc. Дата публикации: 2006-10-10.

Delay-locked loop with binary-coupled capacitor

Номер патента: US6256259B1. Автор: Troy A. Manning. Владелец: Micron Technology Inc. Дата публикации: 2001-07-03.

Data driver circuit and delay-locked loop circuit

Номер патента: TW200919418A. Автор: Yong-Jae Lee. Владелец: Anapass Inc. Дата публикации: 2009-05-01.

Circuit for Input-Output Buffer of Register Delay locked loop

Номер патента: KR100721187B1. Автор: 신범주. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-05-23.

Frequency-doubling delay locked loop

Номер патента: US7456666B2. Автор: Paul W. DeMone. Владелец: Mosaid Technologies Inc. Дата публикации: 2008-11-25.

Digital delay locked loop for reducing power consumption of synchronous semiconductor memory device

Номер патента: US6222894B1. Автор: Sung-Geun Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2001-04-24.

Delay-locked loop circuit and semiconductor device having the same

Номер патента: KR101633860B1. Автор: 안창호. Владелец: 삼성전자주식회사. Дата публикации: 2016-06-27.

Timing vernier using a delay locked loop

Номер патента: US20070063750A1. Автор: Bruce Millar. Владелец: Mosaid Technologies Inc. Дата публикации: 2007-03-22.

Delay locked loop for high speed semiconductor memory device

Номер патента: TWI315070B. Автор: Beom Ju Shin. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-09-21.

Delay locked loop apparatus

Номер патента: KR20070099907A. Автор: 구철희. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2007-10-10.

Delay locked loop of semiconductor device and operation method thereof

Номер патента: KR100808055B1. Автор: 이혜영. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2008-02-28.

Interleaved delay line for phase locked and delay locked loops

Номер патента: US20040119512A1. Автор: FENG Lin. Владелец: FENG Lin. Дата публикации: 2004-06-24.

Delay locked loop implementation in a synchronous dynamic random access memory

Номер патента: US6992950B2. Автор: Peter B. Gillingham,Richard C. Foss,Graham Allan. Владелец: Mosaid Technologies Inc. Дата публикации: 2006-01-31.

Delay locked loop circuit

Номер патента: US20070069772A1. Автор: Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-03-29.

Semiconductor integrated circuit device and delay-locked loop device

Номер патента: US20030151433A1. Автор: Yasuhiro Takai. Владелец: Elpida Memory Inc. Дата публикации: 2003-08-14.

Capture clock generator using master and slave delay locked loops

Номер патента: US20050083099A1. Автор: FENG Lin. Владелец: Micron Technology Inc. Дата публикации: 2005-04-21.

Delayed locked loop circuit

Номер патента: US20070085581A1. Автор: Young Ku. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-04-19.

Signal generating circuit including delay-locked loop and semiconductor device including signal generating circuit

Номер патента: US20040252569A1. Автор: Takaki Watanabe. Владелец: Sony Corp. Дата публикации: 2004-12-16.

Frequency-doubling delay locked loop

Номер патента: CA2270516A1. Автор: Paul Demone. Владелец: Mosaid Technologies Inc. Дата публикации: 2000-10-30.

Delay locked loop circuit

Номер патента: EP4195510A4. Автор: Xiaofei Chen. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-02-14.

Delayed locked loop circuit

Номер патента: TWI363496B. Автор: Kyung-Hoon Kim,Taek-Sang Song,Bo-Kyeom Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-05-01.

Measure-initialized delay locked loop with live measurement

Номер патента: TW200644433A. Автор: Tyler Gomm,Greg Blodgett. Владелец: Micron Technology Inc. Дата публикации: 2006-12-16.

Network interface with double data rate and delay locked loop

Номер патента: EP1241789B1. Автор: Yong Jiang,Jonathan Lin. Владелец: Broadcom Corp. Дата публикации: 2011-06-01.

Compensated delay locked loop timing vernier

Номер патента: WO1997014214A1. Автор: Douglas J. Chapman,Jeffrey D. Currin. Владелец: Credence Systems Corporation. Дата публикации: 1997-04-17.

Delay locked loop circuit

Номер патента: TWI308345B. Автор: Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-04-01.

Delay locked loop circuit

Номер патента: TW200713329A. Автор: Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-04-01.

DELAY-LOCKED LOOP HAVING A LOOP BANDWIDTH DEPENDENCY ON PHASE ERROR

Номер патента: US20130329513A1. Автор: Kim Youn-Cheul. Владелец: SK HYNIX INC.. Дата публикации: 2013-12-12.

DELAY LOCKED LOOP

Номер патента: US20130162312A1. Автор: Park Jung-Hyun,JUNG Seongook,Ryu Kyung Ho,JUNG Dong Hun. Владелец: Industry-Academic Cooperation Foundation, Yonsei University. Дата публикации: 2013-06-27.

Frequency-Doubling Delay Locked Loop

Номер патента: US20140009196A1. Автор: Demone Paul W.. Владелец: MOSAID TECHNOLOGIES INCORPORATED. Дата публикации: 2014-01-09.

SELF-BIASED DELAY LOCKED LOOP WITH DELAY LINEARIZATION

Номер патента: US20150054555A1. Автор: Berkram Daniel A.,Zhu Zhubiao. Владелец: . Дата публикации: 2015-02-26.

ALL-DIGITAL DELAY-LOCKED LOOP TUNING METHOD WITH RANDOMIZED LSB-TUNING

Номер патента: US20160056806A1. Автор: Rapinoja Tapio Ilmari. Владелец: . Дата публикации: 2016-02-25.

Methods and Systems for Calibration of a Delay Locked Loop

Номер патента: US20140312946A1. Автор: Rao Venkata N.S.N.,Mishra Kishore,Mohanty Purna C.. Владелец: Kool Chip, Inc.. Дата публикации: 2014-10-23.

Delay Locked Loop using Digital Ring Synchronous Mirror Delay

Номер патента: KR100321732B1. Автор: 이성훈. Владелец: 박종섭. Дата публикации: 2002-01-26.

Low-offset charge pump, duty cycle stabilizer, and delay locked loop

Номер патента: US20100271098A1. Автор: Michael Elliott,Brad JEFFRIES. Владелец: Analog Devices Inc. Дата публикации: 2010-10-28.

Interconnect structure for FPGA with configurable delay locked loop

Номер патента: US6107826A. Автор: Trevor J. Bauer,Steven P. Young. Владелец: Xilinx Inc. Дата публикации: 2000-08-22.

Delay locked loop in semiconductor memory device

Номер патента: US7375565B2. Автор: Jong-Tae Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-05-20.

Delay-locked loop, delay locking method, clock synchronization circuit, and memory

Номер патента: US20240056083A1. Автор: Siman LI,YoonJoo EOM. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2024-02-15.

Delay-locked loop circuit and method

Номер патента: US20240106425A1. Автор: Chih-Chiang Chang,Yung-Chow Peng,Chung-Peng Hsieh. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-03-28.

PHASE ERROR DETECTION IN PHASE LOCK LOOP AND DELAY LOCK LOOP DEVICES

Номер патента: US20160079990A1. Автор: Thiagarajan Pradeep,STANTON John W.. Владелец: . Дата публикации: 2016-03-17.

DELAY CIRCUIT, DELAY LOCKED LOOP CIRCUIT INCLUDING DELAY CIRCUIT AND PROCESSOR INCLUDING DELAY LOCKED LOOP CIRCUIT

Номер патента: US20160105189A1. Автор: MAEDA Masazumi,YOSHIZAWA Yoshiharu. Владелец: . Дата публикации: 2016-04-14.

INTEGRATED CIRCUIT COMPRISING A DELAY-LOCKED LOOP

Номер патента: US20130121094A1. Автор: Zerbe Jared L.,Hossain Masum,Chau Pak S.. Владелец: RAMBUS INC.. Дата публикации: 2013-05-16.

Delay Locked Loop Circuit and Method

Номер патента: US20130176061A1. Автор: Mai Tony,Vlasenko Peter,Haerle Dieter. Владелец: MOSAID TECHNOLOGIES INCORPORATED. Дата публикации: 2013-07-11.

DELAY LOCKED LOOP CIRCUIT AND METHOD OF DRIVING THE SAME

Номер патента: US20140021990A1. Автор: NA Kwang-Jin. Владелец: SK HYNIX INC.. Дата публикации: 2014-01-23.

FILTERING CIRCUIT, PHASE IDENTITY DETERMINATION CIRCUIT AND DELAY LOCKED LOOP

Номер патента: US20140132339A1. Автор: KWON Dae-Han,Kim Yong-Ju,Song Taek-Sang. Владелец: SK HYNIX INC.. Дата публикации: 2014-05-15.

DELAY LOCK LOOP PHASE GLITCH ERROR FILTER

Номер патента: US20140266352A1. Автор: Guan Long B.. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2014-09-18.

Output delay line and delay-locked loop

Номер патента: CN112511158A. Автор: 刘飞,杨雪,霍宗亮,叶甜春. Владелец: Institute of Microelectronics of CAS. Дата публикации: 2021-03-16.

DELAY LOCKED LOOP CIRCUIT AND SEMICONDUCTOR MEMORY DEVICE INCLUDING THE SAME

Номер патента: US20130223179A1. Автор: Hyun Seok-hun,NA Tae-sik. Владелец: SAMSUNG ELECTRONICS CO., LTD.. Дата публикации: 2013-08-29.

DIGITAL DELAY-LOCKED LOOP WITH DRIFT SENSOR

Номер патента: US20130271194A1. Автор: Pellerano Stefano,Madoglio Paolo. Владелец: . Дата публикации: 2013-10-17.

Methods and apparatuses for delay-locked loops and phase-locked loops

Номер патента: CN102289246A. Автор: P·莫萨利坎蒂,N·A·库尔德,C·P·莫扎克. Владелец: Intel Corp. Дата публикации: 2011-12-21.

Delayed locked loop clock generator using delay-pulse-delay

Номер патента: GB9930812D0. Автор: . Владелец: Hyundai Electronics Industries Co Ltd. Дата публикации: 2000-02-16.

Delayed locked loop clock generator using delay-pulse-delay conversion

Номер патента: GB2345395B. Автор: Seong-Hoon Lee. Владелец: Hyundai Electronics Industries Co Ltd. Дата публикации: 2003-04-09.

Master-slave delay locked loop for accurate delay or non-periodic signals

Номер патента: US5905391A. Автор: Stephen Randall Mooney. Владелец: Intel Corp. Дата публикации: 1999-05-18.

Methods and apparatus for testing delay locked loops and clock skew

Номер патента: WO2007136977A2. Автор: Zahi S. Abuhamdeh,Vincent D'alessandro. Владелец: TRANSWITCH CORPORATION. Дата публикации: 2007-11-29.

A master-slave delay locked loop for accurate delay of non-periodic signals

Номер патента: WO1999004494A1. Автор: Stephen R. Mooney. Владелец: Intel Corporation. Дата публикации: 1999-01-28.

Delay locked loop device

Номер патента: DE102004031450B4. Автор: Jong-Tae Icheon Kwak. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-01-13.

Methods and apparatus for testing delay locked loops and clock skew

Номер патента: US7355380B2. Автор: Zahi S. Abuhamdeh,Vincent D'alessandro. Владелец: TranSwitch Corp. Дата публикации: 2008-04-08.

A master-slave delay locked loop for accurate delay of non-periodic signals

Номер патента: KR100347445B1. Автор: 무니스티븐알. Владелец: 인텔 코오퍼레이션. Дата публикации: 2002-08-03.

Duty correction circuit, delay locked loop circuit, column A / D converter, solid-state imaging device, and camera system

Номер патента: JP5493934B2. Автор: 知宏 高橋. Владелец: Sony Corp. Дата публикации: 2014-05-14.

Master-salve delay locked loop for accurate delay of non-periodic signals

Номер патента: CN1169294C. Автор: S・R・莫尼,S·R·莫尼. Владелец: Intel Corp. Дата публикации: 2004-09-29.

Nested delay locked loop

Номер патента: CN114142855A. Автор: 李健平,张跃玲,万海军. Владелец: Suzhou Powerlink Microelectronics Inc. Дата публикации: 2022-03-04.

A master-slave delay locked loop for accurate delay of non-periodic signals

Номер патента: TW408550B. Автор: Stephen R Mooney. Владелец: Intel Corp. Дата публикации: 2000-10-11.

Methods and Apparatus for Testing Delay Locked Loops and Clock Skew

Номер патента: US20070285080A1. Автор: Zahi Abuhamdeh,Vicent D'Alessandro. Владелец: TranSwitch Corp. Дата публикации: 2007-12-13.

Delay locked loop based circuit for data communication

Номер патента: US6466615B1. Автор: Hongjiang Song. Владелец: Intel Corp. Дата публикации: 2002-10-15.

Programmable logic device with delay-locked loop

Номер патента: US6191613B1. Автор: David P. Schultz,F. Erich Goetting,Lawrence C. Hung. Владелец: Xilinx Inc. Дата публикации: 2001-02-20.

Semiconductor device having delay locked loop and method for controlling the delay locked loop

Номер патента: KR100493054B1. Автор: 임종형,성희경. Владелец: 삼성전자주식회사. Дата публикации: 2005-06-02.

Post-filtered recirculating delay-locked loop and method of operation

Номер патента: TW409463B. Автор: Shawn A Fahrenbruch. Владелец: Texas Instruments Inc. Дата публикации: 2000-10-21.

DELAY LINES, METHODS FOR DELAYING A SIGNAL, AND DELAY LOCK LOOPS

Номер патента: US20130169335A1. Автор: Gomm Tyler J.. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2013-07-04.

SEMICONDUCTOR DEVICE PERIODICALLY UPDATING DELAY LOCKED LOOP CIRCUIT

Номер патента: US20150171847A1. Автор: Kodama Takuyo,GOTO Kosuke. Владелец: . Дата публикации: 2015-06-18.

Multi-Stage Delay-Locked Loop Phase Detector

Номер патента: US20140266370A1. Автор: SINITSKY Dennis,Kallam Praveen. Владелец: Silicon Laboratories Inc.. Дата публикации: 2014-09-18.

Delay locked loop in semiconductor memory device and its clock locking method

Номер патента: KR100537196B1. Автор: 곽종태. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-12-16.

A digital delay locked loop able to correct duty cycle and its cotrol method

Номер патента: KR100645461B1. Автор: 이현우,곽종태. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-11-15.

Clock Divider in Delay Locked Loop and its method

Номер патента: KR100507875B1. Автор: 전영진. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-08-18.

Delay lock loop circuit of semiconductor memory device

Номер патента: JP5080174B2. Автор: 錫 輔 沈. Владелец: SK hynix Inc. Дата публикации: 2012-11-21.

Phase detector and method providing rapid locking of delay-lock loops

Номер патента: US20060203948A1. Автор: FENG Lin. Владелец: Micron Technology Inc. Дата публикации: 2006-09-14.

Delay locked loop circuit for semiconductor memory apparatus

Номер патента: US20080143404A1. Автор: Seok-Bo Shim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-06-19.

Delay locked loop circuit for semiconductor memory apparatus

Номер патента: US7548101B2. Автор: Seok-Bo Shim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-06-16.

Delay locked loop in semiconductor memory device

Номер патента: US20080211555A1. Автор: Jong-Tae Kwak. Владелец: Individual. Дата публикации: 2008-09-04.

Delay locked loop using synchronous mirror delay

Номер патента: US7148729B2. Автор: Alessandro Minzoni. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2006-12-12.

Near optimal quasi-coherent delay lock loop (qcdll) for tracking direct sequence signals and cdma

Номер патента: WO1996017434A1. Автор: . Владелец: Stanford Telecommunications, Inc.. Дата публикации: 1996-06-06.

Post-correlation interpolation for delay locked loops

Номер патента: US6959035B2. Автор: Dana J. Taipale,Dipesh Koirala. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2005-10-25.

Hierarchical delay lock loop code tracking system with multipath correction

Номер патента: EP1256014A1. Автор: Arkady Molev-Shteiman. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2002-11-13.

Time-gated delay lock loop tracking of digital television signals

Номер патента: US20030058167A1. Автор: Matthew Rabinowitz,James Spilker. Владелец: Rosum Corp. Дата публикации: 2003-03-27.

Method and system for a delay-locked loop for closely spaced multipath

Номер патента: US20110043386A1. Автор: Hongwei Kong,Karthik Rajagopalan. Владелец: Broadcom Corp. Дата публикации: 2011-02-24.

Delay-locked loop circuit in spread spectrum receiver

Номер патента: US5062122A. Автор: Hirotaka Namioka,Hiep V. Pham. Владелец: Kenwood KK. Дата публикации: 1991-10-29.

Semiconductor memory device with delay locked loop

Номер патента: US20080056030A1. Автор: Yong-Deok Cho. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-03-06.

Method for optimizing loop bandwidth in delay locked loops

Номер патента: US20030154447A1. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeep Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2003-08-14.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US20160343424A1. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-11-24.

Delay locked loop circuit including an additive delay in a command path

Номер патента: US9997221B2. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-06-12.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US20170125076A1. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-05-04.

Delay locked loop in semiconductor memory device and method for generating divided clock therein

Номер патента: US20080211553A1. Автор: Tae-Yun Kim,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2008-09-04.

Delay locked loop in semiconductor memory device and method for generating divided clock therein

Номер патента: US20060171497A1. Автор: Tae-Yun Kim,Kyoung-Nam Kim. Владелец: Hynix Semiconductor Inc. Дата публикации: 2006-08-03.

Delay-lock loop and method adapting itself to operate over a wide frequency range

Номер патента: US8081020B2. Автор: FENG Lin. Владелец: Micron Technology Inc. Дата публикации: 2011-12-20.

Delay locked loop for use in synchronous dynamic random access memory

Номер патента: US6476652B1. Автор: Jung-Il Yang,Seong-Hoon Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2002-11-05.

Method of controlling a delay locked loop

Номер патента: US20020181297A1. Автор: Wen Li,William Jones. Владелец: Individual. Дата публикации: 2002-12-05.

Method and System for Improved Efficiency of Synchronous Mirror Delays and Delay Locked Loops

Номер патента: US20070273417A1. Автор: FENG Lin. Владелец: FENG Lin. Дата публикации: 2007-11-29.

Low Power Oversampling With Delay Locked Loop Implementation

Номер патента: US20140294060A1. Автор: Yang Wei-Lien. Владелец: . Дата публикации: 2014-10-02.

Digital phase aquisition with delay-locked loop

Номер патента: WO1998033292A1. Автор: William L. Geller,William F. Ellersick,Paulmer M. Soderberg. Владелец: ERICSSON INC.. Дата публикации: 1998-07-30.

Delay-locked loop code tracking loop for receiver of a code spread communication system

Номер патента: KR0150279B1. Автор: 김경수,김재석,차진종,현진일,강인. Владелец: 양승택. Дата публикации: 1998-11-02.

Correlator and delay lock loop circuit

Номер патента: GB9913199D0. Автор: . Владелец: Fujitsu Ltd. Дата публикации: 1999-08-04.

Improvements in or relating to delay lock loops

Номер патента: GB9909827D0. Автор: . Владелец: Roke Manor Research Ltd. Дата публикации: 1999-06-23.

Hierarchical delay lock loop code tracking system with multipath correction

Номер патента: AU2001232880A1. Автор: . Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2001-08-27.

Near optimal quasi-coherent delay lock loop (qcdll) for tracking direct sequence signals and cdma

Номер патента: AU4505296A. Автор: Not Given Name. Владелец: Stanford Telecommunications Inc. Дата публикации: 1996-06-19.

Low Power Oversampling With Reduced-Architecture Delay Locked Loop

Номер патента: US20140369400A1. Автор: Yang Wei-Lien. Владелец: . Дата публикации: 2014-12-18.

Time-gated delay lock loop tracking of digital television signals

Номер патента: US20020135518A1. Автор: Matthew Rabinowitz,James Spilker. Владелец: Rosum Corp. Дата публикации: 2002-09-26.

Delay lock loop

Номер патента: JPS5813044A. Автор: Yukitsuna Furuya,之綱 古谷. Владелец: Nippon Electric Co Ltd. Дата публикации: 1983-01-25.

Serial link scheme based on delay lock loop

Номер патента: US7113560B1. Автор: Mu-Jen Huang,Linhsiang Wei,Fu-Shing Ju. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2006-09-26.

Varying early-late spacing in delay locked loop

Номер патента: CN1463505B. Автор: S·拉曼. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2010-05-26.

Group decision rule in code tracking using a delay lock loop (DLL)

Номер патента: US20050094710A1. Автор: Gibong Jeong,Yuan Lee,Young-Chai Ko. Владелец: Texas Instruments Inc. Дата публикации: 2005-05-05.

Method and system for delay locked loop for rake receiver

Номер патента: US8526556B2. Автор: Li Fung Chang,Hongwei Kong,Huaiyu Zeng. Владелец: Broadcom Corp. Дата публикации: 2013-09-03.

Digital delay locked loop

Номер патента: JPH1013307A. Автор: Daishun Kin,大舜 金,Eizen Sen,英善 千. Владелец: Daewoo Electronics Co Ltd. Дата публикации: 1998-01-16.

Maximum energy delay locked loop for cluster path processing in a wireless device

Номер патента: US20080075148A1. Автор: Junqiang Li,Li Fung Chang,Mark David Hahm. Владелец: Broadcom Corp. Дата публикации: 2008-03-27.

Noise floor independent delay-locked loop discriminator

Номер патента: US7995683B2. Автор: XIANG Yuan,Gang Xie. Владелец: Sirf Technology Inc. Дата публикации: 2011-08-09.

Noise floor independent delay-locked loop discriminator

Номер патента: GB201006779D0. Автор: . Владелец: Sirf Technology Inc. Дата публикации: 2010-06-09.

Noise floor independent delay-locked loop discriminator

Номер патента: WO2009055601A1. Автор: XIANG Yuan,Gang Xie. Владелец: SIRF Technology, Inc.. Дата публикации: 2009-04-30.

Noise floor independent delay-locked loop discriminator

Номер патента: GB2466603B. Автор: XIANG Yuan,Gang Xie. Владелец: Sirf Technology Inc. Дата публикации: 2011-12-07.

Memory system with delay locked loop (dll) bypass control

Номер патента: US20120020171A1. Автор: Kyu-Hyoun Kim,Kevin C. Gower,Warren E. Maule,Lisa C. Gower. Владелец: International Business Machines Corp. Дата публикации: 2012-01-26.

Transactional lock elision with delayed lock checking

Номер патента: US20140297610A1. Автор: Martin Ohmacht,Marcel Mitran,Maged M. Michael,Kai-Ting Amy Wang. Владелец: International Business Machines Corp. Дата публикации: 2014-10-02.

Transactional lock elision with delayed lock checking

Номер патента: US20160371128A1. Автор: Martin Ohmacht,Marcel Mitran,Maged M. Michael,Kai-Ting Amy Wang. Владелец: International Business Machines Corp. Дата публикации: 2016-12-22.

Transactional lock elision with delayed lock checking

Номер патента: US20190188054A1. Автор: Martin Ohmacht,Marcel Mitran,Maged M. Michael,Kai-Ting Amy Wang. Владелец: International Business Machines Corp. Дата публикации: 2019-06-20.

TRANSACTIONAL LOCK ELISION WITH DELAYED LOCK CHECKING

Номер патента: US20160371128A1. Автор: Mitran Marcel,Michael Maged M.,Wang Kai-Ting Amy,Ohmacht Martin. Владелец: . Дата публикации: 2016-12-22.

Delay locked loop for use in semiconductor memory device

Номер патента: GB2367435B. Автор: Seong-Hoon Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2004-10-27.

Delay locked loop for use in semiconductor memory device

Номер патента: TWI229342B. Автор: Seong-Hoon Lee. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-03-11.

Self-test solution for delay locked loops

Номер патента: US09977077B1. Автор: Edzel Gerald Dela Cruz Raffiñan. Владелец: BITMICRO LLC. Дата публикации: 2018-05-22.

Delay locked loop circuit of semiconductor memory apparatus

Номер патента: US20120081160A1. Автор: Hyun Woo Lee,Hoon Choi. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-04-05.

Distributed Delay Locked Loop

Номер патента: US20150067383A1. Автор: Balasubramanian Suresh. Владелец: Cavium, Inc.. Дата публикации: 2015-03-05.

MEMORY SYSTEM HAVING DELAY-LOCKED-LOOP CIRCUIT

Номер патента: US20140169119A1. Автор: Choi Jung-Hwan. Владелец: . Дата публикации: 2014-06-19.

Semiconductor memory device with a delay locked loop circuit and a method for controlling an operation thereof

Номер патента: US20170125076A1. Автор: Hangi Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-05-04.

FLEXIBLE DLL (DELAY LOCKED LOOP) CALIBRATION

Номер патента: US20170186471A1. Автор: Qawami Shekoufeh,Sundaram Rajesh,Allen Michael J.. Владелец: . Дата публикации: 2017-06-29.

Self-Test Solution For Delay Locked Loops

Номер патента: US20140285211A1. Автор: Raffinan Edzel Gerald Dela Cruz. Владелец: . Дата публикации: 2014-09-25.

SEMICONDUCTOR MEMORY DEVICE WITH A DELAY LOCKED LOOP CIRCUIT AND A METHOD FOR CONTROLLING AN OPERATION THEREOF

Номер патента: US20140293719A1. Автор: Jung Hangi. Владелец: . Дата публикации: 2014-10-02.

SEMICONDUCTOR MEMORY DEVICE WITH A DELAY LOCKED LOOP CIRCUIT AND A METHOD FOR CONTROLLING AN OPERATION THEREOF

Номер патента: US20160343424A1. Автор: Jung Hangi. Владелец: . Дата публикации: 2016-11-24.

Flexible dll (delay locked loop) calibration

Номер патента: US20190362764A1. Автор: RAJESH Sundaram,Shekoufeh Qawami,Michael J. Allen. Владелец: Intel Corp. Дата публикации: 2019-11-28.

Semiconductor memory device and control method of delay locked loop including the same

Номер патента: KR100996176B1. Автор: 유민영. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2010-11-24.

Semiconductor memory device having partially controlled delay locked loop

Номер патента: KR100510490B1. Автор: 김규현,이재형. Владелец: 삼성전자주식회사. Дата публикации: 2005-08-26.

Clock Generator of using Delay-Locked Loop

Номер патента: KR20140147990A. Автор: 남정훈,최영식. Владелец: 부경대학교 산학협력단. Дата публикации: 2014-12-31.

Semiconductor device having power supply circuit for delay locked loop

Номер патента: KR100560297B1. Автор: 이강설. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2006-03-10.

Delay locked loop circuit having output of phase two

Номер патента: KR100408685B1. Автор: 정철수. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2003-12-06.

Delay locked loop of DDR SDRAM

Номер патента: KR100527402B1. Автор: 김영희,구기봉. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2005-11-15.

Semiconductor memory device with partially controlled delay locked loop

Номер патента: JP4574967B2. Автор: 在 ▲ヒュン▼ 李,圭 現 金. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2010-11-04.

Delay-lock loop and method adapting itself to operate over a wide frequency range

Номер патента: US20110221500A1. Автор: FENG Lin. Владелец: Micron Technology Inc. Дата публикации: 2011-09-15.

Delay locked loop of a DDR SDRAM

Номер патента: US20020031042A1. Автор: Young-Hee Kim,Kie-Bong Ku. Владелец: Hyundai Electronics Industries Co Ltd. Дата публикации: 2002-03-14.

Clock-tree Circuit of Delay Locked Loop Circuit

Номер патента: KR101026378B1. Автор: 유민영. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2011-04-07.

Phase detector and delay locked loop comprising the same

Номер патента: KR100609755B1. Автор: 최정환,박홍준,손영수,배승준. Владелец: 학교법인 포항공과대학교. Дата публикации: 2006-08-09.

Delay-locked loop, integrated circuit having the same, and method of driving the same

Номер патента: US20070195638A1. Автор: Byung-Hoon Jeong. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2007-08-23.

Guided wave radar delay lock loop circuit

Номер патента: US9121942B2. Автор: Timothy S. Sussman. Владелец: Magnetrol International Inc. Дата публикации: 2015-09-01.

Semiconductor memory device having partially controlled delay locked loop

Номер патента: TW200414195A. Автор: Kyu-Hyoun Kim,Jae-Hyung Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2004-08-01.

Method and system for estimating jitter in a delay locked loop

Номер патента: US6691291B2. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeep Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2004-02-10.

Power supply circuit for delay locked loop and its method

Номер патента: US20070097758A1. Автор: Kang-Seol Lee. Владелец: Kang-Seol Lee. Дата публикации: 2007-05-03.

Method and System for Improved Efficiency of Synchronous Mirror Delays and Delay Locked Loops

Номер патента: US20090021290A1. Автор: FENG Lin. Владелец: FENG Lin. Дата публикации: 2009-01-22.

Delay locked loop of a DDR SDRAM

Номер патента: US6396322B1. Автор: Young-Hee Kim,Kie-Bong Ku. Владелец: Hyundai Electronics Industries Co Ltd. Дата публикации: 2002-05-28.

For testability technique for phase detectors used in digital feedback delay locked loops

Номер патента: US7893682B2. Автор: Benoit Provost. Владелец: Intel Corp. Дата публикации: 2011-02-22.

Semiconductor memory having a delay locked loop

Номер патента: US6584021B2. Автор: Marx Thilo,Patrick Heyne,Thomas Hein,Torsten Partsch. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2003-06-24.

Method for optimizing decoupling capacitor design in delay locked loops

Номер патента: US20030154065A1. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeep Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2003-08-14.

Delay locked loop for an fpga architecture

Номер патента: US20090094475A1. Автор: James Joseph,William C. Plants,Nikhil Mazumder,Arunangshu Kundu,Wayne W. Wong. Владелец: Actel Corp. Дата публикации: 2009-04-09.

Delay locked loop circuit of semiconductor memory apparatus

Номер патента: TWI533326B. Автор: 李鉉雨,崔勳. Владелец: 海力士半導體股份有限公司. Дата публикации: 2016-05-11.

Flexible DLL (delay locked loop) calibration

Номер патента: US10381055B2. Автор: RAJESH Sundaram,Shekoufeh Qawami,Michael J Allen. Владелец: Intel Corp. Дата публикации: 2019-08-13.

System and method for delay locked loop relock mode

Номер патента: CN101853695B. Автор: M·艾伦,H·-C·庄. Владелец: Intel Corp. Дата публикации: 2013-12-18.

Delay locked loop circuit

Номер патента: KR20040046328A. Автор: 나광진. Владелец: 주식회사 하이닉스반도체. Дата публикации: 2004-06-05.

Delay locked loop circuit

Номер патента: CN216957458U. Автор: 吴镇锋. Владелец: Fujian Jinhua Integrated Circuit Co Ltd. Дата публикации: 2022-07-12.

Delay locked loop for an FPGA architecture

Номер патента: US6976185B1. Автор: James Joseph,William C. Plants,Nikhil Mazumder,Arunangshu Kundu,Wayne W. Wong. Владелец: Actel Corp. Дата публикации: 2005-12-13.

A kind of adaptive pseudo-code delay locked loop of fast convergence

Номер патента: CN106842253B. Автор: 刘盟超,赵丙风. Владелец: CETC 54 Research Institute. Дата публикации: 2019-04-19.

Delay locked loop and semiconductor memory device with the same

Номер патента: US7639552B2. Автор: Young-Jun Ku. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-12-29.

Method and system for estimating jitter in a delay locked loop

Номер патента: US20030154454A1. Автор: Claude Gauthier,Brian Amick,Dean Liu,Pradeep Trivedi. Владелец: Sun Microsystems Inc. Дата публикации: 2003-08-14.

Delay-lock loop and method adapting itself to operate over a wide frequency range

Номер патента: US20070011483A1. Автор: FENG Lin. Владелец: Individual. Дата публикации: 2007-01-11.

Flexible DLL (delay locked loop) calibration

Номер патента: US10872647B2. Автор: RAJESH Sundaram,Shekoufeh Qawami,Michael J. Allen. Владелец: Intel Corp. Дата публикации: 2020-12-22.

Delay locked loop capable of saving and restoring of phase locking information

Номер патента: KR100630665B1. Автор: 김화용. Владелец: 삼성전자주식회사. Дата публикации: 2006-10-02.

An ultra high resolution radar device using a delay-locked loop

Номер патента: KR20230037843A. Автор: 정승환,김상균. Владелец: 그릿씨아이씨 주식회사. Дата публикации: 2023-03-17.

High speed chip screening method using delay locked loop

Номер патента: US8548773B2. Автор: Yong Wang,Liang Zhang,Xin Liu,Junqiang Shang. Владелец: Integrated Device Technology Inc. Дата публикации: 2013-10-01.

Low Power Oversampling With Delay Locked Loop Implementation

Номер патента: US20130342248A1. Автор: Yang Wei-Lien. Владелец: . Дата публикации: 2013-12-26.

Photoconductive switch with delay locking function

Номер патента: CN103501172A. Автор: 黄友华. Владелец: Chengdu Hongshan Technology Co Ltd. Дата публикации: 2014-01-08.

DELAY LOCK LOOP WITH A CHARGE PUMP, LOOP FILTER, AND METHOD OF PHASE LOCKING OF A DELAY LOCK LOOP

Номер патента: US20120256665A1. Автор: . Владелец: . Дата публикации: 2012-10-11.

PHASE-LOCKED LOOP CIRCUIT AND DELAY-LOCKED LOOP CIRCUIT

Номер патента: US20120068746A1. Автор: HIGASHI Hirohito. Владелец: FUJITSU SEMICONDUCTOR LIMITED. Дата публикации: 2012-03-22.

CHARGE PUMP AND PHASE DETECTION APPARATUS, PHASE-LOCKED LOOP AND DELAY-LOCKED LOOP USING THE SAME

Номер патента: US20120139650A1. Автор: TSAI Meng-Ting,Tsai Kun-Ju,Liang Yung-Chih. Владелец: . Дата публикации: 2012-06-07.

Delay line and delay lock loop

Номер патента: TW200814535A. Автор: Zhang-Ding Liu,jing-ran Qu. Владелец: Via Tech Inc. Дата публикации: 2008-03-16.

DELAY LOCKED LOOP CIRCUIT AND INTEGRATED CIRCUIT INCLUDING THE SAME

Номер патента: US20120007645A1. Автор: CHOI Hoon,PARK Min-Su. Владелец: . Дата публикации: 2012-01-12.

DELAY LOCKED LOOP

Номер патента: US20120008435A1. Автор: Lee Hyun-woo,Kim Yong-Hoon. Владелец: . Дата публикации: 2012-01-12.

DELAY LOCKED LOOP CIRCUIT AND METHOD

Номер патента: US20120008439A1. Автор: LIN Feng. Владелец: . Дата публикации: 2012-01-12.

DELAY LOCKED LOOP

Номер патента: US20120008726A1. Автор: JEON Seon-Kwang. Владелец: . Дата публикации: 2012-01-12.

DELAY LOCK LOOP PHASE GLITCH ERROR FILTER

Номер патента: US20120019293A1. Автор: Guan Long B.. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2012-01-26.

WIDEBAND DELAY-LOCKED LOOP (DLL) CIRCUIT

Номер патента: US20120049915A1. Автор: Kim Jun-Bae. Владелец: SAMSUNG ELECTRONICS CO., LTD.. Дата публикации: 2012-03-01.

CLOCK DELAY CIRCUIT AND DELAY LOCKED LOOP INCLUDING THE SAME

Номер патента: US20120062294A1. Автор: Jung Seong-Ook,Ryu Kyungho,Choi Jong-Ryun,KANG Heechai,Kim Suho. Владелец: . Дата публикации: 2012-03-15.

Delay Locked Loop Including a Mechanism for Reducing Lock Time

Номер патента: US20120086484A1. Автор: von Kaenel Vincent R.,Trivedi Pradeep R.. Владелец: . Дата публикации: 2012-04-12.

Modular Programmable Delay Line Blocks for Use in a Delay Locked Loop

Номер патента: US20120086485A1. Автор: . Владелец: . Дата публикации: 2012-04-12.

PHASE INTERPOLATOR AND DELAY LOCKED-LOOP CIRCUIT

Номер патента: US20120086486A1. Автор: . Владелец: . Дата публикации: 2012-04-12.

DELAY LOCKED LOOP AND INTEGRATED CIRCUIT INCLUDING THE SAME

Номер патента: US20120105118A1. Автор: . Владелец: . Дата публикации: 2012-05-03.

CLOCK DE-SKEWING DELAY LOCKED LOOP CIRCUIT

Номер патента: US20120112810A1. Автор: . Владелец: NATIONAL CHUNG CHENG UNIVERSITY. Дата публикации: 2012-05-10.

DELAY LOCKED LOOP WITH DELAY PROGRAMMABILITY

Номер патента: US20120119802A1. Автор: Aremallapur Nagalinga Swamy Basayya. Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2012-05-17.

DELAY LOCKED LOOP WITH OFFSET CORRECTION

Номер патента: US20120139595A1. Автор: . Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2012-06-07.

DELAY LOCKED LOOP

Номер патента: US20120154002A1. Автор: . Владелец: . Дата публикации: 2012-06-21.

SEMICONDUCTOR DEVICE PERIODICALLY UPDATING DELAY LOCKED LOOP CIRCUIT

Номер патента: US20120155206A1. Автор: Kodama Takuyo,GOTO Kosuke. Владелец: ELPIDA MEMORY, INC.. Дата публикации: 2012-06-21.

DELAY LOCKED LOOP CIRCUIT FOR PREVENTING FAILURE OF COARSE LOCKING

Номер патента: US20120176170A1. Автор: SONG In-Dal,KANG KYOUNG-TAE. Владелец: . Дата публикации: 2012-07-12.

HALF CYCLE DELAY LOCKED LOOP

Номер патента: US20120182053A1. Автор: Yang Bo. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2012-07-19.

Delay-Locked Loop with Dynamically Biased Charge Pump

Номер патента: US20120194238A1. Автор: Maneatis John George,Kim Jaeha,Hartman Daniel Karl. Владелец: TRUE CIRCUITS, INC.. Дата публикации: 2012-08-02.

DELAY LOCKED LOOP

Номер патента: US20120194239A1. Автор: . Владелец: . Дата публикации: 2012-08-02.

COARSE LOCK DETECTOR AND DELAY-LOCKED LOOP INCLUDING THE SAME

Номер патента: US20120206176A1. Автор: Jeong Deog-Kyoon,Hwang Moon-Sang,Choe Won-Jun,Chi Han-Kyu. Владелец: Samsung Mobile Display Co., Ltd.. Дата публикации: 2012-08-16.

MULTI-FUNCTION DELAY LOCKED LOOP

Номер патента: US20120206181A1. Автор: . Владелец: Cavium, Inc.. Дата публикации: 2012-08-16.

SEMICONDUCTOR MEMORY DEVICE FOR CONTROLLING OPERATION OF DELAY-LOCKED LOOP CIRCUIT

Номер патента: US20120218848A1. Автор: . Владелец: . Дата публикации: 2012-08-30.

DELAY LINES, METHODS FOR DELAYING A SIGNAL, AND DELAY LOCK LOOPS

Номер патента: US20120223755A1. Автор: Gomm Tyler. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2012-09-06.

DELAY LOCKED LOOP CIRCUIT AND METHOD

Номер патента: US20120230135A1. Автор: LIN Feng. Владелец: . Дата публикации: 2012-09-13.

DELAY LOCK LOOP SYSTEM WITH A SELF-TRACKING FUNCTION AND METHOD THEREOF

Номер патента: US20120256666A1. Автор: Chang Feng-Chia,Yuan Der-Min,Shiah Chun,Teng Kuang-Fu. Владелец: . Дата публикации: 2012-10-11.

DELAY LOCKED LOOP SEMICONDUCTOR APPARATUS THAT MODELS A DELAY OF AN INTERNAL CLOCK PATH

Номер патента: US20120256667A1. Автор: . Владелец: HYNIX SEMICONDUCTOR INC.. Дата публикации: 2012-10-11.

DELAY LOCKED LOOP

Номер патента: US20120268180A1. Автор: . Владелец: . Дата публикации: 2012-10-25.

SEMICONDUCTOR DEVICE AND DELAY LOCKED LOOP CIRCUIT THEREOF

Номер патента: US20120274373A1. Автор: KU Young-Jun. Владелец: . Дата публикации: 2012-11-01.

DELAY LOCK LOOP AND DELAY LOCK METHOD

Номер патента: US20120293221A1. Автор: . Владелец: . Дата публикации: 2012-11-22.

INITIALIZATION CIRCUIT FOR DELAY LOCKED LOOP

Номер патента: US20120306548A1. Автор: Mai Tony. Владелец: MOSAID TECHNOLOGIES INCORPORATED. Дата публикации: 2012-12-06.

DELAY-LOCKED LOOP

Номер патента: US20130002320A1. Автор: . Владелец: FARADAY TECHNOLOGY CORP.. Дата публикации: 2013-01-03.

WIDE FREQUENCY RANGE DELAY LOCKED LOOP

Номер патента: US20130003483A1. Автор: Vlasenko Peter,Haerle Dieter. Владелец: MOSAID TECHNOLOGIES INCORPORATED. Дата публикации: 2013-01-03.

Method and System for Delay Locked Loop for Rake Receiver

Номер патента: US20130010906A1. Автор: Chang Li Fung,Kong Hongwei,Zeng Huaiyu. Владелец: BROADCOM CORPORATION. Дата публикации: 2013-01-10.

FREQUENCY-DOUBLING DELAY LOCKED LOOP

Номер патента: US20130015898A1. Автор: Demone Paul W.. Владелец: MOSAID TECHNOLOGIES INCORPORATED. Дата публикации: 2013-01-17.

METHOD OF CONTROLLING OPERATIONS OF A DELAY LOCKED LOOP OF A DYNAMIC RANDOM ACCESS MEMORY

Номер патента: US20130028029A1. Автор: Huang Ming-Chien. Владелец: Elite Semiconductor Memory Technology Inc.. Дата публикации: 2013-01-31.

DELAY LOCKED LOOP

Номер патента: US20130038363A1. Автор: KIM Yong-Mi,LEE Hye-Young. Владелец: . Дата публикации: 2013-02-14.

VARIABLE DELAY LINE FOR DELAY LOCKED LOOP

Номер патента: US20130049829A1. Автор: Sato Noriaki,Kurita Kouzaburo. Владелец: . Дата публикации: 2013-02-28.

DELAY LOCK LOOP CIRCUIT

Номер патента: US20130049830A1. Автор: Chou Min-Chung. Владелец: Elite Semiconductor Memory Technology Inc.. Дата публикации: 2013-02-28.

PHASE MIXER AND DELAY LOCKED LOOP INCLUDING THE SAME

Номер патента: US20130099837A1. Автор: Kim Hyung-Soo. Владелец: . Дата публикации: 2013-04-25.

DELAY LOCKED LOOP

Номер патента: US20130120186A1. Автор: Ginsburg Brian P.,Rentala Vijay B.,Ramaswamy Srinath M.,Haroun Baher S.,Seok Eunyoung. Владелец: TEXAS INSTRUMENTS INCORPORATED. Дата публикации: 2013-05-16.

DUTY CYCLE CORRECTION CIRCUIT AND DELAY LOCKED LOOP CIRCUIT INCLUDING THE SAME

Номер патента: US20130154702A1. Автор: KIM Ki Han,KOO Ja Beom. Владелец: SK HYNIX INC.. Дата публикации: 2013-06-20.

FILTERING CIRCUIT, PHASE IDENTITY DETERMINATION CIRCUIT AND DELAY LOCKED LOOP

Номер патента: US20130162311A1. Автор: KWON Dae-Han,Kim Yong-Ju,Song Taek-Sang. Владелец: . Дата публикации: 2013-06-27.

Delay Lock Loop Circuit and Method

Номер патента: US20130200932A1. Автор: Yang Tzu-Cheng,Lee Chien-Hsi. Владелец: . Дата публикации: 2013-08-08.

CIRCUITS AND METHODS TO GUARANTEE LOCK IN DELAY LOCKED LOOPS AND AVOID HARMONIC LOCKING

Номер патента: US20130271193A1. Автор: Keith Colby. Владелец: INTERSIL AMERICAS LLC. Дата публикации: 2013-10-17.

DELAY-LOCKED LOOP

Номер патента: US20130314135A1. Автор: CHOI Hoon. Владелец: SK HYNIX INC.. Дата публикации: 2013-11-28.

Low Power Oversampling With Reduced-Architecture Delay Locked Loop

Номер патента: US20130342249A1. Автор: Yang Wei-Lien. Владелец: . Дата публикации: 2013-12-26.

Power Savings Apparatus and Method for Memory Device Using Delay Locked Loop

Номер патента: US20140040587A1. Автор: HASAN Qamrul,ZITLAW Clifford,ROSNER Stephan,DUBOIS Sylvain. Владелец: SPANSION LLC. Дата публикации: 2014-02-06.

GUIDED WAVE RADAR DELAY LOCK LOOP CIRCUIT

Номер патента: US20140125513A1. Автор: Sussman Timothy S.. Владелец: MAGNETROL INTERNATIONAL, INCORPORATED. Дата публикации: 2014-05-08.

Digital pulse width modulator based on digital delayed-locked loop (DLL)

Номер патента: CN102394643B. Автор: 王青,梁雷,孙伟锋,陆生礼,时龙兴,徐申. Владелец: SOUTHEAST UNIVERSITY. Дата публикации: 2013-04-03.

Delay lock loop for spread spectrum signal detection

Номер патента: JPS6215947A. Автор: Junichiro Oshio,大塩 順一郎. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 1987-01-24.

Delay-locked loop and duty ratio correcting circuit

Номер патента: CN104283550A. Автор: 亚历山大. Владелец: Shandong Sinochip Semiconductors Co Ltd. Дата публикации: 2015-01-14.

Delay lock-loop circuit and quick lock-in algorithm

Номер патента: CN102394640A. Автор: 黄凯,时龙兴,蔡志匡,眭莉莉. Владелец: WUXI DONGJI ELECTRONIC CO Ltd. Дата публикации: 2012-03-28.

A time-delay chain control code self-adaptive rapid delay lock loop

Номер патента: CN103684437A. Автор: 张丹丹,朱文锐,杨海钢,高丽江,陈柱佳. Владелец: Institute of Electronics of CAS. Дата публикации: 2014-03-26.

Lock/unlock detection circuit for delay locked loop

Номер патента: JPS6384219A. Автор: Hirotaka Namioka,浪岡 博孝. Владелец: Kenwood KK. Дата публикации: 1988-04-14.

Delay-locked loop adopting novel error lock detection circuit

Номер патента: CN105071799A. Автор: 李文波,吴金,孙伟锋,张有志,郑丽霞,江琦,赵荣琦. Владелец: SOUTHEAST UNIVERSITY. Дата публикации: 2015-11-18.

Single-ended negative feedback charge pump for delay locked loop

Номер патента: CN107565961B. Автор: 高静,徐江涛,聂凯明,史再峰,赵希阳. Владелец: TIANJIN UNIVERSITY. Дата публикации: 2020-10-30.

Digital delay line circuit and delay locked loop circuit

Номер патента: CN102468843A. Автор: 胡胜发,梁仁光. Владелец: Anyka Guangzhou Microelectronics Technology Co Ltd. Дата публикации: 2012-05-23.

High-speed DLL (Delay-locked loop)

Номер патента: CN203563053U. Автор: 刘成,亚历山大. Владелец: Xian Sinochip Semiconductors Co Ltd. Дата публикации: 2014-04-23.

The adaptive quick delay-lock loop of time delay chain control code

Номер патента: CN103684437B. Автор: 张丹丹,朱文锐,杨海钢,高丽江,陈柱佳. Владелец: Institute of Electronics of CAS. Дата публикации: 2016-08-10.

Delay-locked loop

Номер патента: TWI452842B. Автор: Chih Hsien Lin,Chih Wei Mu,Ming Shih Yu. Владелец: Faraday Tech Corp. Дата публикации: 2014-09-11.

Delay locked loop circuit

Номер патента: JPH1117529A. Автор: Yoshinori Haraguchi,嘉典 原口. Владелец: NEC Corp. Дата публикации: 1999-01-22.

Baseband delay lock loop device

Номер патента: JP2773082B2. Автор: 年春 小島. Владелец: Mitsubishi Electric Corp. Дата публикации: 1998-07-09.

It is a kind of that there is the delay locked loop circuit for starting control function

Номер патента: CN104601166B. Автор: 张兴,王源,贾嵩,刘跃全. Владелец: PEKING UNIVERSITY. Дата публикации: 2017-08-25.

Multiphase delay locking loop

Номер патента: CN105634474A. Автор: 李天健,郑又文. Владелец: EUREKA MICROELECTRONICS Inc. Дата публикации: 2016-06-01.

Time-delay locking loop

Номер патента: CN1983815A. Автор: 晏颖. Владелец: Shanghai Hua Hong NEC Electronics Co Ltd. Дата публикации: 2007-06-20.

All digital fast-lock self-calibrated multiphase delay-locked loop

Номер патента: TWI376879B. Автор: Wei Hwang,Li Pu Chuang,Ming Hung Chang. Владелец: Univ Nat Chiao Tung. Дата публикации: 2012-11-11.

Delay-locked loop device capable of anti-false-locking and related methods

Номер патента: TWI279087B. Автор: Ming-Shih Yu,Song-Rong Han. Владелец: Faraday Tech Corp. Дата публикации: 2007-04-11.

Delay-locked loop having multiphase output

Номер патента: TW200635229A. Автор: Po-Jen Huang,zhen-hao Zhang. Владелец: Univ Nat Chunghsing. Дата публикации: 2006-10-01.

Delay-locked loop device capable of anti-false-locking

Номер патента: TWI234933B. Автор: Yuh-Kuang Tseng,Ming-Shih Yu. Владелец: Faraday Tech Corp. Дата публикации: 2005-06-21.

Delay locked loop with multi-phases

Номер патента: TWI296879B. Автор: KO Myeong-Lyong. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-05-11.

Delay line and delay lock loop

Номер патента: TWI329994B. Автор: Liu Zhangding,Qu Jingran. Владелец: Via Tech Inc. Дата публикации: 2010-09-01.