• Главная
  • HARDWARE BASED ACCELERATOR FOR MEMORY SUB-SYSTEM OPERATIONS

HARDWARE BASED ACCELERATOR FOR MEMORY SUB-SYSTEM OPERATIONS

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Adaptive integrity scan in a memory sub-system

Номер патента: US20240062834A1. Автор: Li-Te Chang,Zhenming Zhou,Murong Lang. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US20220139460A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US11817152B2. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2023-11-14.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US20220406381A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-12-22.

Generating embedded data in memory cells in a memory sub-system

Номер патента: WO2022094423A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-05-05.

MEMORY SUB-SYSTEM RETIREMENT DETERMINATION

Номер патента: US20220050618A1. Автор: Chen Mikai,Lang Murong,Zhou Zhenming. Владелец: . Дата публикации: 2022-02-17.

Elastic buffer for media management of a memory sub-system

Номер патента: US20210191646A1. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Hardware based status collector acceleration engine for memory sub-system operations

Номер патента: US20210019089A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

Hardware based status collector acceleration engine for memory sub-system operations

Номер патента: US20220283744A1. Автор: Wei Wang,Fangfang Zhu,Jiangli Zhu,Ying Tai. Владелец: Micron Technology Inc. Дата публикации: 2022-09-08.

Hardware based status collector acceleration engine for memory sub-system operations

Номер патента: US12019915B2. Автор: Wei Wang,Fangfang Zhu,Jiangli Zhu,Ying Tai. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

Test Memory Sub-Systems through Validation of Responses to Proof of Space Challenges

Номер патента: US20240220132A1. Автор: Luca Bert,Joseph Harold Steinmetz. Владелец: Micron Technology Inc. Дата публикации: 2024-07-04.

Test memory sub-systems through validation of responses to proof of space challenges

Номер патента: US11941254B2. Автор: Luca Bert,Joseph Harold Steinmetz. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Managing threshold voltage drift based on operating characteristics of a memory sub-system

Номер патента: US20210064277A1. Автор: Zhenming Zhou,Murong Lang. Владелец: Micron Technology Inc. Дата публикации: 2021-03-04.

Accessible accumulated memory temperature readings in a memory sub-system

Номер патента: US20200073577A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2020-03-05.

Accessible accumulated memory temperature readings in a memory sub-system

Номер патента: EP3847551A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-07-14.

Memory sub-system for memory cell in-field touch-up

Номер патента: US20240152279A1. Автор: Akira Goda,Huai-Yuan Tseng,Pitamber Shukla. Владелец: Micron Technology Inc. Дата публикации: 2024-05-09.

MANAGING SUB-BLOCK ERASE OPERATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210202009A1. Автор: XU Yunfei,Chen Hong-Yan,Iwasaki Tomoko Ogura,Yu Erwin E.,Kavalipurapu Kalyan Chakravarthy. Владелец: . Дата публикации: 2021-07-01.

Input/Output Size Control between a Host System and a Memory Sub-System

Номер патента: US20220083276A1. Автор: Ish Mark,Subbarao Sanjay. Владелец: . Дата публикации: 2022-03-17.

Input/Output Size Control between a Host System and a Memory Sub-System

Номер патента: US20200356307A1. Автор: Ish Mark,Subbarao Sanjay. Владелец: . Дата публикации: 2020-11-12.

GENERATING EMBEDDED DATA IN MEMORY CELLS IN A MEMORY SUB-SYSTEM

Номер патента: US20220139460A1. Автор: Liikanen Bruce A.,Koudele Larry J.,SHEPEREK Michael. Владелец: . Дата публикации: 2022-05-05.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US20220406381A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-12-22.

Read sample offset bit determination using most probably decoder logic in a memory sub-system

Номер патента: US11288009B2. Автор: Bruce A. Liikanen,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-03-29.

Memory sub-system management of firmware block record and device block record

Номер патента: US11847065B2. Автор: Peng Xu,Jung Sheng Hoei,Mark Ish,Jiangang WU,Qisong Lin. Владелец: Micron Technology Inc. Дата публикации: 2023-12-19.

Memory sub-system management of firmware block record and device block record

Номер патента: US20210240635A1. Автор: Peng Xu,Jung Sheng Hoei,Mark Ish,Jiangang WU,Qisong Lin. Владелец: Micron Technology Inc. Дата публикации: 2021-08-05.

Hardware based accelerator for memory sub-system operations

Номер патента: WO2021011237A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-01-21.

Scanning techniques for a media-management operation of a memory sub-system

Номер патента: US20210064248A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-03-04.

Scanning techniques for a media-management operation of a memory sub-system

Номер патента: US20220326856A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2022-10-13.

Scanning techniques for a media-management operation of a memory sub-system

Номер патента: US11782606B2. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-10-10.

Timed data transfer between a host system and a memory sub-system

Номер патента: US12045168B2. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2024-07-23.

Timed data transfer between a host system and a memory sub-system

Номер патента: US20240370373A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2024-11-07.

Power loss protection in memory sub-systems

Номер патента: US12061543B2. Автор: Andrew M. Kowles. Владелец: Micron Technology Inc. Дата публикации: 2024-08-13.

Data recovery based on parity data in a memory sub-system

Номер патента: US12066892B2. Автор: Amit Bhardwaj,Naveen Bolisetty,Suman Kumari. Владелец: Micron Technology Inc. Дата публикации: 2024-08-20.

Timed Data Transfer between a Host System and a Memory Sub-System

Номер патента: US20210374060A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2021-12-02.

Estimating the temperature of a memory sub-system

Номер патента: WO2020117600A1. Автор: Jui-Yao Yang,William Akin,David A. Holmstrom. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-06-11.

Data block switching at a memory sub-system

Номер патента: US20210191852A1. Автор: Peter Feeley,Kishore Kumar Muchherla,Sampath K. Ratnam,Kevin R. Brandt,Cory M. Steinmetz. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

MEMORY SUB-SYSTEM LOG SYNCHRONIZATION

Номер патента: US20210181978A1. Автор: Van Sickle Gary R.,Sloat Jacob,Benjamin Keith A.. Владелец: . Дата публикации: 2021-06-17.

MANAGEMENT OF PEAK CURRENT OF MEMORY DIES IN A MEMORY SUB-SYSTEM

Номер патента: US20210349663A1. Автор: Yu Liang,Rori Fulvio,Aglubat John Paul. Владелец: . Дата публикации: 2021-11-11.

Tracking charge loss in memory sub-systems

Номер патента: US11923031B2. Автор: Guang SHEN. Владелец: Micron Technology Inc. Дата публикации: 2024-03-05.

Tracking charge loss in memory sub-systems

Номер патента: US20230017602A1. Автор: Guang SHEN. Владелец: Micron Technology Inc. Дата публикации: 2023-01-19.

Voltage based combining of block families for memory devices

Номер патента: US20220350488A1. Автор: Kishore Kumar Muchherla,Shane Nowell,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-11-03.

Voltage based combining of block families for memory devices

Номер патента: US20220155955A1. Автор: Kishore Kumar Muchherla,Shane Nowell,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-05-19.

Voltage based combining of block families for memory devices

Номер патента: US11768619B2. Автор: Kishore Kumar Muchherla,Shane Nowell,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2023-09-26.

Voltage based combining of block families for memory devices

Номер патента: EP4002366A1. Автор: Kishore Kumar Muchherla,Shane Nowell,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-05-25.

Memory sub-system storage mode control

Номер патента: US12014088B2. Автор: Thomas Pratt. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Tracking charge loss in memory sub-systems

Номер патента: US20240242774A1. Автор: Guang SHEN. Владелец: Micron Technology Inc. Дата публикации: 2024-07-18.

Generating error checking data for error detection during modification of data in a memory sub-system

Номер патента: US20210011799A1. Автор: Ning Chen,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2021-01-14.

Decision for executing full-memory refresh during memory sub-system power-on stage

Номер патента: US11756635B2. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

READ SAMPLE OFFSET BIT DETERMINATION IN A MEMORY SUB-SYSTEM

Номер патента: US20210011656A1. Автор: Liikanen Bruce A.,SHEPEREK Michael. Владелец: . Дата публикации: 2021-01-14.

DECISION FOR EXECUTING FULL-MEMORY REFRESH DURING MEMORY SUB-SYSTEM POWER-ON STAGE

Номер патента: US20210012845A1. Автор: Shen Zhenlei,Xie Tingjun,Zhou Zhenming. Владелец: . Дата публикации: 2021-01-14.

ENHANCED BLOCK MANAGEMENT FOR A MEMORY SUB-SYSTEM

Номер патента: US20200019459A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2020-01-16.

MINIMIZING PERFORMANCE DEGRADATION DUE TO REFRESH OPERATIONS IN MEMORY SUB-SYSTEMS

Номер патента: US20190026028A1. Автор: Suh Jungwon,CHUN Dexter Tamio,Lo Michael Hawjing. Владелец: . Дата публикации: 2019-01-24.

Memory sub-system storage mode control

Номер патента: US20220050627A1. Автор: Thomas Pratt. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

MANAGING THRESHOLD VOLTAGE DRIFT BASED ON OPERATING CHARACTERISTICS OF A MEMORY SUB-SYSTEM

Номер патента: US20210064277A1. Автор: Lang Murong,Zhou Zhenming. Владелец: . Дата публикации: 2021-03-04.

ENHANCED BLOCK MANAGEMENT FOR A MEMORY SUB-SYSTEM

Номер патента: US20220083421A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2022-03-17.

Pulse amplitude modulation (pam) for multi-host support in a memory sub-system

Номер патента: US20220137857A1. Автор: Alex MOHANDAS. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

Memory sub-system storage mode control

Номер патента: US11416177B2. Автор: Thomas Pratt. Владелец: Micron Technology Inc. Дата публикации: 2022-08-16.

Decision for executing full-memory refresh during memory sub-system power-on stage

Номер патента: US11404131B2. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2022-08-02.

Generating error checking data for error detection during modification of data in a memory sub-system

Номер патента: US11645147B2. Автор: Ning Chen,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2023-05-09.

Accessible accumulated memory temperature readings in a memory sub-system

Номер патента: EP3847551A4. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-05-18.

Reuse of bad blocks for tasks in a memory sub-system

Номер патента: US20230333762A1. Автор: Robert Mason,Scott Anthony Stoller,Pitamber Shukla,Stuart A. Bell,Dennis J. Borgonos. Владелец: Micron Technology Inc. Дата публикации: 2023-10-19.

Memory sub-system lun bypassing

Номер патента: WO2024045113A1. Автор: Meng Wei. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-03-07.

Request control for memory sub-systems

Номер патента: US20230214155A1. Автор: Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-07-06.

Request control for memory sub-systems

Номер патента: US20230067576A1. Автор: Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Pre-fetch for memory sub-system with cache

Номер патента: US20210157733A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-05-27.

Aggregating log data to a redundant die of a memory sub-system

Номер патента: US20240311040A1. Автор: Meng Wei,YUE Wei,Dahai Tian. Владелец: Micron Technology Inc. Дата публикации: 2024-09-19.

Enabling multiple data capacity modes at a memory sub-system

Номер патента: US20230359398A1. Автор: Fangfang Zhu,Ying Yu Tai,Jiangli Zhu,Chih-kuo Kao. Владелец: Micron Technology Inc. Дата публикации: 2023-11-09.

Memory sub-system command fencing

Номер патента: US11941291B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Memory sub-system command fencing

Номер патента: US20240231703A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Interruption of program operations at a memory sub-system

Номер патента: US11803321B2. Автор: Jung Sheng Hoei,Horia C. Simionescu,Peng-Cheng Chen,Rohitkumar Makhija. Владелец: Micron Technology Inc. Дата публикации: 2023-10-31.

Interruption of program operations at a memory sub-system

Номер патента: US20200210098A1. Автор: Jung Sheng Hoei,Horia C. Simionescu,Peng-Cheng Chen,Rohitkumar Makhija. Владелец: Micron Technology Inc. Дата публикации: 2020-07-02.

Interruption of program operations at a memory sub-system

Номер патента: US20210173585A1. Автор: Jung Sheng Hoei,Horia C. Simionescu,Peng-Cheng Chen,Rohitkumar Makhija. Владелец: Micron Technology Inc. Дата публикации: 2021-06-10.

Managing an adjustable write-to-read delay of a memory sub-system

Номер патента: US20220027077A1. Автор: Wei Wang,Tingjun Xie,Jiangli Zhu,Zhenming Zhou,Frederick Adi,Murong Lang. Владелец: Micron Technology Inc. Дата публикации: 2022-01-27.

Resource management for memory die-specific operations

Номер патента: US20210287750A1. Автор: Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2021-09-16.

Temperature-based media management for memory components

Номер патента: US11768615B1. Автор: Ying Yu Tai,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-09-26.

Temperature-based media management for memory components

Номер патента: US20230400993A1. Автор: Ying Yu Tai,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-12-14.

Dedicated design for testability paths for memory sub-system controller

Номер патента: US20210271414A1. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2021-09-02.

Remapping bad blocks in a memory sub-system

Номер патента: US20240256132A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-08-01.

Memory sub-system using partial superblocks

Номер патента: EP4396667A1. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj. Владелец: Micron Technology Inc. Дата публикации: 2024-07-10.

Memory sub-system lun bypassing

Номер патента: US20240345946A1. Автор: Meng Wei. Владелец: Micron Technology Inc. Дата публикации: 2024-10-17.

Timed Data Transfer between a Host System and a Memory Sub-System

Номер патента: US20200356484A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2020-11-12.

Management of peak current of memory dies in a memory sub-system

Номер патента: US11681474B2. Автор: Liang Yu,Fulvio Rori,John Paul Aglubat. Владелец: Micron Technology Inc. Дата публикации: 2023-06-20.

Accelerated read translation path in memory sub-system

Номер патента: US20220214830A1. Автор: Johnny A. LAM. Владелец: Micron Technology Inc. Дата публикации: 2022-07-07.

Configuring partitions of a memory sub-system for different data

Номер патента: US20210173577A1. Автор: Poorna Kale. Владелец: Micron Technology Inc. Дата публикации: 2021-06-10.

Memory sub-system write sequence track

Номер патента: US11841794B2. Автор: Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2023-12-12.

Memory sub-system write sequence track

Номер патента: US20240086316A1. Автор: Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2024-03-14.

MEMORY SUB-SYSTEM CODEWORD QUALITY METRICS STREAMING

Номер патента: US20200019460A1. Автор: Cadloni Gerald L.. Владелец: . Дата публикации: 2020-01-16.

DYNAMIC BACKGROUND SCAN OPTIMIZATION IN A MEMORY SUB-SYSTEM

Номер патента: US20200117387A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.,Koudele Larry J.,SHEPEREK Michael,Chew Francis. Владелец: . Дата публикации: 2020-04-16.

PERFORMING AN ON DEMAND REFRESH OPERATION OF A MEMORY SUB-SYSTEM

Номер патента: US20200135264A1. Автор: BRADY MICHAEL T.. Владелец: . Дата публикации: 2020-04-30.

DYNAMIC BACKGROUND SCAN OPTIMIZATION IN A MEMORY SUB-SYSTEM

Номер патента: US20210181993A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.,Koudele Larry J.,SHEPEREK Michael,Chew Francis. Владелец: . Дата публикации: 2021-06-17.

PERFORMING AN ON DEMAND REFRESH OPERATION OF A MEMORY SUB-SYSTEM

Номер патента: US20200335153A1. Автор: BRADY MICHAEL T.. Владелец: . Дата публикации: 2020-10-22.

Power loss protection in memory sub-systems

Номер патента: US10725912B2. Автор: Andrew M. Kowles. Владелец: Micron Technology Inc. Дата публикации: 2020-07-28.

Memory sub-system codeword quality metrics streaming

Номер патента: US11138068B2. Автор: Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-10-05.

Enhanced block management for a memory sub-system

Номер патента: US11188416B2. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-11-30.

Management of parity data in a memory sub-system

Номер патента: US11630725B2. Автор: Amit Bhardwaj,Naveen Bolisetty,Suman Kumari. Владелец: Micron Technology Inc. Дата публикации: 2023-04-18.

Memory sub-system using partial superblocks

Номер патента: WO2023034140A1. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-09.

Data recovery based on parity data in a memory sub-system

Номер патента: US20230214298A1. Автор: Amit Bhardwaj,Naveen Bolisetty,Suman Kumari. Владелец: Micron Technology Inc. Дата публикации: 2023-07-06.

Performing an on demand refresh operation of a memory sub-system

Номер патента: US20220238152A1. Автор: Michael T. Brady. Владелец: Micron Technology Inc. Дата публикации: 2022-07-28.

Memory sub-system using partial superblocks

Номер патента: US11934268B2. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj. Владелец: Micron Technology Inc. Дата публикации: 2024-03-19.

Memory sub-system refresh

Номер патента: US11934690B2. Автор: Tao Liu,Jianmin Huang,Ting Luo. Владелец: Micron Technology Inc. Дата публикации: 2024-03-19.

Memory sub-system memory bank search component

Номер патента: US11960754B2. Автор: Brian Toronyi,Chandrakanth Rapalli,Revanth Kamaraj,Balwinder Pal Sethi,Trapti Jain,Madhu. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Performing an on demand refresh operation of a memory sub-system

Номер патента: EP3874503A1. Автор: Michael T. Brady. Владелец: Micron Technology Inc. Дата публикации: 2021-09-08.

Performing an on demand refresh operation of a memory sub-system

Номер патента: WO2020092642A1. Автор: Michael T. Brady. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-05-07.

Performing an on demand refresh operation of a memory sub-system

Номер патента: EP3874503A4. Автор: Michael T. Brady. Владелец: Micron Technology Inc. Дата публикации: 2022-08-03.

Intelligent Allocation of Read and Write Buffers in Memory Sub-Systems

Номер патента: US20240330172A1. Автор: Poorna Kale,Saideep Tiku. Владелец: Micron Technology Inc. Дата публикации: 2024-10-03.

Memory Sub-Systems with Separate Paths for Applications to Access Memory Cells

Номер патента: US20240329883A1. Автор: Poorna Kale,Saideep Tiku. Владелец: Micron Technology Inc. Дата публикации: 2024-10-03.

Data logging sub-system for memory sub-system controller

Номер патента: US20230090519A1. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2023-03-23.

Data logging sub-system for memory sub-system controller

Номер патента: US11726698B2. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2023-08-15.

Data logging sub-system for memory sub-system controller

Номер патента: US20210271408A1. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2021-09-02.

Performance control for a memory sub-system

Номер патента: US20240192866A1. Автор: Peng Xu,Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2024-06-13.

Command batching for a memory sub-system

Номер патента: US20210278985A1. Автор: Ning Zhao,Yun Li,Scheheresade Virani,John Paul Traver,Tom Victor Maria Geukens. Владелец: Micron Technology Inc. Дата публикации: 2021-09-09.

Wear leveling based on sub-group write counts in a memory sub-system

Номер патента: US11789861B2. Автор: Ning Chen,Fangfang Zhu,Paul Stonelake,Alex Tang. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Trim value loading management in a memory sub-system

Номер патента: US20220113890A1. Автор: Steven Michael Kientz,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-04-14.

Memory sub-system data loss prediction

Номер патента: US11733910B2. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Memory sub-system performance shaping including adding a delay to particular data traffic

Номер патента: US11630579B2. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2023-04-18.

Data erasure in memory sub-systems

Номер патента: US11775198B2. Автор: Kevin R Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2023-10-03.

Testing operations for memory systems

Номер патента: US12067257B2. Автор: Yuan He,Sujeet V. Ayyapureddi. Владелец: Micron Technology Inc. Дата публикации: 2024-08-20.

Emulating memory sub-systems that have different performance characteristics

Номер патента: US11861193B2. Автор: Jacob Mulamootil Jacob,Steven Moyer,John M. Groves. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Performance control for a memory sub-system

Номер патента: US11899948B2. Автор: Peng Xu,Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Zone block staging component for a memory sub-system with zoned namespace

Номер патента: US20240028239A1. Автор: Luca Bert,Kumar VKH Kanteti. Владелец: Micron Technology Inc. Дата публикации: 2024-01-25.

Enabling stripe-based operations for error recovery at a memory sub-system

Номер патента: US11775179B2. Автор: Fangfang Zhu,Jiangli Zhu,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2023-10-03.

Memory sub-system data loss prediction

Номер патента: US20230066851A1. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Memory sub-system-bounded memory function

Номер патента: US20220050624A1. Автор: Robert Walker,Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

Memory sub-system-bounded memory function

Номер патента: US20210157510A1. Автор: Robert Walker,Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-05-27.

Memory sub-system performance shaping

Номер патента: US20210255768A1. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2021-08-19.

Memory sub-system performance shaping

Номер патента: US20230214120A1. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2023-07-06.

Memory sub-system performance shaping including controlling data traffic

Номер патента: US12014048B2. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Trim value loading management in a memory sub-system

Номер патента: US11914890B2. Автор: Steven Michael Kientz,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Data erasure in memory sub-systems

Номер патента: US20200104068A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2020-04-02.

Data erasure in memory sub-systems

Номер патента: EP3861428A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2021-08-11.

Data erasure in memory sub-systems

Номер патента: US20200218467A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2020-07-09.

Improved handling of host-initiated requests in memory sub-systems

Номер патента: WO2021021905A1. Автор: Suresh Rajgopal,Marc S. Hamilton. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-02-04.

Power management based on detected voltage parameter levels in a memory sub-system

Номер патента: US20210334020A1. Автор: Liang Yu,William C. Filipiak. Владелец: Micron Technology Inc. Дата публикации: 2021-10-28.

Power management based on detected voltage parameter levels in a memory sub-system

Номер патента: WO2021216784A1. Автор: Liang Yu,William C. Filipiak. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-10-28.

Remapping bad blocks in a memory sub-system

Номер патента: US20220319622A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2022-10-06.

Application of dynamic trim strategy in a die-protection memory sub-system

Номер патента: US11989107B2. Автор: Tingjun Xie,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2024-05-21.

Application of dynamic trim strategy in a die-protection memory sub-system

Номер патента: US20210042200A1. Автор: Tingjun Xie,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2021-02-11.

Asynchronous power loss handling approach for a memory sub-system

Номер патента: US11914876B2. Автор: Michael G. Miller. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Maintaining data consistency in a memory sub-system that uses hybrid wear leveling operations

Номер патента: US20210096986A1. Автор: Ning Chen,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-04-01.

Maintaining data consistency in a memory sub-system that uses hybrid wear leveling operations

Номер патента: US11874769B2. Автор: Ning Chen,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-16.

Enabling stripe-based operations for error recovery at a memory sub-system

Номер патента: US20230409210A1. Автор: Fangfang Zhu,Jiangli Zhu,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2023-12-21.

Checking status of multiple memory dies in a memory sub-system

Номер патента: WO2022011312A1. Автор: Ali Mohammadzadeh,Dheeraj Srinivasan. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-01-13.

Logic based read sample offset in a memory sub-system

Номер патента: US11983065B2. Автор: Bruce A. Liikanen,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-05-14.

Data erasure in memory sub-systems

Номер патента: US20220075549A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

Cache read context switching in a memory sub-system

Номер патента: US11886346B2. Автор: Umberto Siciliani,Giuseppe D'Eliseo,Carminantonio Manganelli,Anna Scalesse. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Namespace management for memory sub-systems

Номер патента: US20230350798A1. Автор: Mark Ish,Alexei Frolikov. Владелец: Micron Technology Inc. Дата публикации: 2023-11-02.

Firmware power up sequencing in memory sub-systems

Номер патента: US20230064014A1. Автор: Venkata Naga Lakshman Pasala,Ximin Shan,Noorshaheen Mavungal Noorudheen. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Firmware power up sequencing in memory sub-systems

Номер патента: US20240248623A1. Автор: Venkata Naga Lakshman Pasala,Ximin Shan,Noorshaheen Mavungal Noorudheen. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

Separate cores for media management of a memory sub-system

Номер патента: US12001330B2. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2024-06-04.

Separate cores for media management of a memory sub-system

Номер патента: US20240281372A1. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Host defined zone group configuration at a memory sub-system

Номер патента: US12105970B2. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-10-01.

Firmware power up sequencing in memory sub-systems

Номер патента: US11977755B2. Автор: Venkata Naga Lakshman Pasala,Ximin Shan,Noorshaheen Mavungal Noorudheen. Владелец: Micron Technology Inc. Дата публикации: 2024-05-07.

Separate cores for media management of a memory sub-system

Номер патента: US20220171702A1. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2022-06-02.

Priority scheduling in queues to access cache data in a memory sub-system

Номер патента: US12007917B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-06-11.

Memory sub-system data retention via refresh

Номер патента: US11868224B2. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Memory sub-system temperature regulation

Номер патента: EP4078583A1. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2022-10-26.

Memory sub-system temperature regulation

Номер патента: WO2021126498A1. Автор: Jacob Sloat. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-06-24.

Memory sub-system temperature regulation by modifying a data parameter

Номер патента: US11809721B2. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Memory sub-system address mapping

Номер патента: US11842059B2. Автор: Robert M. Walker. Владелец: Micron Technology Inc. Дата публикации: 2023-12-12.

Pre-shutdown media management operation for vehicle memory sub-system

Номер патента: US11687260B2. Автор: Minjian Wu. Владелец: Micron Technology Inc. Дата публикации: 2023-06-27.

Memory sub-system data retention via refresh

Номер патента: US20230062129A1. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Quality of service control of logical devices for a memory sub-system

Номер патента: US20220237133A1. Автор: Xiaodong Wang,Horia C. Simionescu,Venkata Yaswanth Raparti. Владелец: Micron Technology Inc. Дата публикации: 2022-07-28.

Redundancy metadata media management at a memory sub-system

Номер патента: US11860732B2. Автор: Fangfang Zhu,Juane LI,Seungjune Jeon,Yueh-Hung Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Coherency issue resolution in logical to physical page translation in a memory sub-system

Номер патента: US20210181966A1. Автор: Peng Xu,Yun Li,Jiangang WU. Владелец: Micron Technology Inc. Дата публикации: 2021-06-17.

Quality of service control of logical devices for a memory sub-system

Номер патента: WO2021138576A1. Автор: Xiaodong Wang,Horia C. Simionescu,Venkata Yaswanth Raparti. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-07-08.

Quality of service control of logical devices for a memory sub-system

Номер патента: US20210200703A1. Автор: Xiaodong Wang,Horia C. Simionescu,Venkata Yaswanth Raparti. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Abnormal condition detection based on temperature monitoring of memory dies of a memory sub-system

Номер патента: US20220019375A1. Автор: Jiangli Zhu,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2022-01-20.

Idle mode temperature control for memory systems

Номер патента: US12039189B2. Автор: Francesco Basso,Francesco Falanga,Massimo Iaculo,Antonino Pollio. Владелец: Micron Technology Inc. Дата публикации: 2024-07-16.

Quick activate for memory sensing

Номер патента: US20210149573A1. Автор: Kevin T. Majerus. Владелец: Micron Technology Inc. Дата публикации: 2021-05-20.

Quick activate for memory sensing

Номер патента: US20220011957A1. Автор: Kevin T. Majerus. Владелец: Micron Technology Inc. Дата публикации: 2022-01-13.

Active input/output expander of a memory sub-system

Номер патента: US11132292B2. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2021-09-28.

Active input/output expander of a memory sub-system

Номер патента: US20210173771A1. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2021-06-10.

Active input/output expander of a memory sub-system

Номер патента: US20210406172A1. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2021-12-30.

Active input/output expander of a memory sub-system

Номер патента: US11675696B2. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2023-06-13.

Memory sub-system and computing system including the same

Номер патента: US20140013066A1. Автор: Dong-Hwi Kim,Sun-Young Lim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2014-01-09.

Hardware-based read sample averaging

Номер патента: US11341998B1. Автор: Zheng Wu,Marcus Marrow,Jason Bellorado. Владелец: SEAGATE TECHNOLOGY LLC. Дата публикации: 2022-05-24.

Systems and methods for memory system management based on thermal information of a memory system

Номер патента: US09767012B2. Автор: David A. Roberts,Robert Walker. Владелец: Micron Technology Inc. Дата публикации: 2017-09-19.

Refresh and access modes for memory

Номер патента: US20240086338A1. Автор: Nathaniel J. Meier. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-03-14.

Data invalidation for memory

Номер патента: WO2022251777A1. Автор: Simon J. Lovett,Daniele Vimercati. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-12-01.

Data invalidation for memory

Номер патента: EP4348431A1. Автор: Simon J. Lovett,Daniele Vimercati. Владелец: Micron Technology Inc. Дата публикации: 2024-04-10.

Inverse erase for memory components

Номер патента: US20240361945A1. Автор: Zhongguang Xu,Ronit Roneel Prakash. Владелец: Micron Technology Inc. Дата публикации: 2024-10-31.

Configurable buffered i/o for memory systems

Номер патента: US20230359390A1. Автор: Suresh Rajgopal,Dustin J. Carter,Jose Rey C. De Luna,Jeremy Wayne Butterfield. Владелец: Micron Technology Inc. Дата публикации: 2023-11-09.

PRE-FETCH FOR MEMORY SUB-SYSTEM WITH CACHE

Номер патента: US20210157733A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

Efficient command fetching in a memory sub-system

Номер патента: US12131066B2. Автор: Eldhose Peter. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Managing command completion notification pacing in a memory sub-system

Номер патента: US20240069807A1. Автор: Venkat R. GADDAM,Prateek Sharma,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Efficient command fetching in a memory sub-system

Номер патента: US20230409239A1. Автор: Eldhose Peter. Владелец: Micron Technology Inc. Дата публикации: 2023-12-21.

Loading media settings from on-media locations in a memory sub-system

Номер патента: WO2021061529A1. Автор: Scott Anthony Stoller,Douglas Eugene Majerus,Brent Carl Byron. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-04-01.

CHECKING STATUS OF MULTIPLE MEMORY DIES IN A MEMORY SUB-SYSTEM

Номер патента: US20220011970A1. Автор: De Santis Luca,Nubile Luca. Владелец: . Дата публикации: 2022-01-13.

MEMORY SUB-SYSTEMS INCLUDING MEMORY DEVICES OF VARIOUS LATENCIES AND CAPACITIES

Номер патента: US20220019379A1. Автор: Bert Luca. Владелец: . Дата публикации: 2022-01-20.

ARBITER CIRCUIT FOR COMMANDS FROM MULTIPLE PHYSICAL FUNCTIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210019085A1. Автор: TAI YING YU,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

UNMAP FOR COARSE MAPPING MEMORY SUB-SYSTEM

Номер патента: US20210019088A1. Автор: TAI YING YU,Chen Ning,Zhu Fangfang,Zhu Jiangli,Tang Alex. Владелец: . Дата публикации: 2021-01-21.

MEMORY SUB-SYSTEM-BOUNDED MEMORY FUNCTION

Номер патента: US20220050624A1. Автор: Walker Robert,Bavishi Dhawal. Владелец: . Дата публикации: 2022-02-17.

MEMORY SUB-SYSTEM EVENT LOG MANAGEMENT

Номер патента: US20220066679A1. Автор: Tiwari Sanjay,Marquart Todd A.,Guy Adam C.,Hieb Adam J.. Владелец: . Дата публикации: 2022-03-03.

PERFORMING SCRAMBLING OPERATIONS BASED ON A PHYSICAL BLOCK ADDRESS OF A MEMORY SUB-SYSTEM

Номер патента: US20220100416A1. Автор: JEON SEUNGJUNE,Li Juane,Zhu Fangfang,Zhu Jiangli,TAI Ying. Владелец: . Дата публикации: 2022-03-31.

LOADING MEDIA SETTINGS FROM ON-MEDIA LOCATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210089229A1. Автор: Stoller Scott Anthony,Majerus Douglas Eugene,Byron Brent Carl. Владелец: . Дата публикации: 2021-03-25.

Multi-Pass Data Programming in a Memory Sub-System having Multiple Dies and Planes

Номер патента: US20220171574A1. Автор: Williams Steven S.,Ish Mark,Subbarao Sanjay,Maroney John Edward. Владелец: . Дата публикации: 2022-06-02.

MEMORY SUB-SYSTEM-BOUNDED MEMORY FUNCTION

Номер патента: US20210157510A1. Автор: Walker Robert,Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

INTERRUPTION OF PROGRAM OPERATIONS AT A MEMORY SUB-SYSTEM

Номер патента: US20210173585A1. Автор: Hoei Jung Sheng,Simionescu Horia C.,Makhija Rohitkumar,Chen Peng-Cheng. Владелец: . Дата публикации: 2021-06-10.

COHERENCY ISSUE RESOLUTION IN LOGICAL TO PHYSICAL PAGE TRANSLATION IN A MEMORY SUB-SYSTEM

Номер патента: US20210181966A1. Автор: Li Yun,Xu Peng,Wu Jiangang. Владелец: . Дата публикации: 2021-06-17.

ELASTIC BUFFER FOR MEDIA MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20210191646A1. Автор: Bianco Antonio David. Владелец: . Дата публикации: 2021-06-24.

SNAP READ OPTIMIZATION FOR MEDIA MANAGEMENT FOR A MEMORY SUB-SYSTEM

Номер патента: US20210191649A1. Автор: Bianco Antonio David,Bukhari Shakeel Isamohiuddin. Владелец: . Дата публикации: 2021-06-24.

LINKING ACCESS COMMANDS FOR A MEMORY SUB-SYSTEM

Номер патента: US20210191652A1. Автор: Li Yun,Zhao Ning,Virani Scheheresade,Vogel Zachary Andrew Pete. Владелец: . Дата публикации: 2021-06-24.

QUALITY OF SERVICE LEVELS FOR A DIRECT MEMORY ACCESS ENGINE IN A MEMORY SUB-SYSTEM

Номер патента: US20210232517A1. Автор: Bavishi Dhawal,Isenegger Laurent. Владелец: . Дата публикации: 2021-07-29.

INTERRUPTION OF PROGRAM OPERATIONS AT A MEMORY SUB-SYSTEM

Номер патента: US20200210098A1. Автор: Hoei Jung Sheng,Simionescu Horia C.,Makhija Rohitkumar,Chen Peng-Cheng. Владелец: . Дата публикации: 2020-07-02.

COMMAND BATCHING FOR A MEMORY SUB-SYSTEM

Номер патента: US20210278985A1. Автор: Li Yun,Zhao Ning,Virani Scheheresade,Traver John Paul,Geukens Tom Victor Maria. Владелец: . Дата публикации: 2021-09-09.

Multi-Pass Data Programming in a Memory Sub-System having Multiple Dies and Planes

Номер патента: US20200393994A1. Автор: Williams Steven S.,Ish Mark,Subbarao Sanjay,Maroney John Edward. Владелец: . Дата публикации: 2020-12-17.

MEMORY SUB-SYSTEM REFRESH

Номер патента: US20220350521A1. Автор: Liu Tao,Huang Jianmin,Luo Ting. Владелец: . Дата публикации: 2022-11-03.

MANAGING A MODE TO ACCESS A MEMORY COMPONENT OR A LOGIC COMPONENT FOR MACHINE LEARNING COMPUTATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220365693A1. Автор: Kale Poorna. Владелец: . Дата публикации: 2022-11-17.

COMMAND BATCHING FOR A MEMORY SUB-SYSTEM

Номер патента: US20220374159A1. Автор: Li Yun,Zhao Ning,Virani Scheheresade,Traver John Paul,Geukens Tom Victor Maria. Владелец: . Дата публикации: 2022-11-24.

Unmap data pattern for coarse mapping memory sub-system

Номер патента: US11681472B2. Автор: Ning Chen,Fangfang Zhu,Alex Tang,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-06-20.

Memory device status push within memory sub-system

Номер патента: US20230045463A1. Автор: Sundararajan Sankaranarayanan,Chulbum Kim. Владелец: Micron Technology Inc. Дата публикации: 2023-02-09.

Managing thermal throttling in a memory sub-system

Номер патента: WO2023069650A1. Автор: Wei Wang,Horia C. Simionescu,Jiangli Zhu,Venkata Naga Lakshman Pasala,Huapeng G. Guan. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-04-27.

Fragmentation management for memory systems

Номер патента: WO2024129864A1. Автор: Nicola Colella,Nitul Gohain. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-06-20.

Fragmentation management for memory systems

Номер патента: US20240201850A1. Автор: Nicola Colella,Nitul Gohain. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Dynamic zone group configuration at a memory sub-system

Номер патента: US12131041B2. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Bad block mapping based on bad block distribution in a memory sub-system

Номер патента: US20240295977A1. Автор: Jiankun Li,Dahai Tian. Владелец: Micron Technology Inc. Дата публикации: 2024-09-05.

MEMORY SUB-SYSTEM MEDIA MANAGEMENT OPERATION THRESHOLD

Номер патента: US20220066638A1. Автор: Huang Jianmin,Malshe Ashutosh,Luo Xiangang. Владелец: . Дата публикации: 2022-03-03.

MEMORY SUB-SYSTEM MEDIA MANAGEMENT OPERATION THRESHOLD

Номер патента: US20220300160A1. Автор: Huang Jianmin,Malshe Ashutosh,Luo Xiangang. Владелец: . Дата публикации: 2022-09-22.

Hardware-based coherency checking techniques

Номер патента: US20210406182A1. Автор: Yun Li. Владелец: Micron Technology Inc. Дата публикации: 2021-12-30.

Hardware-based coherency checking techniques

Номер патента: US20210279176A1. Автор: Yun Li. Владелец: Micron Technology Inc. Дата публикации: 2021-09-09.

HARDWARE BASED STATUS COLLECTOR ACCELERATION ENGINE FOR MEMORY SUB-SYSTEM OPERATIONS

Номер патента: US20210019089A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

HARDWARE BASED STATUS COLLECTOR ACCELERATION ENGINE FOR MEMORY SUB-SYSTEM OPERATIONS

Номер патента: US20220283744A1. Автор: Wang Wei,Zhu Fangfang,Zhu Jiangli,TAI Ying. Владелец: . Дата публикации: 2022-09-08.

Incomplete superblock management for memory systems

Номер патента: US20240192879A1. Автор: Tomer Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-06-13.

Adaptive media management for memory systems

Номер патента: US20230359356A1. Автор: Ying Yu Tai,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-11-09.

Underfill detection for memory systems

Номер патента: US20240020002A1. Автор: Tomer Eliash,Sead Zildzic, JR.. Владелец: Micron Technology Inc. Дата публикации: 2024-01-18.

Incomplete superblock management for memory systems

Номер патента: US11941276B2. Автор: Tomer Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Incomplete superblock management for memory systems

Номер патента: US20240036752A1. Автор: Tomer Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-02-01.

Arbiter circuit for commands from multiple physical functions in a memory sub-system

Номер патента: US11126375B2. Автор: Jiangli Zhu,Ying Yu Kai. Владелец: Micron Technology Inc. Дата публикации: 2021-09-21.

Optimizing a memory sub-system partition configuration using simulation

Номер патента: US20240281155A1. Автор: Claudio Giaccio,Massimo Iaculo,Angelo Della Monica,Luca Dorato. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Outstanding transaction monitoring for memory sub-systems

Номер патента: US11809710B2. Автор: Robert M. Walker,Dhawal Bavishi,Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Outstanding transaction monitoring for memory sub-systems

Номер патента: US20230098454A1. Автор: Robert M. Walker,Dhawal Bavishi,Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-03-30.

Managing write command execution during a power failure in a memory sub-system

Номер патента: US20240319873A1. Автор: Yoav Weinberg,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-09-26.

DEDICATED DESIGN FOR TESTABILITY PATHS FOR MEMORY SUB-SYSTEM CONTROLLER

Номер патента: US20220100430A1. Автор: Spica Michael Richard. Владелец: . Дата публикации: 2022-03-31.

Maintaining queues for memory sub-systems

Номер патента: WO2021179164A1. Автор: Yun Li,Jiangang WU,James P. CROWLEY,Jing Sang LIU. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-09-16.

Capacity expansion for memory sub-systems

Номер патента: WO2021087226A1. Автор: Edward McGlaughlin. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-05-06.

Memory sub-system addressing for data and additional data portions

Номер патента: US12072761B2. Автор: Daniele Balluchi. Владелец: Micron Technology Inc. Дата публикации: 2024-08-27.

Balancing performance between interface ports in a memory sub-system

Номер патента: US12086412B2. Автор: Prateek Sharma,Raja V. S. Halaharivi. Владелец: Micron Technology Inc. Дата публикации: 2024-09-10.

Managing write disturb for units of memory in a memory sub-system

Номер патента: EP4399595A1. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2024-07-17.

Smart swapping and effective encoding of a double word in a memory sub-system

Номер патента: US20240134554A1. Автор: Meng Wei. Владелец: Micron Technology Inc. Дата публикации: 2024-04-25.

Memory sub-system signature generation

Номер патента: US20230236743A1. Автор: Kelsey J. Dobner. Владелец: Micron Technology Inc. Дата публикации: 2023-07-27.

Memory sub-system dynamic qos pool

Номер патента: US20240281157A1. Автор: Ashok Kumar YADAV,Abhijit Krishnamoorthy Rao. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Arbiter circuit for commands from multiple physical functions in a memory sub-system

Номер патента: WO2021011920A1. Автор: Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-01-21.

Memory sub-system with a virtualized bus and internal logic to perform a machine learning operation

Номер патента: US11769076B2. Автор: Amit Gattani,Poorna Kale. Владелец: Micron Technology Inc. Дата публикации: 2023-09-26.

Memory sub-system for performing wear-leveling adjustments based on memory component endurance estimations

Номер патента: US11868663B2. Автор: Zoltan Szubbocsev. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Managing write disturb for units of memory in a memory sub-system

Номер патента: US20230074538A1. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-03-09.

Managing write disturb for units of memory in a memory sub-system

Номер патента: US20230244566A1. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-08-03.

Smart swapping and effective encoding of a double word in a memory sub-system

Номер патента: US11868633B2. Автор: Meng Wei. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Managing trim commands in a memory sub-system

Номер патента: US11868642B2. Автор: Fangfang Zhu,Jiangli Zhu,Horia Simionescu,Chih-kuo Kao,Yueh-Hung Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Managing trim commands in a memory sub-system

Номер патента: US20240103752A1. Автор: Fangfang Zhu,Jiangli Zhu,Horia Simionescu,Chih-kuo Kao,Yueh-Hung Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-03-28.

Implementing automatic rate control in a memory sub-system

Номер патента: US11960740B2. Автор: Ying Huang,Mark Ish. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Memory sub-system addressing for data and additional data portions

Номер патента: US20230393930A1. Автор: Daniele Balluchi. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

Managing write disturb for units of memory in a memory sub-system

Номер патента: US11994945B2. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2024-05-28.

Balancing performance between interface ports in a memory sub-system

Номер патента: US20240069732A1. Автор: Prateek Sharma,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Asynchronous power loss handling approach for a memory sub-system

Номер патента: US20210200435A1. Автор: Michael G. Miller. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Memory sub-system for performing wear-leveling adjustments based on memory component endurance estimations

Номер патента: US20200159448A1. Автор: Zoltan Szubbocsev. Владелец: Micron Technology Inc. Дата публикации: 2020-05-21.

Memory sub-system for performing wear-leveling adjustments based on memory component endurance estimations

Номер патента: US20210200480A1. Автор: Zoltan Szubbocsev. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

GENERATING ERROR CHECKING DATA FOR ERROR DETECTION DURING MODIFICATION OF DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210011799A1. Автор: Chen Ning,Li Juane. Владелец: . Дата публикации: 2021-01-14.

GENERATING ERROR CHECKING DATA FOR ERROR DETECTION DURING MODIFICATION OF DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210011800A1. Автор: Chen Ning,Li Juane,Zhu Fangfang. Владелец: . Дата публикации: 2021-01-14.

HANDLING OF HOST-INITIATED REQUESTS IN MEMORY SUB-SYSTEMS

Номер патента: US20210034290A1. Автор: Hamilton Marc S.,RAJGOPAL Suresh. Владелец: . Дата публикации: 2021-02-04.

SCANNING TECHNIQUES FOR A MEDIA-MANAGEMENT OPERATION OF A MEMORY SUB-SYSTEM

Номер патента: US20210064248A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-03-04.

MEMORY SUB-SYSTEM FOR INCREASING BANDWIDTH FOR COMMAND SCHEDULING

Номер патента: US20200065027A1. Автор: Walker Robert,La Fratta Patrick A.. Владелец: . Дата публикации: 2020-02-27.

ACCESSIBLE ACCUMULATED MEMORY TEMPERATURE READINGS IN A MEMORY SUB-SYSTEM

Номер патента: US20200073577A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2020-03-05.

PERFORMING ERROR CHECKING OPERATIONS ON ENCRYPTED WRITE DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20220100603A1. Автор: Li Juane,Zhu Fangfang,Zhu Jiangli,TAI Ying. Владелец: . Дата публикации: 2022-03-31.

Maintaining data consistency in a memory sub-system that uses hybrid wear leveling operations

Номер патента: US20200081828A1. Автор: Ning Chen,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2020-03-12.

MAINTAINING DATA CONSISTENCY IN A MEMORY SUB-SYSTEM THAT USES HYBRID WEAR LEVELING OPERATIONS

Номер патента: US20210096986A1. Автор: TAI YING YU,Chen Ning,Zhu Jiangli. Владелец: . Дата публикации: 2021-04-01.

POINTER DEREFERENCING WITHIN MEMORY SUB-SYSTEM

Номер патента: US20210157518A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

HARDWARE MANAGEMENT GRANULARITY FOR MIXED MEDIA MEMORY SUB-SYSTEMS

Номер патента: US20210157520A1. Автор: Bavishi Dhawal,Scott Jeffrey L.. Владелец: . Дата публикации: 2021-05-27.

Power management based on detected voltage parameter levels in a memory sub-system

Номер патента: US20220276793A1. Автор: Liang Yu,William C. Filipiak. Владелец: Micron Technology Inc. Дата публикации: 2022-09-01.

Zone block staging component for a memory sub-system with zoned namespace

Номер патента: US20220308780A1. Автор: Luca Bert,Kumar VKH Kanteti. Владелец: Micron Technology Inc. Дата публикации: 2022-09-29.

MEMORY SUB-SYSTEM FOR PERFORMING WEAR-LEVELING ADJUSTMENTS BASED ON MEMORY COMPONENT ENDURANCE ESTIMATIONS

Номер патента: US20200159448A1. Автор: SZUBBOCSEV ZOLTAN. Владелец: . Дата публикации: 2020-05-21.

ASYNCHRONOUS POWER LOSS HANDLING APPROACH FOR A MEMORY SUB-SYSTEM

Номер патента: US20210200435A1. Автор: Miller Michael G.. Владелец: . Дата публикации: 2021-07-01.

Performance control for a memory sub-system

Номер патента: US20210200453A1. Автор: Peng Xu,Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

MEMORY SUB-SYSTEM FOR PERFORMING WEAR-LEVELING ADJUSTMENTS BASED ON MEMORY COMPONENT ENDURANCE ESTIMATIONS

Номер патента: US20210200480A1. Автор: SZUBBOCSEV ZOLTAN. Владелец: . Дата публикации: 2021-07-01.

MEMORY SUB-SYSTEM MANAGEMENT OF FIRMWARE BLOCK RECORD AND DEVICE BLOCK RECORD

Номер патента: US20210240635A1. Автор: Ish Mark,Hoei Jung Sheng,Xu Peng,Wu Jiangang,Lin Qisong. Владелец: . Дата публикации: 2021-08-05.

MEMORY SUB-SYSTEM PERFORMANCE SHAPING

Номер патента: US20210255768A1. Автор: Majerus Douglas E.,Hanna Steven J.. Владелец: . Дата публикации: 2021-08-19.

MEMORY SUB-SYSTEM MANAGEMENT OF FIRMWARE BLOCK RECORD AND DEVICE BLOCK RECORD

Номер патента: US20210382829A1. Автор: Ish Mark,Hoei Jung Sheng,Xu Peng,Wu Jiangang,Lin Qisong. Владелец: . Дата публикации: 2021-12-09.

USE OF OUTSTANDING COMMAND QUEUES FOR SEPARATE READ-ONLY CACHE AND WRITE-READ CACHE IN A MEMORY SUB-SYSTEM

Номер патента: US20200278797A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2020-09-03.

PRIORITY SCHEDULING IN QUEUES TO ACCESS CACHE DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20200278941A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2020-09-03.

Predictive Data Transfer based on Availability of Media Units in Memory Sub-Systems

Номер патента: US20200379684A1. Автор: Williams Steven S.,Ish Mark,Subbarao Sanjay. Владелец: . Дата публикации: 2020-12-03.

MANAGING QUEUES OF A MEMORY SUB-SYSTEM

Номер патента: US20220404979A1. Автор: Li Yun,Wu Jiangang,Crowley James P.,Liu Jing Sang. Владелец: . Дата публикации: 2022-12-22.

Memory sub-system supporting non-deterministic commands

Номер патента: US10503438B1. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2019-12-10.

Use of outstanding command queues for separate read-only cache and write-read cache in a memory sub-system

Номер патента: US20210109659A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-04-15.

Memory sub-system supporting non-deterministic commands

Номер патента: EP3841456A4. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2022-05-25.

Command batching for a memory sub-system

Номер патента: US11755227B2. Автор: Ning Zhao,Yun Li,Scheheresade Virani,John Paul Traver,Tom Victor Maria Geukens. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Memory sub-system for increasing bandwidth for command scheduling

Номер патента: EP3841455A4. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2022-05-25.

Snap read optimization for media management for a memory sub-system

Номер патента: US20210191649A1. Автор: Antonio David Bianco,Shakeel Isamohiuddin Bukhari. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Memory sub-system data migration

Номер патента: US11829650B2. Автор: Xiangang Luo,Jianmin Huang,Ting Luo,Phong S. Nguyen. Владелец: Micron Technology Inc. Дата публикации: 2023-11-28.

Memory sub-system QOS pool management

Номер патента: US11829618B2. Автор: Ashok Kumar YADAV,Abhijit Krishnamoorthy Rao. Владелец: Micron Technology Inc. Дата публикации: 2023-11-28.

Memory sub-system media management operation threshold

Номер патента: US11354052B2. Автор: Xiangang Luo,Jianmin Huang,Ashutosh Malshe. Владелец: Micron Technology Inc. Дата публикации: 2022-06-07.

Managing a memory sub-system using a cross-hatch cursor

Номер патента: US11899955B2. Автор: Steven R Narum. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Memory sub-system dynamic QOS pool

Номер патента: US11972125B2. Автор: Ashok Kumar YADAV,Abhijit Krishnamoorthy Rao. Владелец: Micron Technology Inc. Дата публикации: 2024-04-30.

Memory sub-system for increasing bandwidth for command scheduling

Номер патента: US20200065027A1. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2020-02-27.

Memory sub-system media management operation threshold

Номер патента: US20220066638A1. Автор: Xiangang Luo,Jianmin Huang,Ashutosh Malshe. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Managing a memory sub-system using a cross-hatch cursor

Номер патента: US20240126467A1. Автор: Steven R. Narum. Владелец: Micron Technology Inc. Дата публикации: 2024-04-18.

Managing a memory sub-system using a cross-hatch cursor

Номер патента: US20230400998A1. Автор: Steven R Narum. Владелец: Micron Technology Inc. Дата публикации: 2023-12-14.

Frequency monitoring for memory devices

Номер патента: WO2022066439A1. Автор: Scott E. Schaefer,Aaron P. Boehm,Mark D. INGRAM,Todd Jackson Plum,Scott D. VAN DE GRAAFF. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-03-31.

Completion flag for memory operations

Номер патента: US12050773B2. Автор: Jonathan S. Parry,Giuseppe Cariello. Владелец: Micron Technology Inc. Дата публикации: 2024-07-30.

Temperature monitoring for memory devices

Номер патента: US20240256187A1. Автор: Scott E. Schaefer,Aaron P. Boehm,Mark D. INGRAM,Todd Jackson Plum,Scott D. VAN DE GRAAFF. Владелец: Micron Technology Inc. Дата публикации: 2024-08-01.

Data storage device and method for memory-die-state-aware host command submission

Номер патента: US12067289B2. Автор: Amit Sharma,Dinesh Kumar Agarwal. Владелец: SanDisk Technologies LLC. Дата публикации: 2024-08-20.

Adjustable memory operation settings based on memory sub-system operating requirements

Номер патента: US11734195B2. Автор: Poorna Kale,Christopher Bueb. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Adjustable memory operation settings based on memory sub-system operating requirements

Номер патента: US20210117338A1. Автор: Poorna Kale,Christopher Bueb. Владелец: Micron Technology Inc. Дата публикации: 2021-04-22.

Memory sub-system temperature control

Номер патента: US20220138073A1. Автор: Tao Liu,Ting Luo,Christopher J. Bueb,Eric Yuen,Cheng Cheng Ang. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

Classifying access frequency of a memory sub-system component

Номер патента: US11650933B2. Автор: Yue Yang. Владелец: Micron Technology Inc. Дата публикации: 2023-05-16.

Memory instruction for memory tiers

Номер патента: WO2022225603A1. Автор: David Andrew Roberts. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-10-27.

Memory instruction for memory tiers

Номер патента: US11797198B2. Автор: David Andrew Roberts. Владелец: Micron Technology Inc. Дата публикации: 2023-10-24.

Managing allocation of sub-blocks in a memory sub-system

Номер патента: US20240231641A1. Автор: Yu-Chung Lien,Zhenming Zhou,Tomer Tzvi Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Internal management traffic regulation for memory sub-systems

Номер патента: US20210019181A1. Автор: Wei Wang,Ning Chen,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

Remapping bad blocks in a memory sub-system

Номер патента: US20240192875A1. Автор: Yang Liu,Wei Wang,Aaron Lee,Wenyen CHANG,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-06-13.

Direct cache hit and transfer in a memory sub-system that programs sequentially

Номер патента: US20220269611A1. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: Micron Technology Inc. Дата публикации: 2022-08-25.

Direct cache hit and transfer in a memory sub-system that programs sequentially

Номер патента: US20210406185A1. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: Micron Technology Inc. Дата публикации: 2021-12-30.

Memory sub-system event log management

Номер патента: US12118229B2. Автор: Sanjay Tiwari,Adam J. Hieb,Adam C. Guy,Todd A Marquart. Владелец: Micron Technology Inc. Дата публикации: 2024-10-15.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: EP4396668A1. Автор: Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-07-10.

Memory sub-system for monitoring mixed mode blocks

Номер патента: US12073107B2. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj,Chun Sum Yeung. Владелец: Micron Technology Inc. Дата публикации: 2024-08-27.

Memory sub-system codeword addressing

Номер патента: US20220066920A1. Автор: Reshmi Basu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Multi-factor authentication enabled memory sub-system

Номер патента: WO2021158551A1. Автор: Robert W. Strong,James Ruane. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-08-12.

Memory sub-system and computing system including the same

Номер патента: KR20140005760A. Автор: 김동휘,임선영. Владелец: 삼성전자주식회사. Дата публикации: 2014-01-15.

Efficient management of failed memory blocks in memory sub-systems

Номер патента: US11914474B2. Автор: Andrew M. Kowles,Adam J. Hieb,Tyler L. Betz. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Memory sub-system event log management

Номер патента: US20220066679A1. Автор: Sanjay Tiwari,Adam J. Hieb,Todd A. Marquart,Adam C. Guy. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Remapping bad blocks in a memory sub-system

Номер патента: WO2024124205A1. Автор: Yang Liu,Wei Wang,Aaron Lee,Wenyen CHANG,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-06-13.

LOGIC BASED READ SAMPLE OFFSET IN A MEMORY SUB-SYSTEM

Номер патента: US20210011801A1. Автор: Liikanen Bruce A.,SHEPEREK Michael. Владелец: . Дата публикации: 2021-01-14.

Pointer dereferencing within memory sub-system

Номер патента: US20220050637A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

EFFICIENT MANAGEMENT OF FAILED MEMORY BLOCKS IN MEMORY SUB-SYSTEMS

Номер патента: US20220066868A1. Автор: Kowles Andrew M.,Hieb Adam J.,Betz Tyler L.. Владелец: . Дата публикации: 2022-03-03.

Memory sub-system manufacturing mode

Номер патента: US20220075741A1. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

CONFIGURING PARTITIONS OF A MEMORY SUB-SYSTEM FOR DIFFERENT DATA

Номер патента: US20210173577A1. Автор: Kale Poorna. Владелец: . Дата публикации: 2021-06-10.

CHANGING OF ERROR CORRECTION CODES BASED ON THE WEAR OF A MEMORY SUB-SYSTEM

Номер патента: US20210173743A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2021-06-10.

MEMORY SUB-SYSTEM TEMPERATURE REGULATION

Номер патента: US20210181961A1. Автор: Sloat Jacob. Владелец: . Дата публикации: 2021-06-17.

ESTIMATING THE TEMPERATURE OF A MEMORY SUB-SYSTEM

Номер патента: US20200174535A1. Автор: Yang Jui-Yao,AKIN William,Holmstrom David A.. Владелец: . Дата публикации: 2020-06-04.

CHANGING OF ERROR CORRECTION CODES BASED ON THE WEAR OF A MEMORY SUB-SYSTEM

Номер патента: US20200201713A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2020-06-25.

MULTI-FACTOR AUTHENTICATION ENABLED MEMORY SUB-SYSTEM

Номер патента: US20210243035A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2021-08-05.

Memory sub-system temperature regulation

Номер патента: US20210318822A1. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2021-10-14.

Facilitating sequential reads in memory sub-systems

Номер патента: US11200179B2. Автор: Stephen Hanna,Nadav Grosz. Владелец: Micron Technology Inc. Дата публикации: 2021-12-14.

Cache release command for cache reads in a memory sub-system

Номер патента: US11669456B2. Автор: Eric N. Lee,Yoav Weinberg. Владелец: Micron Technology Inc. Дата публикации: 2023-06-06.

Predictive data transfer based on availability of media units in memory sub-systems

Номер патента: WO2020242750A1. Автор: Mark Ish,Steven S. Williams,Sanjay Subbarao. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-12-03.

Priority scheduling in queues to access cache data in a memory sub-system

Номер патента: US20210357341A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-11-18.

Pointer dereferencing within memory sub-system

Номер патента: US11573743B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2023-02-07.

Changing of error correction codes based on the wear of a memory sub-system

Номер патента: WO2020132581A1. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-06-25.

Direct cache hit and transfer in a memory sub-system that programs sequentially

Номер патента: US11347648B2. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: Micron Technology Inc. Дата публикации: 2022-05-31.

Efficient management of failed memory blocks in memory sub-systems

Номер патента: US20230195572A1. Автор: Andrew M. Kowles,Adam J. Hieb,Tyler L. Betz. Владелец: Micron Technology Inc. Дата публикации: 2023-06-22.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: WO2023034327A1. Автор: Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-09.

Memory sub-systems including memory devices of various latencies and capacities

Номер патента: US11704057B2. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2023-07-18.

Managing storage of multiple plane parity data in a memory sub-system

Номер патента: US11907066B2. Автор: Xiangang Luo,Jianmin Huang,Harish R. Singidi,Lakshmi Kalpana Vakati. Владелец: Micron Technology Inc. Дата публикации: 2024-02-20.

Memory sub-system codeword addressing

Номер патента: US11886331B2. Автор: Reshmi Basu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Memory sub-system temperature regulation

Номер патента: EP4078583A4. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2024-01-17.

Managing a hybrid error recovery process in a memory sub-system

Номер патента: US20240020025A1. Автор: Jian Huang,Tingjun Xie,Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-18.

Facilitating sequential reads in memory sub-systems

Номер патента: US11704256B2. Автор: Stephen Hanna,Nadav Grosz. Владелец: Micron Technology Inc. Дата публикации: 2023-07-18.

Memory sub-system transfer queue retention

Номер патента: US20240053924A1. Автор: Amit Bhardwaj,Vinay Sandeep,Sanandan Sharma,Prashanth Reddy Enukonda. Владелец: Micron Technology Inc. Дата публикации: 2024-02-15.

Memory sub-system manufacturing mode

Номер патента: US20210311887A1. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2021-10-07.

Memory sub-system manufacturing mode

Номер патента: WO2021202126A1. Автор: Adam J. Hieb. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-10-07.

Memory sub-system manufacturing mode

Номер патента: EP4128233A1. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2023-02-08.

Managing a hybrid error recovery process in a memory sub-system

Номер патента: US11861178B2. Автор: Jian Huang,Tingjun Xie,Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: US11971772B2. Автор: Fangfang Zhu,Jiangli Zhu,Ying Y. Tai. Владелец: Micron Technology Inc. Дата публикации: 2024-04-30.

Memory sub-system codeword addressing

Номер патента: US20230289283A1. Автор: Reshmi Basu. Владелец: Micron Technology Inc. Дата публикации: 2023-09-14.

Pre-shutdown media management operation for vehicle memory sub-system

Номер патента: DE102022116878A1. Автор: Minjian Wu. Владелец: Micron Technology Inc. Дата публикации: 2023-02-16.

Memory sub-system manufacturing mode

Номер патента: EP4128233A4. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2024-04-17.

Memory sub-system manufacturing mode

Номер патента: US12019567B2. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: US20240219994A1. Автор: Fangfang Zhu,Jiangli Zhu,Ying Y. Tai. Владелец: Micron Technology Inc. Дата публикации: 2024-07-04.

Power management component for memory sub-system power cycling

Номер патента: WO2020040909A1. Автор: Matthew D. Rowley. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-02-27.

Power management component for memory sub-system power cycling

Номер патента: US20200411069A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2020-12-31.

Power management component for memory sub-system power cycling

Номер патента: US11830568B2. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2023-11-28.

Power management component for memory sub-system power cycling

Номер патента: US20220415368A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2022-12-29.

Power management component for memory sub-system power cycling

Номер патента: US11430489B2. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2022-08-30.

Power management component for memory sub-system power cycling

Номер патента: US20200066310A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2020-02-27.

Power management component for memory sub-system power cycling

Номер патента: US20240127867A1. Автор: Matthew D. Rowley. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-04-18.

Power management component for memory sub-system power cycling

Номер патента: EP3841449A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2021-06-30.

Power management component for memory sub-system voltage regulation

Номер патента: WO2020159628A3. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-03-25.

Power management component for memory sub-system voltage regulation

Номер патента: US20230025355A1. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2023-01-26.

Power management component for memory sub-system voltage regulation

Номер патента: US20200243119A1. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2020-07-30.

Power management component for memory sub-system voltage regulation

Номер патента: US11960349B2. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Power management component for memory sub-system voltage regulation

Номер патента: US20210224147A1. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2021-07-22.

Power management component for memory sub-system voltage regulation

Номер патента: EP3918597A2. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2021-12-08.

Power management component for memory sub-system voltage regulation

Номер патента: WO2020159628A2. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-08-06.

Serial interface for an active input/output expander of a memory sub-system

Номер патента: WO2023038864A1. Автор: Suresh Rajgopal,Chulbum Kim,Dustin J. Carter. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-16.

Serial interface for an active input/output expander of a memory sub-system

Номер патента: US12130755B2. Автор: Suresh Rajgopal,Chulbum Kim,Dustin J. Carter. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Read level edge find operations in a memory sub-system

Номер патента: US20210191814A1. Автор: Bruce A. Liikanen,Larry J. Koudele. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Read level edge find operations in a memory sub-system

Номер патента: US20210011802A1. Автор: Bruce A. Liikanen,Larry J. Koudele. Владелец: Micron Technology Inc. Дата публикации: 2021-01-14.

Management of power state transitions of a memory sub-system

Номер патента: US20200310524A1. Автор: Kihoon Park,David A. Holmstrom. Владелец: Micron Technology Inc. Дата публикации: 2020-10-01.

Management of unmapped allocation units of a memory sub-system

Номер патента: US20230015706A1. Автор: Zhengang Chen,Tingjun Xie,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2023-01-19.

Management of power state transitions of a memory sub-system

Номер патента: US20200201417A1. Автор: Kihoon Park,David A. Holmstrom. Владелец: Micron Technology Inc. Дата публикации: 2020-06-25.

Operating temperature management of a memory sub-system

Номер патента: US11841753B2. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2023-12-12.

Memory sub-system with background scan and histogram statistics

Номер патента: US20220180962A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-06-09.

Memory sub-system with background scan and histogram statistics

Номер патента: US20200365228A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2020-11-19.

Memory sub-system with background scan and histogram statistics

Номер патента: US11264116B2. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-03-01.

Separating parity data from host data in a memory sub-system

Номер патента: US20210182143A1. Автор: Naveen Bolisetty,Rajeshwar Kailash. Владелец: Micron Technology Inc. Дата публикации: 2021-06-17.

Operating temperature management of a memory sub-system

Номер патента: US20200081507A1. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: Micron Technology Inc. Дата публикации: 2020-03-12.

Operating temperature management of a memory sub-system

Номер патента: WO2020051364A1. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-03-12.

Operating temperature management of a memory sub-system

Номер патента: US20210397233A1. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: Micron Technology Inc. Дата публикации: 2021-12-23.

Setting a power mode based on a workload level in a memory sub-system

Номер патента: EP4121962A1. Автор: Liang Yu,Jonathan Parry. Владелец: Micron Technology Inc. Дата публикации: 2023-01-25.

Memory array and link error correction in a low power memory sub-system

Номер патента: EP3317766A1. Автор: Jungwon Suh,David Ian West. Владелец: Qualcomm Inc. Дата публикации: 2018-05-09.

Memory array and link error correction in a low power memory sub-system

Номер патента: WO2017003548A1. Автор: Jungwon Suh,David Ian West. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2017-01-05.

Protection for memory deduplication by copy-on-write

Номер патента: US09836240B2. Автор: Michael Tsirkin,Andrea Arcangeli. Владелец: Red Hat Israel Ltd. Дата публикации: 2017-12-05.

Techniques for memory system standby mode control

Номер патента: US20240281158A1. Автор: Junam Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Function arbitration and quality of service for memory commands

Номер патента: US11836511B2. Автор: Kevin R. Duncan,Prateek Sharma,Bridget L. Mallak. Владелец: Micron Technology Inc. Дата публикации: 2023-12-05.

Asynchronous power loss recovery for memory devices

Номер патента: US11537512B2. Автор: Steven S. Williams,Johnny A. LAM,Michael Winterfeld,Alex J. Wesenberg. Владелец: Micron Technology Inc. Дата публикации: 2022-12-27.

Data recovery within a memory sub-system without moving or processing the data through a host

Номер патента: US12124345B2. Автор: David G. Springberg. Владелец: Micron Technology Inc. Дата публикации: 2024-10-22.

Media management logger for a memory sub-system

Номер патента: US20210019218A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

DATA ERASURE IN MEMORY SUB-SYSTEMS

Номер патента: US20200104068A1. Автор: Brandt Kevin R.,Van Eaton Thomas Cougar. Владелец: . Дата публикации: 2020-04-02.

DATA ERASURE IN MEMORY SUB-SYSTEMS

Номер патента: US20200218467A1. Автор: Brandt Kevin R.,Van Eaton Thomas Cougar. Владелец: . Дата публикации: 2020-07-09.

Data recovery within a memory sub-system without moving or processing the data through a host

Номер патента: US11068365B2. Автор: David G. Springberg. Владелец: Micron Technology Inc. Дата публикации: 2021-07-20.

A memory sub-system including an in package sequencer separate from a controller

Номер патента: EP3847539A1. Автор: Ying Yu Tai,Samir Mittal,Cheng Yuan Wu. Владелец: Micron Technology Inc. Дата публикации: 2021-07-14.

A memory sub-system including an in package sequencer separate from a controller

Номер патента: EP3847539B1. Автор: Ying Yu Tai,Samir Mittal,Cheng Yuan Wu. Владелец: Micron Technology Inc. Дата публикации: 2024-05-01.

A memory sub-system including an in package sequencer separate from a controller

Номер патента: EP3847539A4. Автор: Ying Yu Tai,Samir Mittal,Cheng Yuan Wu. Владелец: Micron Technology Inc. Дата публикации: 2022-05-11.

Data-processing sub-system operating method

Номер патента: EP0342805A2. Автор: Moothedath Jaishankar Menon,Dickie Kuo Woo. Владелец: International Business Machines Corp. Дата публикации: 1989-11-23.

Hardware-based memory protection

Номер патента: US10146707B2. Автор: Hiroyuki Tanaka,Yutaka Kawai,Makoto Ogawa,Masanori Mitsugi. Владелец: International Business Machines Corp. Дата публикации: 2018-12-04.

Systems and methods for hardware-based asynchronous persistence

Номер патента: US20240103760A1. Автор: Nam Sung Kim,Ahmed ABULILA,Izzat El Hajj. Владелец: University of Illinois. Дата публикации: 2024-03-28.

Resistance switching memory-based accelerator

Номер патента: US20180321880A1. Автор: Jie Zhang,Myoungsoo Jung,Gyuyoung PARK. Владелец: Memray Corp. Дата публикации: 2018-11-08.

Method and system for memory management and memory storage device thereof

Номер патента: US09940021B2. Автор: Chun-Yang Hu. Владелец: Phison Electronics Corp. Дата публикации: 2018-04-10.

Serial communication method and system for memory access

Номер патента: US12019568B2. Автор: Yongseok Choi. Владелец: Electronics and Telecommunications Research Institute ETRI. Дата публикации: 2024-06-25.

Frequency regulation for memory management commands

Номер патента: US12086415B2. Автор: Donald Martin Morgan,Bryan David Kerstetter. Владелец: Micron Technology Inc. Дата публикации: 2024-09-10.

System and method for memory region protection

Номер патента: US20210389884A1. Автор: Ramacharan Sundararaman,Nithyananda Miyar,Hakseon Lee. Владелец: Marvell Asia Pte Ltd. Дата публикации: 2021-12-16.

Systems and methods for hardware-based asynchronous persistence

Номер патента: US12050810B2. Автор: Nam Sung Kim,Ahmed ABULILA,Izzat El Hajj. Владелец: University of Illinois. Дата публикации: 2024-07-30.

Data processing unit having hardware-based range encoding and decoding

Номер патента: US20200142642A1. Автор: Rajan Goyal,Satyanarayana Lakshmipathi Billa,Gurumani Senthil Nayakam. Владелец: Fungible Inc. Дата публикации: 2020-05-07.

Usage level identification for memory device addresses

Номер патента: US20240281371A1. Автор: Luca Porzio,Giuseppe Cariello,Roberto IZZI. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Systems and methods for memory representation and management

Номер патента: US20240303191A1. Автор: Changho Choi,Ramzi Ammari,Mukesh Garg. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-09-12.

Access operation status signaling for memory systems

Номер патента: US12124322B2. Автор: Qing Liang,Jonathan S. Parry,Deping He,Giuseppe Cariello. Владелец: Micron Technology Inc. Дата публикации: 2024-10-22.

Systems and methods for memory representation and management

Номер патента: EP4432066A1. Автор: Changho Choi,Ramzi Ammari,Mukesh Garg. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-09-18.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US20240248785A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US20190391865A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2019-12-26.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US20210200613A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: EP3811363A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-04-28.

MEMORY SUB-SYSTEM WITH DYNAMIC CALIBRATION USING COMPONENT-BASED FUNCTION(S)

Номер патента: US20210200613A1. Автор: Moschiano Violante,Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2021-07-01.

MEMORY SUB-SYSTEM WITH DYNAMIC CALIBRATION USING COMPONENT-BASED FUNCTION(S)

Номер патента: US20190391865A1. Автор: Moschiano Violante,Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2019-12-26.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US11953980B2. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2024-04-09.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: EP3811363A4. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-03-02.

Programming operation using cache register release in a memory sub-system

Номер патента: US20240203501A1. Автор: Violante Moschiano,Umberto Siciliani,Walter Di Francesco. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Zone-aware memory management in memory sub-systems

Номер патента: US20240256463A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-08-01.

Zone-aware memory management in memory sub-systems

Номер патента: US20230161712A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2023-05-25.

Zone-aware memory management in memory sub-systems

Номер патента: US20210397562A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2021-12-23.

Zone-aware memory management in memory sub-systems

Номер патента: US11960409B2. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Thermal improvements for memory sub-systems

Номер патента: US20240069581A1. Автор: Suresh Reddy Yarragunta,Deepu Narasimiah Subhash,Ramesh NALLAVELLI. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Secure communication for log reporting in memory sub-systems

Номер патента: US20200202017A1. Автор: Qing Liang,Giuseppe Cariello,Jonathan Parry,Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2020-06-25.

Utilizing a designated memory address to pre-fetch for memory sub-system with cache

Номер патента: US12007898B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-06-11.

Thermal cooling element for memory devices of a memory sub-system

Номер патента: US20210193553A1. Автор: Rolf Thornton Munson. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Secure data communication with memory sub-system

Номер патента: US11748273B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2023-09-05.

Using a thermoelectric component to improve memory sub-system performance

Номер патента: US20210026425A1. Автор: Michael R. Spica. Владелец: Micron Technology Inc. Дата публикации: 2021-01-28.

Using a thermoelectric component to improve memory sub-system performance

Номер патента: US12013734B2. Автор: Michael R. Spica. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Real time trigger rate monitoring in a memory sub-system

Номер патента: US11789839B2. Автор: Francis Chew. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Real time trigger rate monitoring in a memory sub-system

Номер патента: US20200110685A1. Автор: Francis Chew. Владелец: Micron Technology Inc. Дата публикации: 2020-04-09.

Maintaining sequentiality for media management of a memory sub-system

Номер патента: US20210191849A1. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Maintaining sequentiality for media management of a memory sub-system

Номер патента: US20220004492A1. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2022-01-06.

Management of event log information of a memory sub-system

Номер патента: US11816015B2. Автор: Erick W. Minja. Владелец: Micron Technology Inc. Дата публикации: 2023-11-14.

Tracking host-provided metadata in a memory sub-system

Номер патента: US20230251927A1. Автор: Ning Chen,Juane LI,Seungjune Jeon. Владелец: Micron Technology Inc. Дата публикации: 2023-08-10.

Memory sub-system temperature throttling relaxation

Номер патента: US20220043493A1. Автор: Zhenlei Shen,Zhenming Zhou,Murong Lang,Mikai Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-02-10.

Memory sub-system enclosure

Номер патента: US20240107657A1. Автор: Suresh Reddy Yarragunta,Deepu Narasimiah Subhash,Ravi Kumar Kollipara. Владелец: Micron Technology Inc. Дата публикации: 2024-03-28.

Inspection method for memory integrity, nonvolatile memory and electronic device

Номер патента: US10762970B2. Автор: Jun-Lin Yeh. Владелец: Winbond Electronics Corp. Дата публикации: 2020-09-01.

Initialization techniques for memory devices

Номер патента: US20220223211A1. Автор: Antonino Pollio,Alessandro Magnavacca,Giuseppe Vito Portacci,Mauro Luigi Sali. Владелец: Micron Technology Inc. Дата публикации: 2022-07-14.

Memory sub-system scan

Номер патента: US20220068406A1. Автор: Ashutosh Malshe,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu,Jeffrey S. Mcneil Jr.. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

WEAR LEVELING BASED ON SUB-GROUP WRITE COUNTS IN A MEMORY SUB-SYSTEM

Номер патента: US20210019254A1. Автор: Chen Ning,Zhu Fangfang,Stonelake Paul,Tang Alex. Владелец: . Дата публикации: 2021-01-21.

WEAR LEVELING BASED ON SUB-GROUP WRITE COUNTS IN A MEMORY SUB-SYSTEM

Номер патента: US20220269598A1. Автор: Chen Ning,Zhu Fangfang,Stonelake Paul,Tang Alex. Владелец: . Дата публикации: 2022-08-25.

Memory sub-system scan

Номер патента: US20230085178A1. Автор: Ashutosh Malshe,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu,Jeffrey S. Mcneil Jr.. Владелец: Micron Technology Inc. Дата публикации: 2023-03-16.

MEMORY SUB-SYSTEM SCAN

Номер патента: US20220068406A1. Автор: Wu Jiangang,Muchherla Kishore K.,Malshe Ashutosh,McNeil Jr. Jeffrey S.,Schuh Karl D.,Rayaprolu Vamsi Pavan. Владелец: . Дата публикации: 2022-03-03.

MEMORY SUB-SYSTEM GRADING AND ALLOCATION

Номер патента: US20210065789A1. Автор: Brandt Kevin R.,Kowles Andrew M.. Владелец: . Дата публикации: 2021-03-04.

MEMORY ENDURANCE MEASURES IN A MEMORY SUB-SYSTEM

Номер патента: US20200066364A1. Автор: Liikanen Bruce A.. Владелец: . Дата публикации: 2020-02-27.

MEMORY SUB-SYSTEM GRADING AND ALLOCATION

Номер патента: US20210241827A1. Автор: Brandt Kevin R.,Kowles Andrew M.. Владелец: . Дата публикации: 2021-08-05.

Machine learning assisted read verify in a memory sub-system

Номер патента: US20230061920A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Machine learning assisted read verify in a memory sub-system

Номер патента: US20240062841A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Machine learning assisted read verify in a memory sub-system

Номер патента: US11810630B2. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Memory sub-system grading and allocation

Номер патента: US20210065789A1. Автор: Andrew M. Kowles,Kevin R. Brandt. Владелец: Micron Technology Inc. Дата публикации: 2021-03-04.

Memory sub-system grading and allocation

Номер патента: US20210241827A1. Автор: Andrew M. Kowles,Kevin R. Brandt. Владелец: Micron Technology Inc. Дата публикации: 2021-08-05.

TRANSMITTING DATA AND POWER TO A MEMORY SUB-SYSTEM FOR MEMORY DEVICE TESTING

Номер патента: US20210193249A1. Автор: Koudele Larry J.,BRADY MICHAEL T.,Hamor Gary D.,Marcus William A.. Владелец: . Дата публикации: 2021-06-24.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM POWER CYCLING

Номер патента: US20200066310A1. Автор: Rowley Matthew D.. Владелец: . Дата публикации: 2020-02-27.

Bad block management for memory sub-systems

Номер патента: US20200202970A1. Автор: Roland J. Awusie. Владелец: Micron Technology Inc. Дата публикации: 2020-06-25.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM VOLTAGE REGULATION

Номер патента: US20200243119A1. Автор: Spica Michael R.,Caraher Patrick T.. Владелец: . Дата публикации: 2020-07-30.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM POWER CYCLING

Номер патента: US20200411069A1. Автор: Rowley Matthew D.. Владелец: . Дата публикации: 2020-12-31.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM POWER CYCLING

Номер патента: US20220415368A1. Автор: Rowley Matthew D.. Владелец: . Дата публикации: 2022-12-29.

Power management component for memory sub-system power cycling

Номер патента: EP3841449A4. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2022-05-18.

Detailed failure notifications in memory sub-systems

Номер патента: US20210109826A1. Автор: Poorna Kale,Christopher J. Bueb. Владелец: Micron Technology Inc. Дата публикации: 2021-04-15.

Detailed failure notifications in memory sub-systems

Номер патента: US11604710B2. Автор: Poorna Kale,Christopher J. Bueb. Владелец: Micron Technology Inc. Дата публикации: 2023-03-14.

Power disable of memory sub-system

Номер патента: US11755093B2. Автор: Manohar Karthikeyan,Mehdi Partou. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Low power memory sub-system using variable length column command

Номер патента: WO2018089880A1. Автор: Nikhil Jain,Umesh Rao,Ankit SHAMBHU,Shyam Bahadur RAGHUBANSHI. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2018-05-17.

Low power memory sub-system using variable length column command

Номер патента: EP3539002A1. Автор: Nikhil Jain,Umesh Rao,Ankit SHAMBHU,Shyam Bahadur RAGHUBANSHI. Владелец: Qualcomm Inc. Дата публикации: 2019-09-18.

Separating parity data from host data in a memory sub-system

Номер патента: US20210342219A1. Автор: Naveen Bolisetty,Rajeshwar Kailash. Владелец: Micron Technology Inc. Дата публикации: 2021-11-04.

Memory sub-system managing remapping for misaligned memory components

Номер патента: US20210074343A1. Автор: Luca Porzio,Paolo Papa,Marco Di Pasqua. Владелец: Micron Technology Inc. Дата публикации: 2021-03-11.

Analysis of memory sub-systems based on threshold distributions

Номер патента: US11783185B2. Автор: Aswin Thiruvengadam,Daniel L. Lowrance,Joshua Phelps,Peter B. Harrington. Владелец: Micron Technology Inc. Дата публикации: 2023-10-10.

Power disable of memory sub-system

Номер патента: US20210124409A1. Автор: Manohar Karthikeyan,Mehdi Partou. Владелец: Micron Technology Inc. Дата публикации: 2021-04-29.

Power disable of memory sub-system

Номер патента: WO2021081224A1. Автор: Manohar Karthikeyan,Mehdi Partou. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-04-29.

Memory sub-system managing remapping for misaligned memory components

Номер патента: US20220084572A1. Автор: Luca Porzio,Paolo Papa,Marco Di Pasqua. Владелец: Micron Technology Inc. Дата публикации: 2022-03-17.

Memory array and link error correction in a low power memory sub-system

Номер патента: US20170004035A1. Автор: Jungwon Suh,David Ian West. Владелец: Qualcomm Inc. Дата публикации: 2017-01-05.

MANAGEMENT OF UNMAPPED ALLOCATION UNITS OF A MEMORY SUB-SYSTEM

Номер патента: US20210011769A1. Автор: Chen Zhengang,Shen Zhenlei,Xie Tingjun. Владелец: . Дата публикации: 2021-01-14.

READ LEVEL EDGE FIND OPERATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210011802A1. Автор: Liikanen Bruce A.,Koudele Larry J.. Владелец: . Дата публикации: 2021-01-14.

REAL TIME BLOCK FAILURE ANALYSIS FOR A MEMORY SUB-SYSTEM

Номер патента: US20200019453A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.,Chew Francis. Владелец: . Дата публикации: 2020-01-16.

Memory sub-system with background scan and histogram statistics

Номер патента: US20200019458A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2020-01-16.

DATA BLOCK SWITCHING AT A MEMORY SUB-SYSTEM

Номер патента: US20220050772A1. Автор: Feeley Peter,Ratnam Sampath K.,Muchherla Kishore Kumar,Brandt Kevin R.,Steinmetz Cory M.. Владелец: . Дата публикации: 2022-02-17.

MEMORY SUB-SYSTEM MANAGING REMAPPING FOR MISALIGNED MEMORY COMPONENTS

Номер патента: US20220084572A1. Автор: Porzio Luca,Papa Paolo,Di Pasqua Marco. Владелец: . Дата публикации: 2022-03-17.

MEMORY SUB-SYSTEM MANAGING REMAPPING FOR MISALIGNED MEMORY COMPONENTS

Номер патента: US20210074343A1. Автор: Porzio Luca,Papa Paolo,Di Pasqua Marco. Владелец: . Дата публикации: 2021-03-11.

OPERATING TEMPERATURE MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20200081507A1. Автор: Parthasarathy Sivagnanam,Nowell Shane. Владелец: . Дата публикации: 2020-03-12.

POWER LOSS DATA PROTECTION IN A MEMORY SUB-SYSTEM

Номер патента: US20220147444A1. Автор: Li Yun,Xu Peng,Wu Jiangang. Владелец: . Дата публикации: 2022-05-12.

POWER DISABLE OF MEMORY SUB-SYSTEM

Номер патента: US20210124409A1. Автор: Karthikeyan Manohar,Partou Mehdi. Владелец: . Дата публикации: 2021-04-29.

MEMORY SUB-SYSTEM WITH BACKGROUND SCAN AND HISTOGRAM STATISTICS

Номер патента: US20220180962A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2022-06-09.

READ LEVEL EDGE FIND OPERATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210191814A1. Автор: Liikanen Bruce A.,Koudele Larry J.. Владелец: . Дата публикации: 2021-06-24.

POWER LOSS DATA PROTECTION IN A MEMORY SUB-SYSTEM

Номер патента: US20210191853A1. Автор: Li Yun,Xu Peng,Wu Jiangang. Владелец: . Дата публикации: 2021-06-24.

DETAILED FAILURE NOTIFICATIONS IN MEMORY SUB-SYSTEMS

Номер патента: US20210208984A1. Автор: Kale Poorna,Bueb Christopher J.. Владелец: . Дата публикации: 2021-07-08.

POWER LOSS PROTECTION IN MEMORY SUB-SYSTEMS

Номер патента: US20200201761A1. Автор: Kowles Andrew M.. Владелец: . Дата публикации: 2020-06-25.

OPERATING TEMPERATURE MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20210397233A1. Автор: Parthasarathy Sivagnanam,Nowell Shane. Владелец: . Дата публикации: 2021-12-23.

POWER LOSS PROTECTION IN MEMORY SUB-SYSTEMS

Номер патента: US20200327056A1. Автор: Kowles Andrew M.. Владелец: . Дата публикации: 2020-10-15.

MEMORY SUB-SYSTEM WITH BACKGROUND SCAN AND HISTOGRAM STATISTICS

Номер патента: US20200365228A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2020-11-19.

Elastic buffer in a memory sub-system for debugging information

Номер патента: US20220188240A1. Автор: Steven Gaskill,Joe Mendes,Chandra Guda. Владелец: Micron Technology Inc. Дата публикации: 2022-06-16.

Elastic buffer in a memory sub-system for debugging information

Номер патента: US11693784B2. Автор: Steven Gaskill,Joe Mendes,Chandra Guda. Владелец: Micron Technology Inc. Дата публикации: 2023-07-04.

Ball grid array storage for a memory sub-system

Номер патента: US11886358B2. Автор: Suresh Rajgopal,Balint Fleischer. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Managing programming convergence associated with memory cells of a memory sub-system

Номер патента: US11862257B2. Автор: Jun Xu,Violante Moschiano,Erwin E. Yu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Managing digitally-controlled charge pump operation in a memory sub-system

Номер патента: US11948647B2. Автор: Michele Piccardi. Владелец: Micron Technology Inc. Дата публикации: 2024-04-02.

Adapting an error recovery process in a memory sub-system

Номер патента: US11763914B2. Автор: Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2023-09-19.

Selection of read offset values in a memory sub-system

Номер патента: US20220076765A1. Автор: Kishore Kumar Muchherla,Larry J. Koudele,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

Adjusting read voltage levels based on a programmed bit count in a memory sub-system

Номер патента: WO2021188720A1. Автор: Douglas E. Majerus. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-09-23.

Adjusting read voltage levels based on a programmed bit count in a memory sub-system

Номер патента: US20210295928A1. Автор: Douglas E. Majerus. Владелец: Micron Technology Inc. Дата публикации: 2021-09-23.

Apparatus and method for memory calibration averaging

Номер патента: US09666264B1. Автор: Robert E. Jeter,Rakesh L. Notani,Xingchao C. Yuan,Kai Lun Hsiung. Владелец: Apple Inc. Дата публикации: 2017-05-30.

Interface protocol configuration for memory

Номер патента: US11749318B2. Автор: Glen E. Hush,Richard C. Murphy,Honglin Sun. Владелец: Micron Technology Inc. Дата публикации: 2023-09-05.

Techniques for memory error correction

Номер патента: US20230043306A1. Автор: Kai Wang. Владелец: Micron Technology Inc. Дата публикации: 2023-02-09.

Methods and systems for memory initialization of an integrated circuit

Номер патента: US09891683B2. Автор: KODAVALLA Vijay Kumar. Владелец: Wipro Ltd. Дата публикации: 2018-02-13.

Imprint recovery management for memory systems

Номер патента: US12019506B2. Автор: Jonathan D. Harms,Jonathan J. Strand,Shashank Bangalore Lakshman,Sukneet Singh BASUTA. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

Imprint recovery for memory cells

Номер патента: US20210319843A1. Автор: Jonathan D. Harms,Jonathan J. Strand,Shashank Bangalore Lakshman,Sukneet Singh BASUTA. Владелец: Micron Technology Inc. Дата публикации: 2021-10-14.

Imprint recovery for memory cells

Номер патента: US20230187010A1. Автор: Jonathan D. Harms,Jonathan J. Strand,Shashank Bangalore Lakshman,Sukneet Singh BASUTA. Владелец: Micron Technology Inc. Дата публикации: 2023-06-15.

Imprint recovery for memory cells

Номер патента: US12040038B2. Автор: Jonathan D. Harms,Jonathan J. Strand,Shashank Bangalore Lakshman,Sukneet Singh BASUTA. Владелец: Micron Technology Inc. Дата публикации: 2024-07-16.

Two-layer code with low parity cost for memory sub-systems

Номер патента: WO2020257057A1. Автор: James Fitzpatrick,Sanjay Subbarao. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-12-24.

Optimized seasoning trim values based on form factors in memory sub-system manufacturing

Номер патента: WO2023034459A1. Автор: Tingjun Xie,Zhenming Zhou,Murong Lang. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-09.

Dynamic decoding for memory systems

Номер патента: US12107602B2. Автор: Curtis W. Egan. Владелец: Micron Technology Inc. Дата публикации: 2024-10-01.

Dynamic decoding for memory systems

Номер патента: US20230396270A1. Автор: Curtis W. Egan. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

Independent flash translation layer tables for memory

Номер патента: US20240160566A1. Автор: Marco Redaelli. Владелец: Micron Technology Inc. Дата публикации: 2024-05-16.

Hybrid iterative error correcting and redundancy decoding operations for memory sub-systems

Номер патента: WO2020023539A1. Автор: Zhengang Chen,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-01-30.

Just-in-time (JIT) scheduler for memory subsystems

Номер патента: US11868287B2. Автор: Sanjay Subbarao,Alex J. Wesenberg,Chandra Guda,Johnny A Lam,Guanying Wu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Independent thermal throttling temperature control for memory sub-systems

Номер патента: US11899522B2. Автор: Curtis W. Egan. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Independent thermal throttling temperature control for memory sub-systems

Номер патента: US20220164021A1. Автор: Curtis W. Egan. Владелец: Micron Technology Inc. Дата публикации: 2022-05-26.

HYBRID ITERATIVE ERROR CORRECTING AND REDUNDANCY DECODING OPERATIONS FOR MEMORY SUB-SYSTEMS

Номер патента: US20200026602A1. Автор: Chen Zhengang,TAI YING YU,Zhu Jiangli. Владелец: . Дата публикации: 2020-01-23.

Pre-fetch for memory sub-system with cache

Номер патента: US20220075727A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

FAILURE-TOLERANT ERROR CORRECTION LAYOUT FOR MEMORY SUB-SYSTEMS

Номер патента: US20200177205A1. Автор: Wu Wei,Chen Zhengang,Shen Zhenlei. Владелец: . Дата публикации: 2020-06-04.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM VOLTAGE REGULATION

Номер патента: US20210224147A1. Автор: Spica Michael R.,Caraher Patrick T.. Владелец: . Дата публикации: 2021-07-22.

POWER-SAVING MECHANISM FOR MEMORY SUB-SYSTEM IN PIPELINED PROCESSOR

Номер патента: US20200233673A1. Автор: CHEN YU-SHU,LEE Chang-Chia,LIU Hsing-Chuang. Владелец: . Дата публикации: 2020-07-23.

INDEPENDENT THERMAL THROTTLING TEMPERATURE CONTROL FOR MEMORY SUB-SYSTEMS

Номер патента: US20220374068A1. Автор: Egan Curtis W.. Владелец: . Дата публикации: 2022-11-24.

Failure-tolerant error correction layout for memory sub-systems

Номер патента: US20220376709A1. Автор: Wei Wu,Zhengang Chen,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2022-11-24.

Failure-tolerant error correction layout for memory sub-systems

Номер патента: US11870461B2. Автор: Wei Wu,Zhengang Chen,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Managing data placement for direct assigned virtual machines in a memory sub-system

Номер патента: US20240320029A1. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-09-26.

HYBRID ITERATIVE ERROR CORRECTING AND REDUNDANCY DECODING OPERATIONS FOR MEMORY SUB-SYSTEMS

Номер патента: US20200356441A1. Автор: Chen Zhengang,TAI YING YU,Zhu Jiangli. Владелец: . Дата публикации: 2020-11-12.

Failure-tolerant error correction layout for memory sub-systems

Номер патента: US11438012B2. Автор: Wei Wu,Zhengang Chen,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2022-09-06.

Efficient processing of commands in a memory sub-system

Номер патента: US20210271601A1. Автор: Byron D. Harris,Scheheresade Virani. Владелец: Micron Technology Inc. Дата публикации: 2021-09-02.

Memory sub-system logical block address remapping

Номер патента: US20220091975A1. Автор: Gil Golov,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-24.

Reset and replay of memory sub-system controller in a memory sub-system

Номер патента: US20210019217A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

RESET AND REPLAY OF MEMORY SUB-SYSTEM CONTROLLER IN A MEMORY SUB-SYSTEM

Номер патента: US20220075682A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2022-03-10.

Reset and replay of memory sub-system controller in a memory sub-system

Номер патента: US11714697B2. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-08-01.

Separate read-only cache and write-read cache in a memory sub-system

Номер патента: US20200278932A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2020-09-03.

Caching of logical-to-physical mapping information in a memory sub-system

Номер патента: US12130748B2. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Telemetry-capable memory sub-system

Номер патента: US12061551B2. Автор: David Andrew Roberts. Владелец: Micron Technology Inc. Дата публикации: 2024-08-13.

Quality of service management in a memory sub-system

Номер патента: US20240160553A1. Автор: Horia C. Simionescu,Prateek Sharma,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-05-16.

MEMORY SUB-SYSTEM AND COMPUTING SYSTEM INCLUDING THE SAME

Номер патента: US20140013066A1. Автор: Kim Dong-Hwi,Lim Sun-Young. Владелец: . Дата публикации: 2014-01-09.

Memory sub-system cache extension to page buffers of a memory array

Номер патента: US20240061778A1. Автор: Xing Wang,Deping He. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Sequential read optimization in a memory sub-system that programs sequentially

Номер патента: WO2021168020A1. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-08-26.

Memory sub-system logical block address remapping

Номер патента: US11847051B2. Автор: Gil Golov,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2023-12-19.

Memory sub-system cache extension to page buffers of a memory array

Номер патента: US12019543B2. Автор: Xing Wang,Deping He. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

PREFETCH BUFFER OF MEMORY SUB-SYSTEM

Номер патента: US20220019535A1. Автор: Narsale Ashay. Владелец: . Дата публикации: 2022-01-20.

MEDIA MANAGEMENT LOGGER FOR A MEMORY SUB-SYSTEM

Номер патента: US20210019218A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

MEMORY SUB-SYSTEM TEMPERATURE THROTTLING RELAXATION

Номер патента: US20220043493A1. Автор: Shen Zhenlei,Chen Mikai,Lang Murong,Zhou Zhenming. Владелец: . Дата публикации: 2022-02-10.

PRIORITIZATION OF ERROR CONTROL OPERATIONS AT A MEMORY SUB-SYSTEM

Номер патента: US20220043706A1. Автор: Malshe Ashutosh,Muchherla Kishore Kumar,Singidi Harish R.,Luo Xiangang,Rayaprolu Vamsi Pavan. Владелец: . Дата публикации: 2022-02-10.

USING A THERMOELECTRIC COMPONENT TO IMPROVE MEMORY SUB-SYSTEM PERFORMANCE

Номер патента: US20210026425A1. Автор: Spica Michael R.. Владелец: . Дата публикации: 2021-01-28.

FACILITATING SEQUENTIAL READS IN MEMORY SUB-SYSTEMS

Номер патента: US20220058138A1. Автор: Hanna Stephen,Grosz Nadav. Владелец: . Дата публикации: 2022-02-24.

MEMORY SUB-SYSTEM CODEWORD ADDRESSING

Номер патента: US20220066920A1. Автор: Basu Reshmi. Владелец: . Дата публикации: 2022-03-03.

GARBAGE COLLECTION IN A MEMORY SUB-SYSTEM DURING A LOW BATTERY STATE

Номер патента: US20210056019A1. Автор: Huang Jianmin,Limaye Aparna U.,Iwasaki Tomoko Ogura,Evans Tracy D.,Trivedi Avani F.. Владелец: . Дата публикации: 2021-02-25.

ERROR HANDLING OPTIMIZATION IN MEMORY SUB-SYSTEM MAPPING

Номер патента: US20220075690A1. Автор: Lam Johnny A.. Владелец: . Дата публикации: 2022-03-10.

CLASSIFYING ACCESS FREQUENCY OF A MEMORY SUB-SYSTEM COMPONENT

Номер патента: US20210064543A1. Автор: Yang Yue. Владелец: . Дата публикации: 2021-03-04.

DATA RECOVERY WITHIN A MEMORY SUB-SYSTEM

Номер патента: US20200065204A1. Автор: Springberg David G.. Владелец: . Дата публикации: 2020-02-27.

MEMORY SUB-SYSTEM LOGICAL BLOCK ADDRESS REMAPPING

Номер патента: US20220091975A1. Автор: Golov Gil,Wu Jiangang,Muchherla Kishore K.,Schuh Karl D.,Rayaprolu Vamsi Pavan. Владелец: . Дата публикации: 2022-03-24.

MEMORY SUB-SYSTEM WITH MULTIPLE PORTS HAVING SINGLE ROOT VIRTUALIZATION

Номер патента: US20220092013A1. Автор: Bueb Christopher J.,MARONEY JOHN E.. Владелец: . Дата публикации: 2022-03-24.

PROVIDING BANDWIDTH EXPANSION FOR A MEMORY SUB-SYSTEM INCLUDING A SEQUENCER SEPARATE FROM A CONTROLLER

Номер патента: US20200081763A1. Автор: TAI YING YU,Mittal Samir,Wu Cheng Yuan. Владелец: . Дата публикации: 2020-03-12.

MEMORY SUB-SYSTEM INCLUDING AN IN PACKAGE SEQUENCER SEPARATE FROM A CONTROLLER

Номер патента: US20200081851A1. Автор: TAI YING YU,Mittal Samir,Wu Cheng Yuan. Владелец: . Дата публикации: 2020-03-12.

MEMORY SUB-SYSTEM TEMPERATURE CONTROL

Номер патента: US20220138073A1. Автор: Liu Tao,Luo Ting,Bueb Christopher J.,Yuen Eric,Ang Cheng Cheng. Владелец: . Дата публикации: 2022-05-05.

CACHE RELEASE COMMAND FOR CACHE READS IN A MEMORY SUB-SYSTEM

Номер патента: US20220138108A1. Автор: Weinberg Yoav,Lee Eric N.. Владелец: . Дата публикации: 2022-05-05.

SECURE DATA COMMUNICATION WITH MEMORY SUB-SYSTEM

Номер патента: US20220138113A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2022-05-05.

SEPARATE CORES FOR MEDIA MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20220171702A1. Автор: Bianco Antonio David,Traver John Paul. Владелец: . Дата публикации: 2022-06-02.

GARBAGE COLLECTION IN A MEMORY SUB-SYSTEM DURING A LOW BATTERY STATE

Номер патента: US20220171705A1. Автор: Huang Jianmin,Limaye Aparna U.,Iwasaki Tomoko Ogura,Evans Tracy D.,Trivedi Avani F.. Владелец: . Дата публикации: 2022-06-02.

TEMPERATURE-AWARE DATA MANAGEMENT IN MEMORY SUB-SYSTEMS

Номер патента: US20220171713A1. Автор: Feeley Peter,Malshe Ashutosh,Muchherla Kishore Kumar,Ratnam Sampath. Владелец: . Дата публикации: 2022-06-02.

SEPARATE READ-ONLY CACHE AND WRITE-READ CACHE IN A MEMORY SUB-SYSTEM

Номер патента: US20220179798A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2022-06-09.

REAL TIME TRIGGER RATE MONITORING IN A MEMORY SUB-SYSTEM

Номер патента: US20200110685A1. Автор: Chew Francis. Владелец: . Дата публикации: 2020-04-09.

DIRECT CACHE HIT AND TRANSFER IN A MEMORY SUB-SYSTEM THAT PROGRAMS SEQUENTIALLY

Номер патента: US20220269611A1. Автор: Guda Chandra M.,Lam Johnny A.. Владелец: . Дата публикации: 2022-08-25.

SECURE DATA COMMUNICATION WITH MEMORY SUB-SYSTEM

Номер патента: US20210157745A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

PREFETCH BUFFER OF MEMORY SUB-SYSTEM

Номер патента: US20220276963A1. Автор: Narsale Ashay. Владелец: . Дата публикации: 2022-09-01.

LOW POWER MEMORY SUB-SYSTEM USING VARIABLE LENGTH COLUMN COMMAND

Номер патента: US20180137050A1. Автор: Jain Nikhil,Rao Umesh,SHAMBHU Ankit,RAGHUBANSHI Shyam Bahadur. Владелец: . Дата публикации: 2018-05-17.

ACTIVE INPUT/OUTPUT EXPANDER OF A MEMORY SUB-SYSTEM

Номер патента: US20210173771A1. Автор: Carter Dustin J.,RAJGOPAL Suresh,Butterfield Jeremy W.,Nerich Sean E.. Владелец: . Дата публикации: 2021-06-10.

SEPARATING PARITY DATA FROM HOST DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210182143A1. Автор: Bolisetty Naveen,Kailash Rajeshwar. Владелец: . Дата публикации: 2021-06-17.

ADAPTIVE BACKGROUND SCANS IN A MEMORY SUB-SYSTEM

Номер патента: US20220300366A1. Автор: Stoller Scott Anthony,Shukla Pitamber,Ekren Anita Marguerite. Владелец: . Дата публикации: 2022-09-22.

CACHING OF LOGICAL-TO-PHYSICAL MAPPING INFORMATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220300432A1. Автор: Subbarao Sanjay. Владелец: . Дата публикации: 2022-09-22.

MANAGEMENT OF PARITY DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210191808A1. Автор: Kumari Suman,Bolisetty Naveen,Bhardwaj Amit. Владелец: . Дата публикации: 2021-06-24.

MAINTAINING SEQUENTIALITY FOR MEDIA MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20210191849A1. Автор: Bianco Antonio David. Владелец: . Дата публикации: 2021-06-24.

DATA BLOCK SWITCHING AT A MEMORY SUB-SYSTEM

Номер патента: US20210191852A1. Автор: Feeley Peter,Ratnam Sampath K.,Muchherla Kishore Kumar,Brandt Kevin R.,Steinmetz Cory M.. Владелец: . Дата публикации: 2021-06-24.

EFFICIENT PROCESSING OF COMMANDS IN A MEMORY SUB-SYSTEM

Номер патента: US20210191870A1. Автор: Virani Scheheresade,Harris Byron D.. Владелец: . Дата публикации: 2021-06-24.

ELASTIC BUFFER IN A MEMORY SUB-SYSTEM FOR DEBUGGING INFORMATION

Номер патента: US20210191874A1. Автор: Mendes Joe,Guda Chandra,Gaskill Steven. Владелец: . Дата публикации: 2021-06-24.

ANALYSIS OF MEMORY SUB-SYSTEMS BASED ON THRESHOLD DISTRIBUTIONS

Номер патента: US20210192333A1. Автор: Thiruvengadam Aswin,Lowrance Daniel L.,Phelps Joshua,Harrington Peter B.. Владелец: . Дата публикации: 2021-06-24.

QUALITY OF SERVICE CONTROL OF LOGICAL DEVICES FOR A MEMORY SUB-SYSTEM

Номер патента: US20210200703A1. Автор: Wang Xiaodong,Simionescu Horia C.,Raparti Venkata Yaswanth. Владелец: . Дата публикации: 2021-07-01.

METADATA-ASSISTED ENCODING AND DECODING FOR A MEMORY SUB-SYSTEM

Номер патента: US20210216402A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2021-07-15.

REAL TIME TRIGGER RATE MONITORING IN A MEMORY SUB-SYSTEM

Номер патента: US20210216425A1. Автор: Chew Francis. Владелец: . Дата публикации: 2021-07-15.

DYNAMIC COMMAND EXTENSION FOR A MEMORY SUB-SYSTEM

Номер патента: US20210226779A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2021-07-22.

MANAGEMENT OF EVENT LOG INFORMATION OF A MEMORY SUB-SYSTEM

Номер патента: US20200192779A1. Автор: Minja Erick W.. Владелец: . Дата публикации: 2020-06-18.

MEMORY SUB-SYSTEM WITH MULTIPLE PORTS HAVING SINGLE ROOT VIRTUALIZATION

Номер патента: US20200192848A1. Автор: Bueb Christopher J.,MARONEY JOHN E.. Владелец: . Дата публикации: 2020-06-18.

MANAGEMENT OF POWER STATE TRANSITIONS OF A MEMORY SUB-SYSTEM

Номер патента: US20200201417A1. Автор: Park Kihoon,Holmstrom David A.. Владелец: . Дата публикации: 2020-06-25.

USING A SECOND CONTENT-ADDRESSABLE MEMORY TO MANAGE MEMORY BURST ACCESSES IN MEMORY SUB-SYSTEMS

Номер патента: US20200201776A1. Автор: Bavishi Dhawal,Isenegger Laurent,Frederiksen Jeffrey. Владелец: . Дата публикации: 2020-06-25.

SECURE COMMUNICATION FOR LOG REPORTING IN MEMORY SUB-SYSTEMS

Номер патента: US20200202017A1. Автор: Cariello Giuseppe,Liang Qing,STRONG ROBERT W.,Parry Jonathan,Ruane James. Владелец: . Дата публикации: 2020-06-25.

Early decoding termination for a memory sub-system

Номер патента: US20210250051A1. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-08-12.

SEQUENTIAL READ OPTIMIZATION IN A MEMORY SUB-SYSTEM THAT PROGRAMS SEQUENTIALLY

Номер патента: US20210255949A1. Автор: Guda Chandra M.,Lam Johnny A.. Владелец: . Дата публикации: 2021-08-19.

FACILITATING SEQUENTIAL READS IN MEMORY SUB-SYSTEMS

Номер патента: US20210263864A1. Автор: Hanna Stephen,Grosz Nadav. Владелец: . Дата публикации: 2021-08-26.

METADATA-ASSISTED ENCODING AND DECODING FOR A MEMORY SUB-SYSTEM

Номер патента: US20200250033A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2020-08-06.

EARLY DECODING TERMINATION FOR A MEMORY SUB-SYSTEM

Номер патента: US20200252087A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2020-08-06.

SEPARATING PARITY DATA FROM HOST DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210342219A1. Автор: Bolisetty Naveen,Kailash Rajeshwar. Владелец: . Дата публикации: 2021-11-04.

MEMORY SUB-SYSTEM FOR DECODING NON-POWER-OF-TWO ADDRESSABLE UNIT ADDRESS BOUNDARIES

Номер патента: US20200272562A1. Автор: Walker Robert,La Fratta Patrick A.,Nagarajan Chandrasekhar. Владелец: . Дата публикации: 2020-08-27.

ZONE-AWARE MEMORY MANAGEMENT IN MEMORY SUB-SYSTEMS

Номер патента: US20210397562A1. Автор: Bhardwaj Amit. Владелец: . Дата публикации: 2021-12-23.

SEPARATE READ-ONLY CACHE AND WRITE-READ CACHE IN A MEMORY SUB-SYSTEM

Номер патента: US20200278932A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2020-09-03.

MANAGEMENT OF POWER STATE TRANSITIONS OF A MEMORY SUB-SYSTEM

Номер патента: US20200310524A1. Автор: Park Kihoon,Holmstrom David A.. Владелец: . Дата публикации: 2020-10-01.

Metadata-assisted encoding and decoding for a memory sub-system

Номер патента: US10963342B2. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-03-30.

Memory sub-system with multiple ports having single root virtualization

Номер патента: US11675724B2. Автор: John E. Maroney,Christopher J. Bueb. Владелец: Micron Technology Inc. Дата публикации: 2023-06-13.

Adaptive background scans in a memory sub-system

Номер патента: US11556410B2. Автор: Scott Anthony Stoller,Pitamber Shukla,Anita Marguerite Ekren. Владелец: Micron Technology Inc. Дата публикации: 2023-01-17.

Management of event log information of a memory sub-system

Номер патента: US11093364B2. Автор: Erick W. Minja. Владелец: Micron Technology Inc. Дата публикации: 2021-08-17.

Memory sub-system to Management Controller initializes

Номер патента: CN102906717B. Автор: T.F.埃默森,D.F.海恩里希,H.Q.乐. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2016-05-04.

Early decoding termination for a memory sub-system

Номер патента: US10992323B2. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-04-27.

Metadata-assisted encoding and decoding for a memory sub-system

Номер патента: US11709733B2. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-07-25.

Memory sub-system with multiple ports having single root virtualization

Номер патента: WO2020123860A1. Автор: John E. Maroney,Christopher J. Bueb. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-06-18.

Using a thermoelectric component to improve memory sub-system performance

Номер патента: US20220382348A1. Автор: Michael R. Spica. Владелец: Micron Technology Inc. Дата публикации: 2022-12-01.

Maintaining sequentiality for media management of a memory sub-system

Номер патента: US11698856B2. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2023-07-11.

Separate read-only cache and write-read cache in a memory sub-system

Номер патента: US11914520B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Dynamic command extension for a memory sub-system

Номер патента: US11895226B2. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2024-02-06.

Telemetry-capable memory sub-system

Номер патента: US20240070072A1. Автор: David Andrew Roberts. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Adaptive background scans in a memory sub-system

Номер патента: US11797376B2. Автор: Scott Anthony Stoller,Pitamber Shukla,Anita Marguerite Ekren. Владелец: Micron Technology Inc. Дата публикации: 2023-10-24.

Dynamic command extension for a memory sub-system

Номер патента: US20210226779A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2021-07-22.

Dynamic command extension for a memory sub-system

Номер патента: WO2021150719A1. Автор: Robert W. Strong,James Ruane. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-07-29.

Dynamic command extension for a memory sub-system

Номер патента: US20240129114A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2024-04-18.

Dynamic command extension for a memory sub-system

Номер патента: US20230030065A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2023-02-02.

Caching of logical-to-physical mapping information in a memory sub-system

Номер патента: US20230367719A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2023-11-16.

Telemetry-capable memory sub-system

Номер патента: WO2024044338A1. Автор: David Andrew Roberts. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-02-29.

Memory sub-system for memory cell touch-up

Номер патента: US11967386B2. Автор: Bin Wang,Pitamber Shukla,Scott A. Stoller. Владелец: Micron Technology Inc. Дата публикации: 2024-04-23.

Memory sub-system for memory cell touch-up

Номер патента: US20230377664A1. Автор: Bin Wang,Pitamber Shukla,Scott A. Stoller. Владелец: Micron Technology Inc. Дата публикации: 2023-11-23.

Eliminating write disturb for system metadata in a memory sub-system

Номер патента: WO2023028166A1. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou,Charles See Yeung Kwong. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-02.

Programming delay scheme for in a memory sub-system based on memory reliability

Номер патента: US20240304256A1. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-09-12.

Adaptive programming delay scheme in a memory sub-system

Номер патента: US12142326B2. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-11-12.

Pre-boosting scheme during a program operation in a memory sub-system

Номер патента: US20220051721A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US20210391024A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2021-12-16.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US20220189565A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-06-16.

Pre-boosting scheme during a program operation in a memory sub-system

Номер патента: US11183245B1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2021-11-23.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US11749359B2. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2023-09-05.

All levels dynamic start voltage programming of a memory device in a memory sub-system

Номер патента: US11756612B2. Автор: Jun Xu. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Adaptive porogramming delay scheme in a memory sub-system

Номер патента: US20230386583A1. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-11-30.

Programming delay scheme for in a memory sub-system based on memory reliability

Номер патента: US20230410914A1. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-12-21.

Eliminating write disturb for system metadata in a memory sub-system

Номер патента: US11790998B2. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Eliminating write disturb for system metadata in a memory sub-system

Номер патента: US20230402108A1. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-12-14.

Programming delay scheme for a memory sub-system based on memory reliability

Номер патента: US12027210B2. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-07-02.

PRE-BOOSTING SCHEME DURING A PROGRAM OPERATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220051721A1. Автор: Dong Yingda,Chen Hong-Yan. Владелец: . Дата публикации: 2022-02-17.

Managing programming convergence associated with memory cells of a memory sub-system

Номер патента: US20220180952A1. Автор: Jun Xu,Violante Moschiano,Erwin E. Yu. Владелец: Micron Technology Inc. Дата публикации: 2022-06-09.

ALL LEVELS DYNAMIC START VOLTAGE PROGRAMMING OF A MEMORY DEVICE IN A MEMORY SUB-SYSTEM

Номер патента: US20220310158A1. Автор: Xu Jun. Владелец: . Дата публикации: 2022-09-29.

ALL LEVELS PROGRAMMING OF A MEMORY DEVICE IN A MEMORY SUB-SYSTEM

Номер патента: US20220310165A1. Автор: Ning Sheyang,Miranda Lawrence Celso. Владелец: . Дата публикации: 2022-09-29.

IN-LINE PROGRAMMING ADJUSTMENT OF A MEMORY CELL IN A MEMORY SUB-SYSTEM

Номер патента: US20220310166A1. Автор: Iwasaki Tomoko Ogura,Ning Sheyang,Miranda Lawrence Celso,Zhang Zhengyi. Владелец: . Дата публикации: 2022-09-29.

LEVEL SHIFTING IN ALL LEVELS PROGRAMMING OF A MEMORY DEVICE IN A MEMORY SUB-SYSTEM

Номер патента: US20220310167A1. Автор: Ning Sheyang,Miranda Lawrence Celso. Владелец: . Дата публикации: 2022-09-29.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US20220215890A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-07-07.

Modified seeding scheme during a program operation in a memory sub-system

Номер патента: US20210391016A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2021-12-16.

Enhanced gradient seeding scheme during a program operation in a memory sub-system

Номер патента: US11901010B2. Автор: Yingda Dong,Ching-Huang Lu,Vinh Q. Diep. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

All levels programming of a memory device in a memory sub-system

Номер патента: US11887668B2. Автор: Sheyang NING,Lawrence Celso Miranda. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Memory sub-system sanitization

Номер патента: US11810621B2. Автор: Eric N. Lee,Robert W. Strong,Jeremy Binfet,William Akin. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Memory sub-system sanitization

Номер патента: US20240062828A1. Автор: Eric N. Lee,Robert W. Strong,Jeremy Binfet,William Akin. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Level shifting in all levels programming of a memory device in a memory sub-system

Номер патента: WO2022204608A1. Автор: Sheyang NING,Lawrence Celso Miranda. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-09-29.

Enhanced gradient seeding scheme during a program operation in a memory sub-system

Номер патента: US20240120010A1. Автор: Yingda Dong,Ching-Huang Lu,Vinh Q. Diep. Владелец: Micron Technology Inc. Дата публикации: 2024-04-11.

Hardware-based inter-device resource sharing

Номер патента: US09569267B2. Автор: Ramamurthy Krithivas,Balaji Parthasarathy. Владелец: Intel Corp. Дата публикации: 2017-02-14.

Methods and systems for hardware-based memory resource allocation

Номер патента: US20210373955A1. Автор: Alessandro Fulli,Michael B. Galles,Sameer Kittur SUBRAHMANYA. Владелец: Pensando Systems Inc. Дата публикации: 2021-12-02.

Hardware-based human presence detection

Номер патента: WO2012044996A3. Автор: Eli Kupermann,Avraham Mualem. Владелец: Intel Corporation. Дата публикации: 2012-06-28.

Hardware-based human presence detection

Номер патента: WO2012044996A2. Автор: Eli Kupermann,Avraham Mualem. Владелец: Intel Corporation. Дата публикации: 2012-04-05.

Hardware-based time alignment of wireless links

Номер патента: US09490880B1. Автор: Arvind Kaushik,Sachin Prakash,Raghavendra Srinivas,Apoorv Goel. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2016-11-08.

Hardware-based messaging appliance

Номер патента: CA2595254C. Автор: Barry J. Thompson,Kul Singh,Pierre Fraval. Владелец: Tervela Inc. Дата публикации: 2013-10-01.

Context-aware hardware-based voice activity detection

Номер патента: US11776562B2. Автор: Ren Li,Xiaofei Chen,Murray Jarvis. Владелец: Qualcomm Inc. Дата публикации: 2023-10-03.

Using hardware based secure isolated region to prevent piracy and cheating on electronic devices

Номер патента: CA3021094C. Автор: Ling Tony Chen. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2024-05-21.

Systems and methods for hardware-based pooling

Номер патента: EP3735660A1. Автор: Peter Joseph Bannon,Kevin Altair Hurd. Владелец: Tesla Inc. Дата публикации: 2020-11-11.

Hardware-Based Obfuscation of Digital Data

Номер патента: US20220197982A1. Автор: Michael Borza,Andrew Elias,Bandi Chandra Sekhar Reddy,Adam Cron. Владелец: Synopsys Inc. Дата публикации: 2022-06-23.

On-chip software-based activity monitor to configure throttling at a hardware-based activity monitor

Номер патента: US11899551B1. Автор: Thomas A. Volpe. Владелец: Amazon Technologies Inc. Дата публикации: 2024-02-13.

Method and apparatus for hardware based file/document expiry timer enforcement

Номер патента: US11133941B2. Автор: Igor Muttik,Hormuzd M. Khosravi,Alex Nayshtut. Владелец: McAfee LLC. Дата публикации: 2021-09-28.

Systems and methods for hardware-based pooling

Номер патента: WO2019135873A1. Автор: Peter Joseph Bannon,Kevin Altair Hurd. Владелец: Tesla, Inc.. Дата публикации: 2019-07-11.

Hardware-based obfuscation of digital data

Номер патента: US12067091B2. Автор: Michael Borza,Andrew Elias,Adam David Cron,Bandi Chandra Sekhar Reddy. Владелец: Synopsys Inc. Дата публикации: 2024-08-20.

Hardware-Based System For Cybersecurity Protection Of Microprocessor Systems

Номер патента: US20190332819A1. Автор: Kenneth Stanley Szajda. Владелец: TRILICON LLC. Дата публикации: 2019-10-31.

Hardware-based system for cybersecurity protection of microprocessor systems

Номер патента: EP3788517A1. Автор: Kenneth Stanley Szajda. Владелец: TRILICON LLC. Дата публикации: 2021-03-10.

Hardware-based system for cybersecurity protection of microprocessor systems

Номер патента: WO2019211726A1. Автор: Kenneth Stanley Szajda. Владелец: TRILICON LLC. Дата публикации: 2019-11-07.

Apparatus, method, and system for hardware-based filtering in a cross-domain infrastructure

Номер патента: US09596212B2. Автор: David K. Liefer,John M. Thilenius. Владелец: Boeing Co. Дата публикации: 2017-03-14.

Synchronized hardware-based security for a communication system

Номер патента: US20180211068A1. Автор: Steven Charles Price, JR.,Weston Raymond Alameida. Владелец: Oblivion Labs Inc. Дата публикации: 2018-07-26.

Synchronized hardware-based security for a communication system

Номер патента: US20190147194A1. Автор: Steven Charles Price, JR.,Weston Raymond Alameida. Владелец: Oblivion Labs Inc. Дата публикации: 2019-05-16.

System and methods for hardware-based PCIe link up based on post silicon characterization

Номер патента: US11836501B1. Автор: Ramacharan Sundararaman,Nithyananda Miyar. Владелец: Marvell Asia Pte Ltd. Дата публикации: 2023-12-05.

Providing hardware-based translation lookaside buffer (tlb) conflict resolution in processor-based systems

Номер патента: US20190004883A1. Автор: Thomas Philip Speier,Samar Asbe. Владелец: Qualcomm Inc. Дата публикации: 2019-01-03.

Hardware-based predictive fault detection and analysis

Номер патента: US11983571B2. Автор: Suresh K. Thapa,Garnett H. Thompson,Abhishek C. Mehta. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2024-05-14.

Hardware-based predictive fault detection and analysis

Номер патента: US20240192999A1. Автор: Suresh K. Thapa,Garnett H. Thompson,Abhishek C. Mehta. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2024-06-13.

Techniques to facilitate a hardware based table lookup

Номер патента: EP3758311A1. Автор: Francesc Guim Bernat,Alexander Bachmutsky,Raghu Kondapalli. Владелец: Intel Corp. Дата публикации: 2020-12-30.

Hardware based processor utilization system

Номер патента: GB2393292A. Автор: Edgar I Circenis. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2004-03-24.

Hardware-Based Save-and-Restore Controller

Номер патента: US20230315588A1. Автор: Vinoth Kumar Deivasigamani. Владелец: Google LLC. Дата публикации: 2023-10-05.

Leveraging hardware-based attestation to grant workloads access to confidential data

Номер патента: US11886223B2. Автор: David Dunn,Abhishek Srivastava,Jesse POOL,Adrian DRZEWIECKI. Владелец: VMware LLC. Дата публикации: 2024-01-30.

Techniques to facilitate a hardware based table lookup

Номер патента: US20190310937A1. Автор: Francesc Guim Bernat,Alexander Bachmutsky,Raghu Kondapalli. Владелец: Intel Corp. Дата публикации: 2019-10-10.

Memory controller for memory with mixed cell array and method of controlling the memory

Номер патента: US09606908B2. Автор: Jing Li,Bing Dai,Chung H. Lam. Владелец: International Business Machines Corp. Дата публикации: 2017-03-28.

MEMORY SUB-SYSTEM AUTONOMOUS VEHICLE LOCALIZATION

Номер патента: US20220091611A1. Автор: Lai Meng Yew. Владелец: . Дата публикации: 2022-03-24.

Testing for memory devices using dedicated command and address channels

Номер патента: US20240281350A1. Автор: Stephen Hanna. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Error rates for memory with built in error correction and detection

Номер патента: US12111726B2. Автор: Monish Shah. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2024-10-08.

Read-write control method for memory, and corresponding memory and server

Номер патента: US09990276B2. Автор: Ming Xie,Jianfeng Xu,Yue Wu,Wenzheng Li,Chaoyu ZHONG. Владелец: Tencent Technology Shenzhen Co Ltd. Дата публикации: 2018-06-05.

Method and device for memory size adapted serial data transfer

Номер патента: RU2597502C2. Автор: Флориан ХАРТВИХ. Владелец: Роберт Бош Гмбх. Дата публикации: 2016-09-10.

An apparatus and method for memory encryption with reduced decryption latency

Номер патента: EP1654661A2. Автор: Carlos Rozas,Gary Graunke. Владелец: Intel Corp. Дата публикации: 2006-05-10.

Dynamic power allocation for memory using multiple interleaving patterns

Номер патента: WO2024112431A1. Автор: Vincent Vacquerie,Alexis Lefebvre. Владелец: GoPro, Inc.. Дата публикации: 2024-05-30.

Systems and methods for memory serviceability mitigation

Номер патента: US20240078158A1. Автор: Vivek Viswanathan Iyer,Michael Wayne Arms,Balasingh Ponraj Samuel. Владелец: Dell Products LP. Дата публикации: 2024-03-07.

Technologies for memory replay prevention using compressive encryption

Номер патента: US11775332B2. Автор: David M. Durham,Siddhartha Chhabra,Michael E. Kounavis. Владелец: Intel Corp. Дата публикации: 2023-10-03.

Techniques for memory error correction

Номер патента: US12124333B2. Автор: Kai Wang. Владелец: Micron Technology Inc. Дата публикации: 2024-10-22.

Internal error correction for memory devices

Номер патента: US12141029B2. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-11-12.

System and methods for memory expansion

Номер патента: US09405698B2. Автор: Satyanarayana Nishtala,Luca Cafiero,Mario Mazzola,Philip Manela. Владелец: Cisco Technology Inc. Дата публикации: 2016-08-02.

Method and apparatus for reducing idle power consumption from programmable logic device based accelerators

Номер патента: US20190107881A1. Автор: George S. Powley. Владелец: Intel Corp. Дата публикации: 2019-04-11.

Method and system for memory attack mitigation

Номер патента: US20220197827A1. Автор: Vilas K. SRIDHARAN,Sudhanva Gurumurthi. Владелец: Advanced Micro Devices Inc. Дата публикации: 2022-06-23.

Method and system for memory attack mitigation

Номер патента: EP4264474A1. Автор: Vilas K. SRIDHARAN,Sudhanva Gurumurthi. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-25.

MANAGING DIGITALLY-CONTROLLED CHARGE PUMP OPERATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220172788A1. Автор: Piccardi Michele. Владелец: . Дата публикации: 2022-06-02.

SHORT PROGRAM VERIFY RECOVERY WITH REDUCED PROGRAMMING DISTURBANCE IN A MEMORY SUB-SYSTEM

Номер патента: US20210391024A1. Автор: Dong Yingda,Chen Hong-Yan. Владелец: . Дата публикации: 2021-12-16.

Managing allocation of blocks in a memory sub-system

Номер патента: US20240203507A1. Автор: Zhengang Chen,Yu-Chung Lien,Jameer Mulani,Tomer Tzvi Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US20240265989A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

Optimizing read error handling in a memory sub-system

Номер патента: US20240282399A1. Автор: Kyungjin Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Select gate maintenance in a memory sub-system

Номер патента: US20210233594A1. Автор: Harish R. Singidi,Chun Sum Yeung,Devin M. Batutis,Avinash Rajagiri,Sheng-Huang Lee. Владелец: Micron Technology Inc. Дата публикации: 2021-07-29.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US20220059179A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-02-24.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US11955194B2. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-04-09.

Select gate maintenance in a memory sub-system

Номер патента: US11017870B1. Автор: Harish R. Singidi,Chun Sum Yeung,Devin M. Batutis,Avinash Rajagiri,Sheng-Huang Lee. Владелец: Micron Technology Inc. Дата публикации: 2021-05-25.

ADAPTING AN ERROR RECOVERY PROCESS IN A MEMORY SUB-SYSTEM

Номер патента: US20220044757A1. Автор: Lang Murong,Zhou Zhenming,XU Zhongguang. Владелец: . Дата публикации: 2022-02-10.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US20220059179A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-02-24.

Selection of read offset values in a memory sub-system

Номер патента: US20220076765A1. Автор: Kishore Kumar Muchherla,Larry J. Koudele,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

ENHANCED READ DISTURBANCE DETECTION AND REMEDIATION FOR A MEMORY SUB-SYSTEM

Номер патента: US20200075109A1. Автор: Bradshaw Samuel E.. Владелец: . Дата публикации: 2020-03-05.

ADJUSTING READ VOLTAGE LEVELS BASED ON A PROGRAMMED BIT COUNT IN A MEMORY SUB-SYSTEM

Номер патента: US20220310176A1. Автор: Majerus Douglas E.. Владелец: . Дата публикации: 2022-09-29.

SELECT GATE MAINTENANCE IN A MEMORY SUB-SYSTEM

Номер патента: US20210233594A1. Автор: Singidi Harish R.,Yeung Chun Sum,Batutis Devin M.,Rajagiri Avinash,Lee Sheng-Huang. Владелец: . Дата публикации: 2021-07-29.

Read voltage-assisted manufacturing tests of memory sub-system

Номер патента: US10783978B1. Автор: Zhengang Chen,Tingjun Xie,Steven M. Pope. Владелец: Micron Technology Inc. Дата публикации: 2020-09-22.

Double interleaved programming of a memory device in a memory sub-system

Номер патента: US11699491B2. Автор: Kishore Kumar Muchherla,James Fitzpatrick,Phong Sy Nguyen. Владелец: Micron Technology Inc. Дата публикации: 2023-07-11.

Adjusting read voltage levels based on a programmed bit count in a memory sub-system

Номер патента: US20220310176A1. Автор: Douglas E. Majerus. Владелец: Micron Technology Inc. Дата публикации: 2022-09-29.

Select gate maintenance with adaptive scan frequency in a memory sub-system

Номер патента: US20240153570A1. Автор: Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-05-09.

Cross-temperature compensation in a memory sub-system

Номер патента: US20240071427A1. Автор: Tommaso Vali,Andrea Giovanni Xotta,Umberto Siciliani. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Integrated circuit having test circuitry for memory sub-systems

Номер патента: US20240142520A1. Автор: Alexander Hoefler,Jeffrey Stump. Владелец: NXP USA Inc. Дата публикации: 2024-05-02.

Integrated circuit having test circuitry for memory sub-systems

Номер патента: EP4362023A3. Автор: Alexander Hoefler,Jeffrey Stump. Владелец: NXP USA Inc. Дата публикации: 2024-05-22.

Integrated circuit having test circuitry for memory sub-systems

Номер патента: EP4362023A2. Автор: Alexander Hoefler,Jeffrey Stump. Владелец: NXP USA Inc. Дата публикации: 2024-05-01.

BAD BLOCK MANAGEMENT FOR MEMORY SUB-SYSTEMS

Номер патента: US20200342949A1. Автор: Awusie Roland J.. Владелец: . Дата публикации: 2020-10-29.

Two-Layer Code with Low Parity Cost for Memory Sub-Systems

Номер патента: US20200402605A1. Автор: Fitzpatrick James,Subbarao Sanjay. Владелец: . Дата публикации: 2020-12-24.

Determination of state metrics of memory sub-systems following power events

Номер патента: US20220059181A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-02-24.

Determination of state metrics of memory sub-systems following power events

Номер патента: US11862274B2. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Determination of state metrics of memory sub-systems following power events

Номер патента: US20230207043A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2023-06-29.

PERFORMING A REFRESH OPERATION BASED ON A CHARACTERISTIC OF A MEMORY SUB-SYSTEM

Номер патента: US20210020229A1. Автор: Chen Zhengang,Shen Zhenlei,JEON SEUNGJUNE,Xie Tingjun,Kwong Charles See Yeung. Владелец: . Дата публикации: 2021-01-21.

DETERMINATION OF STATE METRICS OF MEMORY SUB-SYSTEMS FOLLOWING POWER EVENTS

Номер патента: US20220059181A1. Автор: Liikanen Bruce A.,SHEPEREK Michael,Kientz Steven Michael. Владелец: . Дата публикации: 2022-02-24.

Grown bad block management in a memory sub-system

Номер патента: US20220277802A1. Автор: Tao Liu,Xiangang Luo,Chun Sum Yeung. Владелец: Micron Technology Inc. Дата публикации: 2022-09-01.

MEMORY SUB-SYSTEM SELF-TESTING OPERATIONS

Номер патента: US20210210155A1. Автор: ECKEL NATHAN A.,Benjamin Keith A.. Владелец: . Дата публикации: 2021-07-08.

PERFORMING A REFRESH OPERATION BASED ON A CHARACTERISTIC OF A MEMORY SUB-SYSTEM

Номер патента: US20210295900A1. Автор: Chen Zhengang,Shen Zhenlei,JEON SEUNGJUNE,Xie Tingjun,Kwong Charles See Yeung. Владелец: . Дата публикации: 2021-09-23.

GROWN BAD BLOCK MANAGEMENT IN A MEMORY SUB-SYSTEM

Номер патента: US20210391029A1. Автор: Liu Tao,Luo Xiangang,Yeung Chun Sum. Владелец: . Дата публикации: 2021-12-16.

MEMORY SUB-SYSTEM TEMPERATURE CONTROL

Номер патента: US20220375503A1. Автор: Liu Tao,Luo Ting,Bueb Christopher J.,Yuen Eric,Ang Cheng Cheng. Владелец: . Дата публикации: 2022-11-24.

Grown bad block management in a memory sub-system

Номер патента: US20210391029A1. Автор: Tao Liu,Xiangang Luo,Chun Sum Yeung. Владелец: Micron Technology Inc. Дата публикации: 2021-12-16.

Memory sub-system threshold voltage modification operations

Номер патента: US20230395176A1. Автор: Jian Huang,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

Systems and methods involving hardware-based memory reset to avoid unresponsive memory

Номер патента: WO2021034547A1. Автор: Vipul Patel,Theodore Pekny. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-02-25.

Systems and methods involving hardware-based reset of unresponsive memory devices

Номер патента: US20210183451A1. Автор: Vipul Patel,Theodore Pekny. Владелец: Micron Technology Inc. Дата публикации: 2021-06-17.

Systems and methods involving hardware-based memory reset to avoid unresponsive memory

Номер патента: EP4014237A1. Автор: Vipul Patel,Theodore Pekny. Владелец: Micron Technology Inc. Дата публикации: 2022-06-22.

Systems, devices and methods for memory operations

Номер патента: US09502122B2. Автор: Cheng-Hsiung Kuo,Yue-Der Chih,Gu-Huan Li,Chung-chieh Chen. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2016-11-22.

System for Providing Community-Based Accelerated Learning

Номер патента: US20150149376A1. Автор: Robert Brazell. Владелец: Individual. Дата публикации: 2015-05-28.

Dynamic sparsity-based acceleration of neural networks

Номер патента: US20240119269A1. Автор: Arnab Raha,Deepak Abraham Mathaikutty,Dinakar Kondru,Umer Iftikhar Cheema. Владелец: Individual. Дата публикации: 2024-04-11.

Hardware-based memory initialization

Номер патента: US09595350B2. Автор: Qadeer A. Qureshi,Reinaldo Silveira,Henning F. Spruth. Владелец: NXP USA Inc. Дата публикации: 2017-03-14.

OPTIMIZING fuseROM USAGE FOR MEMORY REPAIR

Номер патента: US20150012786A1. Автор: Devanathan Varadarajan,Harsharaj Ellur. Владелец: Texas Instruments Inc. Дата публикации: 2015-01-08.

Optimizing fuseROM usage for memory repair

Номер патента: US09852810B2. Автор: Devanathan Varadarajan,Harsharaj Ellur. Владелец: Texas Instruments Inc. Дата публикации: 2017-12-26.

Techniques for memory cell refresh

Номер патента: US20230317134A1. Автор: Vincenzo Reina. Владелец: Micron Technology Inc. Дата публикации: 2023-10-05.

Techniques for memory cell reset using dummy word lines

Номер патента: US20230395123A1. Автор: Yuan He,Wenlun Zhang. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

Methods and apparatus to select addresses for memory training

Номер патента: US20240257890A1. Автор: Zhiguo Wei,Yanyang Tan,John Vancleve Lovelace. Владелец: Intel Corp. Дата публикации: 2024-08-01.

Switch and hold biasing for memory cell imprint recovery

Номер патента: US20230395114A1. Автор: Angelo Visconti. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

Switch and hold biasing for memory cell imprint recovery

Номер патента: US20240096390A1. Автор: Angelo Visconti. Владелец: Micron Technology Inc. Дата публикации: 2024-03-21.

Memory sub-system enclosure

Номер патента: US20240268077A1. Автор: Suresh Reddy Yarragunta,Deepu Narasimiah Subhash,Ravi Kumar Kollipara. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

THERMAL COOLING ELEMENT FOR MEMORY DEVICES OF A MEMORY SUB-SYSTEM

Номер патента: US20210193553A1. Автор: Munson Rolf Thornton. Владелец: . Дата публикации: 2021-06-24.

Delegation of cryptographic key to a memory sub-system

Номер патента: WO2021092445A1. Автор: Robert W. Strong,James Ruane. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-05-14.

Delegation of cryptographic key to a memory sub-system

Номер патента: US11736276B2. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Delegation of cryptographic key to a memory sub-system

Номер патента: US20210143990A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2021-05-13.

Secure replaceable verification key architecture in a memory sub-system

Номер патента: US20220407718A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2022-12-22.

Secure replaceable verification key architecture in a memory sub-system

Номер патента: US20200374130A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2020-11-26.

DELEGATION OF CRYPTOGRAPHIC KEY TO A MEMORY SUB-SYSTEM

Номер патента: US20210143990A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2021-05-13.

MEMORY SUB-SYSTEM FOR DECODING NON-POWER-OF-TWO ADDRESSABLE UNIT ADDRESS BOUNDARIES

Номер патента: US20210227361A1. Автор: Walker Robert,La Fratta Patrick A.,Nagarajan Chandrasekhar. Владелец: . Дата публикации: 2021-07-22.

SECURE REPLACEABLE VERIFICATION KEY ARCHITECTURE IN A MEMORY SUB-SYSTEM

Номер патента: US20200374130A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2020-11-26.

Hardware-based packet processing circuitry

Номер патента: US09998573B2. Автор: Deepak Jindal,Amit Gil,Shaul Yohai Yifrach,Tomer Rafael Ben-Chen,Dan Gilboa Waizman,Ayala MILLER. Владелец: Qualcomm Inc. Дата публикации: 2018-06-12.

Hardware based packet replication at tail end node

Номер патента: US11218336B2. Автор: Ayan Banerjee,Venkatesh Srinivasan,Raghava Sivaramu,Ambrish MEHTA,Swami Narayanan. Владелец: Cisco Technology Inc. Дата публикации: 2022-01-04.

Network access using hardware-based security

Номер патента: GB2625887A. Автор: Kr Das Dipak,Bhupendrakumar Wala Avni,Frederick Dawson John,Nekkare Gururaj Hariprasad,Debnath Anirban. Владелец: Sophos Ltd. Дата публикации: 2024-07-03.

Hardware-based packet processing circuitry

Номер патента: WO2018026557A1. Автор: Deepak Jindal,Amit Gil,Shaul Yohai Yifrach,Tomer Rafael Ben-Chen,Dan Gilboa Waizman,Ayala MILLER. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2018-02-08.

Hardware-based protection group switching method and optical communication equipment

Номер патента: US20200358525A1. Автор: LIN Li,Zhiyuan Wu,Lei Hou,Hu Xie. Владелец: Sino-Telecom Technology Co Inc. Дата публикации: 2020-11-12.

Hardware based packet replication at tail end node

Номер патента: US20200235959A1. Автор: Ayan Banerjee,Venkatesh Srinivasan,Raghava Sivaramu,Ambrish MEHTA,Swami Narayanan. Владелец: Cisco Technology Inc. Дата публикации: 2020-07-23.

Hardware-based Zero Trust Network Access Agent for Improved Security

Номер патента: US20240348660A1. Автор: Dan Horovitz,Omer Ben-Shalom,Lev Faerman,Ilil Blum Shem-Tov,Wissam Ghammashi. Владелец: Intel Corp. Дата публикации: 2024-10-17.

High-speed hardware-based traffic analyzer integration with speed test control application

Номер патента: US11876698B2. Автор: Hans-Joerg Wolf,Jyotikumar Menon,Anand Gajjala. Владелец: VIAVI SOLUTIONS INC. Дата публикации: 2024-01-16.

Network access using hardware-based security

Номер патента: US20240146536A1. Автор: Avni Bhupendrakumar Wala,Dipak Kr. Das,John Frederick Dawson,Hariprasad Nekkare Gururaj,Anirban Debnath. Владелец: Sophos Ltd. Дата публикации: 2024-05-02.

Configuration for detecting hardware-based or software-based decoding of video content

Номер патента: US20200084507A1. Автор: Joseph Rice,Mark Arana,Derek L. Prestegard. Владелец: Disney Enterprises Inc. Дата публикации: 2020-03-12.

Hardware-based packet editor

Номер патента: US09742879B2. Автор: Ian E. Davis. Владелец: A10 Networks Inc. Дата публикации: 2017-08-22.

Network server having hardware-based virtual router integrated circuit for virtual networking

Номер патента: US20180241696A1. Автор: Pradeep Sindhu. Владелец: Juniper Networks Inc. Дата публикации: 2018-08-23.

Hardware-based fault injection service

Номер патента: US12009990B1. Автор: Peng GU,Juan-Pierre Longmore,Noel O'Flaherty. Владелец: Amazon Technologies Inc. Дата публикации: 2024-06-11.

Hardware-based, redundant overvoltage protection

Номер патента: US9018889B2. Автор: Daxesh K. Patel. Владелец: Hamilton Sundstrand Corp. Дата публикации: 2015-04-28.

Hardware-based, redundant overvoltage protection

Номер патента: EP2747231A1. Автор: Daxesh K. Patel. Владелец: Hamilton Sundstrand Corp. Дата публикации: 2014-06-25.

Digital hardware based system and method for preventing the onset of trailer oscillations and control thereof

Номер патента: CA2985011C. Автор: Michael B. Rothschild. Владелец: Individual. Дата публикации: 2019-06-18.

Portable, hardware-based authentication client to enforce user-to-site network access control restrictions

Номер патента: US20210306300A1. Автор: Dorian Bodnariuc,Pingxiao Sheng. Владелец: Fortinet Inc. Дата публикации: 2021-09-30.

Staggered horizontal cell architecture for memory devices

Номер патента: US20240107748A1. Автор: Christopher Locke,William M. Brewer,Kyle B. Campbell. Владелец: Micron Technology Inc. Дата публикации: 2024-03-28.

Managing data placement for direct assigned virtual machines in a memory sub-system

Номер патента: WO2024197080A1. Автор: Luca Bert. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-09-26.

Improvements relating to memory sub systems

Номер патента: GB201005527D0. Автор: . Владелец: Aspex Semiconductor Ltd. Дата публикации: 2010-05-19.

Improvements relating to memory sub-system

Номер патента: GB201105500D0. Автор: . Владелец: Aspex Semiconductor Ltd. Дата публикации: 2011-05-18.

Improvements relating to memory sub-systems

Номер патента: GB201205718D0. Автор: . Владелец: Aspex Semiconductor Ltd. Дата публикации: 2012-05-16.

APPARATUS AND METHOD FOR DATA BYPASS FOR A BI-DIRECTIONAL DATA BUS IN A HUB-BASED MEMORY SUB-SYSTEM

Номер патента: US20130007384A1. Автор: Larson Douglas A.,Cronin Jeffrey J.. Владелец: . Дата публикации: 2013-01-03.