ENHANCED BLOCK MANAGEMENT FOR A MEMORY SUB-SYSTEM

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Hardware based status collector acceleration engine for memory sub-system operations

Номер патента: US20210019089A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

Hardware based status collector acceleration engine for memory sub-system operations

Номер патента: US20220283744A1. Автор: Wei Wang,Fangfang Zhu,Jiangli Zhu,Ying Tai. Владелец: Micron Technology Inc. Дата публикации: 2022-09-08.

Hardware based status collector acceleration engine for memory sub-system operations

Номер патента: US12019915B2. Автор: Wei Wang,Fangfang Zhu,Jiangli Zhu,Ying Tai. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

ENHANCED BLOCK MANAGEMENT FOR A MEMORY SUB-SYSTEM

Номер патента: US20200019459A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2020-01-16.

Enhanced block management for a memory sub-system

Номер патента: US11188416B2. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-11-30.

Generating error checking data for error detection during modification of data in a memory sub-system

Номер патента: US20210011799A1. Автор: Ning Chen,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2021-01-14.

Generating error checking data for error detection during modification of data in a memory sub-system

Номер патента: US11645147B2. Автор: Ning Chen,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2023-05-09.

Memory sub-system data loss prediction

Номер патента: US11733910B2. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Enabling stripe-based operations for error recovery at a memory sub-system

Номер патента: US11775179B2. Автор: Fangfang Zhu,Jiangli Zhu,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2023-10-03.

Memory sub-system data loss prediction

Номер патента: US20230066851A1. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Logic based read sample offset in a memory sub-system

Номер патента: US11983065B2. Автор: Bruce A. Liikanen,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-05-14.

Enabling stripe-based operations for error recovery at a memory sub-system

Номер патента: US20230409210A1. Автор: Fangfang Zhu,Jiangli Zhu,Juane LI. Владелец: Micron Technology Inc. Дата публикации: 2023-12-21.

Protecting an ecc location when transmitting correction data across a memory link

Номер патента: WO2017087075A1. Автор: Jungwon Suh,David Ian West. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2017-05-26.

Protecting an ecc location when transmitting correction data across a memory link

Номер патента: EP3377975A1. Автор: Jungwon Suh,David Ian West. Владелец: Qualcomm Inc. Дата публикации: 2018-09-26.

DYNAMIC BACKGROUND SCAN OPTIMIZATION IN A MEMORY SUB-SYSTEM

Номер патента: US20200117387A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.,Koudele Larry J.,SHEPEREK Michael,Chew Francis. Владелец: . Дата публикации: 2020-04-16.

Redundancy metadata media management at a memory sub-system

Номер патента: US11860732B2. Автор: Fangfang Zhu,Juane LI,Seungjune Jeon,Yueh-Hung Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Accessible accumulated memory temperature readings in a memory sub-system

Номер патента: US20200073577A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2020-03-05.

Accessible accumulated memory temperature readings in a memory sub-system

Номер патента: EP3847551A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-07-14.

Managing write disturb for units of memory in a memory sub-system

Номер патента: EP4399595A1. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2024-07-17.

Memory sub-system addressing for data and additional data portions

Номер патента: US12072761B2. Автор: Daniele Balluchi. Владелец: Micron Technology Inc. Дата публикации: 2024-08-27.

Managing write disturb for units of memory in a memory sub-system

Номер патента: US20230074538A1. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-03-09.

Managing write disturb for units of memory in a memory sub-system

Номер патента: US20230244566A1. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-08-03.

Managing write disturb for units of memory in a memory sub-system

Номер патента: US11994945B2. Автор: Tingjun Xie,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2024-05-28.

Memory sub-system addressing for data and additional data portions

Номер патента: US20230393930A1. Автор: Daniele Balluchi. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

Efficient management of failed memory blocks in memory sub-systems

Номер патента: US11914474B2. Автор: Andrew M. Kowles,Adam J. Hieb,Tyler L. Betz. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Managing a hybrid error recovery process in a memory sub-system

Номер патента: US11861178B2. Автор: Jian Huang,Tingjun Xie,Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Managing a hybrid error recovery process in a memory sub-system

Номер патента: US20240020025A1. Автор: Jian Huang,Tingjun Xie,Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-18.

Managing storage of multiple plane parity data in a memory sub-system

Номер патента: US11907066B2. Автор: Xiangang Luo,Jianmin Huang,Harish R. Singidi,Lakshmi Kalpana Vakati. Владелец: Micron Technology Inc. Дата публикации: 2024-02-20.

Test Memory Sub-Systems through Validation of Responses to Proof of Space Challenges

Номер патента: US20240220132A1. Автор: Luca Bert,Joseph Harold Steinmetz. Владелец: Micron Technology Inc. Дата публикации: 2024-07-04.

Test memory sub-systems through validation of responses to proof of space challenges

Номер патента: US11941254B2. Автор: Luca Bert,Joseph Harold Steinmetz. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Elastic buffer for media management of a memory sub-system

Номер патента: US20210191646A1. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Wear-Leveling Scheme and Implementation for a Storage Class Memory System

Номер патента: US20200183606A1. Автор: CHAOHONG HU. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2020-06-11.

Data recovery within a memory sub-system without moving or processing the data through a host

Номер патента: US12124345B2. Автор: David G. Springberg. Владелец: Micron Technology Inc. Дата публикации: 2024-10-22.

Remapping bad blocks in a memory sub-system

Номер патента: US20240256132A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-08-01.

Configuring partitions of a memory sub-system for different data

Номер патента: US20210173577A1. Автор: Poorna Kale. Владелец: Micron Technology Inc. Дата публикации: 2021-06-10.

Scanning techniques for a media-management operation of a memory sub-system

Номер патента: US20210064248A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-03-04.

Scanning techniques for a media-management operation of a memory sub-system

Номер патента: US20220326856A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2022-10-13.

Timed data transfer between a host system and a memory sub-system

Номер патента: US12045168B2. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2024-07-23.

Timed data transfer between a host system and a memory sub-system

Номер патента: US20240370373A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2024-11-07.

Power loss protection in memory sub-systems

Номер патента: US12061543B2. Автор: Andrew M. Kowles. Владелец: Micron Technology Inc. Дата публикации: 2024-08-13.

Data recovery based on parity data in a memory sub-system

Номер патента: US12066892B2. Автор: Amit Bhardwaj,Naveen Bolisetty,Suman Kumari. Владелец: Micron Technology Inc. Дата публикации: 2024-08-20.

Scanning techniques for a media-management operation of a memory sub-system

Номер патента: US11782606B2. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-10-10.

Timed Data Transfer between a Host System and a Memory Sub-System

Номер патента: US20210374060A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2021-12-02.

Adaptive integrity scan in a memory sub-system

Номер патента: US20240062834A1. Автор: Li-Te Chang,Zhenming Zhou,Murong Lang. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US20220139460A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US11817152B2. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2023-11-14.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US20220406381A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-12-22.

Estimating the temperature of a memory sub-system

Номер патента: WO2020117600A1. Автор: Jui-Yao Yang,William Akin,David A. Holmstrom. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-06-11.

Managing threshold voltage drift based on operating characteristics of a memory sub-system

Номер патента: US20210064277A1. Автор: Zhenming Zhou,Murong Lang. Владелец: Micron Technology Inc. Дата публикации: 2021-03-04.

Generating embedded data in memory cells in a memory sub-system

Номер патента: WO2022094423A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-05-05.

Hardware based accelerator for memory sub-system operations

Номер патента: WO2021011237A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-01-21.

Wear leveling based on sub-group write counts in a memory sub-system

Номер патента: US11789861B2. Автор: Ning Chen,Fangfang Zhu,Paul Stonelake,Alex Tang. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Tracking charge loss in memory sub-systems

Номер патента: US20240242774A1. Автор: Guang SHEN. Владелец: Micron Technology Inc. Дата публикации: 2024-07-18.

Application of dynamic trim strategy in a die-protection memory sub-system

Номер патента: US11989107B2. Автор: Tingjun Xie,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2024-05-21.

Application of dynamic trim strategy in a die-protection memory sub-system

Номер патента: US20210042200A1. Автор: Tingjun Xie,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2021-02-11.

Remapping bad blocks in a memory sub-system

Номер патента: US20220319622A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2022-10-06.

Tracking charge loss in memory sub-systems

Номер патента: US11923031B2. Автор: Guang SHEN. Владелец: Micron Technology Inc. Дата публикации: 2024-03-05.

Reuse of bad blocks for tasks in a memory sub-system

Номер патента: US20230333762A1. Автор: Robert Mason,Scott Anthony Stoller,Pitamber Shukla,Stuart A. Bell,Dennis J. Borgonos. Владелец: Micron Technology Inc. Дата публикации: 2023-10-19.

Data block switching at a memory sub-system

Номер патента: US20210191852A1. Автор: Peter Feeley,Kishore Kumar Muchherla,Sampath K. Ratnam,Kevin R. Brandt,Cory M. Steinmetz. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

GENERATING ERROR CHECKING DATA FOR ERROR DETECTION DURING MODIFICATION OF DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210011799A1. Автор: Chen Ning,Li Juane. Владелец: . Дата публикации: 2021-01-14.

GENERATING ERROR CHECKING DATA FOR ERROR DETECTION DURING MODIFICATION OF DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210011800A1. Автор: Chen Ning,Li Juane,Zhu Fangfang. Владелец: . Дата публикации: 2021-01-14.

PERFORMING ERROR CHECKING OPERATIONS ON ENCRYPTED WRITE DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20220100603A1. Автор: Li Juane,Zhu Fangfang,Zhu Jiangli,TAI Ying. Владелец: . Дата публикации: 2022-03-31.

UNMAP FOR COARSE MAPPING MEMORY SUB-SYSTEM

Номер патента: US20210019088A1. Автор: TAI YING YU,Chen Ning,Zhu Fangfang,Zhu Jiangli,Tang Alex. Владелец: . Дата публикации: 2021-01-21.

HARDWARE BASED STATUS COLLECTOR ACCELERATION ENGINE FOR MEMORY SUB-SYSTEM OPERATIONS

Номер патента: US20210019089A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

HARDWARE BASED STATUS COLLECTOR ACCELERATION ENGINE FOR MEMORY SUB-SYSTEM OPERATIONS

Номер патента: US20220283744A1. Автор: Wang Wei,Zhu Fangfang,Zhu Jiangli,TAI Ying. Владелец: . Дата публикации: 2022-09-08.

Unmap data pattern for coarse mapping memory sub-system

Номер патента: US11681472B2. Автор: Ning Chen,Fangfang Zhu,Alex Tang,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-06-20.

Memory sub-system storage mode control

Номер патента: US12014088B2. Автор: Thomas Pratt. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Memory sub-system refresh

Номер патента: US11934690B2. Автор: Tao Liu,Jianmin Huang,Ting Luo. Владелец: Micron Technology Inc. Дата публикации: 2024-03-19.

Memory sub-system for memory cell in-field touch-up

Номер патента: US20240152279A1. Автор: Akira Goda,Huai-Yuan Tseng,Pitamber Shukla. Владелец: Micron Technology Inc. Дата публикации: 2024-05-09.

Memory sub-system management of firmware block record and device block record

Номер патента: US20210240635A1. Автор: Peng Xu,Jung Sheng Hoei,Mark Ish,Jiangang WU,Qisong Lin. Владелец: Micron Technology Inc. Дата публикации: 2021-08-05.

Memory sub-system write sequence track

Номер патента: US11841794B2. Автор: Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2023-12-12.

Memory sub-system write sequence track

Номер патента: US20240086316A1. Автор: Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2024-03-14.

Management of peak current of memory dies in a memory sub-system

Номер патента: US11681474B2. Автор: Liang Yu,Fulvio Rori,John Paul Aglubat. Владелец: Micron Technology Inc. Дата публикации: 2023-06-20.

Performing an on demand refresh operation of a memory sub-system

Номер патента: WO2020092642A1. Автор: Michael T. Brady. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-05-07.

Performing an on demand refresh operation of a memory sub-system

Номер патента: EP3874503A1. Автор: Michael T. Brady. Владелец: Micron Technology Inc. Дата публикации: 2021-09-08.

Memory sub-system management of firmware block record and device block record

Номер патента: US11847065B2. Автор: Peng Xu,Jung Sheng Hoei,Mark Ish,Jiangang WU,Qisong Lin. Владелец: Micron Technology Inc. Дата публикации: 2023-12-19.

Data logging sub-system for memory sub-system controller

Номер патента: US20230090519A1. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2023-03-23.

Data logging sub-system for memory sub-system controller

Номер патента: US11726698B2. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2023-08-15.

Data logging sub-system for memory sub-system controller

Номер патента: US20210271408A1. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2021-09-02.

Bad block managing device and bad block managing method

Номер патента: WO2008013431A1. Автор: Kwang-su Kim. Владелец: MTEKVISION CO., LTD.. Дата публикации: 2008-01-31.

Accessible accumulated memory temperature readings in a memory sub-system

Номер патента: EP3847551A4. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-05-18.

LOGIC BASED READ SAMPLE OFFSET IN A MEMORY SUB-SYSTEM

Номер патента: US20210011801A1. Автор: Liikanen Bruce A.,SHEPEREK Michael. Владелец: . Дата публикации: 2021-01-14.

CHANGING OF ERROR CORRECTION CODES BASED ON THE WEAR OF A MEMORY SUB-SYSTEM

Номер патента: US20210173743A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2021-06-10.

CHANGING OF ERROR CORRECTION CODES BASED ON THE WEAR OF A MEMORY SUB-SYSTEM

Номер патента: US20200201713A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2020-06-25.

CONFIGURING PARTITIONS OF A MEMORY SUB-SYSTEM FOR DIFFERENT DATA

Номер патента: US20210173577A1. Автор: Kale Poorna. Владелец: . Дата публикации: 2021-06-10.

Changing of error correction codes based on the wear of a memory sub-system

Номер патента: WO2020132581A1. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-06-25.

EFFICIENT MANAGEMENT OF FAILED MEMORY BLOCKS IN MEMORY SUB-SYSTEMS

Номер патента: US20220066868A1. Автор: Kowles Andrew M.,Hieb Adam J.,Betz Tyler L.. Владелец: . Дата публикации: 2022-03-03.

Efficient management of failed memory blocks in memory sub-systems

Номер патента: US20230195572A1. Автор: Andrew M. Kowles,Adam J. Hieb,Tyler L. Betz. Владелец: Micron Technology Inc. Дата публикации: 2023-06-22.

Cache read context switching in a memory sub-system

Номер патента: US11886346B2. Автор: Umberto Siciliani,Giuseppe D'Eliseo,Carminantonio Manganelli,Anna Scalesse. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Memory sub-system data retention via refresh

Номер патента: US11868224B2. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Memory sub-system data retention via refresh

Номер патента: US20230062129A1. Автор: Nicholas T. Heath. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Performance control for a memory sub-system

Номер патента: US20240192866A1. Автор: Peng Xu,Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2024-06-13.

Command batching for a memory sub-system

Номер патента: US20210278985A1. Автор: Ning Zhao,Yun Li,Scheheresade Virani,John Paul Traver,Tom Victor Maria Geukens. Владелец: Micron Technology Inc. Дата публикации: 2021-09-09.

Trim value loading management in a memory sub-system

Номер патента: US20220113890A1. Автор: Steven Michael Kientz,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-04-14.

Aggregating log data to a redundant die of a memory sub-system

Номер патента: US20240311040A1. Автор: Meng Wei,YUE Wei,Dahai Tian. Владелец: Micron Technology Inc. Дата публикации: 2024-09-19.

Intelligent Allocation of Read and Write Buffers in Memory Sub-Systems

Номер патента: US20240330172A1. Автор: Poorna Kale,Saideep Tiku. Владелец: Micron Technology Inc. Дата публикации: 2024-10-03.

Predictive media management for read disturb

Номер патента: US20240272829A1. Автор: Daniel James Gunderson. Владелец: Micron Technology Inc. Дата публикации: 2024-08-15.

Memory Sub-Systems with Separate Paths for Applications to Access Memory Cells

Номер патента: US20240329883A1. Автор: Poorna Kale,Saideep Tiku. Владелец: Micron Technology Inc. Дата публикации: 2024-10-03.

Memory sub-system performance shaping including adding a delay to particular data traffic

Номер патента: US11630579B2. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2023-04-18.

Performance control for a memory sub-system

Номер патента: US11899948B2. Автор: Peng Xu,Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Zone block staging component for a memory sub-system with zoned namespace

Номер патента: US20240028239A1. Автор: Luca Bert,Kumar VKH Kanteti. Владелец: Micron Technology Inc. Дата публикации: 2024-01-25.

Emulating memory sub-systems that have different performance characteristics

Номер патента: US11861193B2. Автор: Jacob Mulamootil Jacob,Steven Moyer,John M. Groves. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Memory sub-system command fencing

Номер патента: US11941291B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Media management logger for a memory sub-system

Номер патента: US20210019218A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

Request control for memory sub-systems

Номер патента: US20230214155A1. Автор: Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-07-06.

Request control for memory sub-systems

Номер патента: US20230067576A1. Автор: Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Memory sub-system command fencing

Номер патента: US20240231703A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Asynchronous power loss handling approach for a memory sub-system

Номер патента: US11914876B2. Автор: Michael G. Miller. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Memory sub-system-bounded memory function

Номер патента: US20220050624A1. Автор: Robert Walker,Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

Memory sub-system-bounded memory function

Номер патента: US20210157510A1. Автор: Robert Walker,Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-05-27.

Pre-fetch for memory sub-system with cache

Номер патента: US20210157733A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-05-27.

Checking status of multiple memory dies in a memory sub-system

Номер патента: WO2022011312A1. Автор: Ali Mohammadzadeh,Dheeraj Srinivasan. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-01-13.

Interruption of program operations at a memory sub-system

Номер патента: US11803321B2. Автор: Jung Sheng Hoei,Horia C. Simionescu,Peng-Cheng Chen,Rohitkumar Makhija. Владелец: Micron Technology Inc. Дата публикации: 2023-10-31.

Interruption of program operations at a memory sub-system

Номер патента: US20210173585A1. Автор: Jung Sheng Hoei,Horia C. Simionescu,Peng-Cheng Chen,Rohitkumar Makhija. Владелец: Micron Technology Inc. Дата публикации: 2021-06-10.

Memory sub-system performance shaping

Номер патента: US20210255768A1. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2021-08-19.

Interruption of program operations at a memory sub-system

Номер патента: US20200210098A1. Автор: Jung Sheng Hoei,Horia C. Simionescu,Peng-Cheng Chen,Rohitkumar Makhija. Владелец: Micron Technology Inc. Дата публикации: 2020-07-02.

Memory sub-system performance shaping

Номер патента: US20230214120A1. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2023-07-06.

Memory sub-system performance shaping including controlling data traffic

Номер патента: US12014048B2. Автор: Douglas E. Majerus,Steven J. Hanna. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Trim value loading management in a memory sub-system

Номер патента: US11914890B2. Автор: Steven Michael Kientz,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Power management based on detected voltage parameter levels in a memory sub-system

Номер патента: US20210334020A1. Автор: Liang Yu,William C. Filipiak. Владелец: Micron Technology Inc. Дата публикации: 2021-10-28.

Power management based on detected voltage parameter levels in a memory sub-system

Номер патента: WO2021216784A1. Автор: Liang Yu,William C. Filipiak. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-10-28.

A memory sub-system including an in package sequencer separate from a controller

Номер патента: EP3847539A1. Автор: Ying Yu Tai,Samir Mittal,Cheng Yuan Wu. Владелец: Micron Technology Inc. Дата публикации: 2021-07-14.

Enabling multiple data capacity modes at a memory sub-system

Номер патента: US20230359398A1. Автор: Fangfang Zhu,Ying Yu Tai,Jiangli Zhu,Chih-kuo Kao. Владелец: Micron Technology Inc. Дата публикации: 2023-11-09.

Improved handling of host-initiated requests in memory sub-systems

Номер патента: WO2021021905A1. Автор: Suresh Rajgopal,Marc S. Hamilton. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-02-04.

Managing an adjustable write-to-read delay of a memory sub-system

Номер патента: US20220027077A1. Автор: Wei Wang,Tingjun Xie,Jiangli Zhu,Zhenming Zhou,Frederick Adi,Murong Lang. Владелец: Micron Technology Inc. Дата публикации: 2022-01-27.

Maintaining data consistency in a memory sub-system that uses hybrid wear leveling operations

Номер патента: US20210096986A1. Автор: Ning Chen,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-04-01.

Maintaining data consistency in a memory sub-system that uses hybrid wear leveling operations

Номер патента: US11874769B2. Автор: Ning Chen,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-16.

Data recovery within a memory sub-system without moving or processing the data through a host

Номер патента: US11068365B2. Автор: David G. Springberg. Владелец: Micron Technology Inc. Дата публикации: 2021-07-20.

A memory sub-system including an in package sequencer separate from a controller

Номер патента: EP3847539B1. Автор: Ying Yu Tai,Samir Mittal,Cheng Yuan Wu. Владелец: Micron Technology Inc. Дата публикации: 2024-05-01.

A memory sub-system including an in package sequencer separate from a controller

Номер патента: EP3847539A4. Автор: Ying Yu Tai,Samir Mittal,Cheng Yuan Wu. Владелец: Micron Technology Inc. Дата публикации: 2022-05-11.

Memory sub-system using partial superblocks

Номер патента: EP4396667A1. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj. Владелец: Micron Technology Inc. Дата публикации: 2024-07-10.

Memory sub-system using partial superblocks

Номер патента: WO2023034140A1. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-09.

Memory sub-system using partial superblocks

Номер патента: US11934268B2. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj. Владелец: Micron Technology Inc. Дата публикации: 2024-03-19.

Firmware power up sequencing in memory sub-systems

Номер патента: US20230064014A1. Автор: Venkata Naga Lakshman Pasala,Ximin Shan,Noorshaheen Mavungal Noorudheen. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Firmware power up sequencing in memory sub-systems

Номер патента: US20240248623A1. Автор: Venkata Naga Lakshman Pasala,Ximin Shan,Noorshaheen Mavungal Noorudheen. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

Separate cores for media management of a memory sub-system

Номер патента: US12001330B2. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2024-06-04.

Separate cores for media management of a memory sub-system

Номер патента: US20240281372A1. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Host defined zone group configuration at a memory sub-system

Номер патента: US12105970B2. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-10-01.

Separate cores for media management of a memory sub-system

Номер патента: US20220171702A1. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2022-06-02.

Firmware power up sequencing in memory sub-systems

Номер патента: US11977755B2. Автор: Venkata Naga Lakshman Pasala,Ximin Shan,Noorshaheen Mavungal Noorudheen. Владелец: Micron Technology Inc. Дата публикации: 2024-05-07.

Namespace management for memory sub-systems

Номер патента: US20230350798A1. Автор: Mark Ish,Alexei Frolikov. Владелец: Micron Technology Inc. Дата публикации: 2023-11-02.

Read level edge find operations in a memory sub-system

Номер патента: US20210191814A1. Автор: Bruce A. Liikanen,Larry J. Koudele. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Read level edge find operations in a memory sub-system

Номер патента: US20210011802A1. Автор: Bruce A. Liikanen,Larry J. Koudele. Владелец: Micron Technology Inc. Дата публикации: 2021-01-14.

Memory sub-system address mapping

Номер патента: US11842059B2. Автор: Robert M. Walker. Владелец: Micron Technology Inc. Дата публикации: 2023-12-12.

Memory sub-system with background scan and histogram statistics

Номер патента: US20220180962A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-06-09.

Memory sub-system with background scan and histogram statistics

Номер патента: US20200365228A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2020-11-19.

Memory sub-system with background scan and histogram statistics

Номер патента: US11264116B2. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-03-01.

Priority scheduling in queues to access cache data in a memory sub-system

Номер патента: US12007917B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-06-11.

Quality of service control of logical devices for a memory sub-system

Номер патента: US20220237133A1. Автор: Xiaodong Wang,Horia C. Simionescu,Venkata Yaswanth Raparti. Владелец: Micron Technology Inc. Дата публикации: 2022-07-28.

Memory sub-system temperature regulation

Номер патента: EP4078583A1. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2022-10-26.

Memory sub-system temperature regulation

Номер патента: WO2021126498A1. Автор: Jacob Sloat. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-06-24.

Memory sub-system temperature regulation by modifying a data parameter

Номер патента: US11809721B2. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Quality of service control of logical devices for a memory sub-system

Номер патента: WO2021138576A1. Автор: Xiaodong Wang,Horia C. Simionescu,Venkata Yaswanth Raparti. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-07-08.

Quality of service control of logical devices for a memory sub-system

Номер патента: US20210200703A1. Автор: Xiaodong Wang,Horia C. Simionescu,Venkata Yaswanth Raparti. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Separating parity data from host data in a memory sub-system

Номер патента: US20210182143A1. Автор: Naveen Bolisetty,Rajeshwar Kailash. Владелец: Micron Technology Inc. Дата публикации: 2021-06-17.

Coherency issue resolution in logical to physical page translation in a memory sub-system

Номер патента: US20210181966A1. Автор: Peng Xu,Yun Li,Jiangang WU. Владелец: Micron Technology Inc. Дата публикации: 2021-06-17.

Pre-shutdown media management operation for vehicle memory sub-system

Номер патента: US11687260B2. Автор: Minjian Wu. Владелец: Micron Technology Inc. Дата публикации: 2023-06-27.

Memory array and link error correction in a low power memory sub-system

Номер патента: EP3317766A1. Автор: Jungwon Suh,David Ian West. Владелец: Qualcomm Inc. Дата публикации: 2018-05-09.

Memory array and link error correction in a low power memory sub-system

Номер патента: WO2017003548A1. Автор: Jungwon Suh,David Ian West. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2017-01-05.

Memory sub-system event log management

Номер патента: US12118229B2. Автор: Sanjay Tiwari,Adam J. Hieb,Adam C. Guy,Todd A Marquart. Владелец: Micron Technology Inc. Дата публикации: 2024-10-15.

Memory sub-system event log management

Номер патента: US20220066679A1. Автор: Sanjay Tiwari,Adam J. Hieb,Todd A. Marquart,Adam C. Guy. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Memory sub-system transfer queue retention

Номер патента: US20240053924A1. Автор: Amit Bhardwaj,Vinay Sandeep,Sanandan Sharma,Prashanth Reddy Enukonda. Владелец: Micron Technology Inc. Дата публикации: 2024-02-15.

Optimize Information Requests to a Memory System

Номер патента: US20200050391A1. Автор: Dhawal Bavishi,Trevor Conrad Meyerowitz. Владелец: Micron Technology Inc. Дата публикации: 2020-02-13.

Optimize information requests to a memory system

Номер патента: WO2020033152A1. Автор: Dhawal Bavishi,Trevor Conrad Meyerowitz. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-02-13.

Optimize Information Requests to a Memory System

Номер патента: US20240248641A1. Автор: Dhawal Bavishi,Trevor Conrad Meyerowitz. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

Optimize information requests to a memory system

Номер патента: EP3834069A1. Автор: Dhawal Bavishi,Trevor Conrad Meyerowitz. Владелец: Micron Technology Inc. Дата публикации: 2021-06-16.

Optimize information requests to a memory system

Номер патента: US11983435B2. Автор: Dhawal Bavishi,Trevor Conrad Meyerowitz. Владелец: Micron Technology Inc. Дата публикации: 2024-05-14.

MANAGEMENT OF PEAK CURRENT OF MEMORY DIES IN A MEMORY SUB-SYSTEM

Номер патента: US20210349663A1. Автор: Yu Liang,Rori Fulvio,Aglubat John Paul. Владелец: . Дата публикации: 2021-11-11.

READ SAMPLE OFFSET BIT DETERMINATION IN A MEMORY SUB-SYSTEM

Номер патента: US20210011656A1. Автор: Liikanen Bruce A.,SHEPEREK Michael. Владелец: . Дата публикации: 2021-01-14.

MANAGING THRESHOLD VOLTAGE DRIFT BASED ON OPERATING CHARACTERISTICS OF A MEMORY SUB-SYSTEM

Номер патента: US20210064277A1. Автор: Lang Murong,Zhou Zhenming. Владелец: . Дата публикации: 2021-03-04.

Pulse amplitude modulation (pam) for multi-host support in a memory sub-system

Номер патента: US20220137857A1. Автор: Alex MOHANDAS. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

HARDWARE BASED ACCELERATOR FOR MEMORY SUB-SYSTEM OPERATIONS

Номер патента: US20210019051A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

MINIMIZING PERFORMANCE DEGRADATION DUE TO REFRESH OPERATIONS IN MEMORY SUB-SYSTEMS

Номер патента: US20190026028A1. Автор: Suh Jungwon,CHUN Dexter Tamio,Lo Michael Hawjing. Владелец: . Дата публикации: 2019-01-24.

MEMORY SUB-SYSTEM RETIREMENT DETERMINATION

Номер патента: US20220050618A1. Автор: Chen Mikai,Lang Murong,Zhou Zhenming. Владелец: . Дата публикации: 2022-02-17.

MEMORY SUB-SYSTEM LOG SYNCHRONIZATION

Номер патента: US20210181978A1. Автор: Van Sickle Gary R.,Sloat Jacob,Benjamin Keith A.. Владелец: . Дата публикации: 2021-06-17.

Tracking charge loss in memory sub-systems

Номер патента: US20230017602A1. Автор: Guang SHEN. Владелец: Micron Technology Inc. Дата публикации: 2023-01-19.

Active input/output expander of a memory sub-system

Номер патента: US11132292B2. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2021-09-28.

Active input/output expander of a memory sub-system

Номер патента: US20210173771A1. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2021-06-10.

Active input/output expander of a memory sub-system

Номер патента: US20210406172A1. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2021-12-30.

Active input/output expander of a memory sub-system

Номер патента: US11675696B2. Автор: Jeremy W. Butterfield,Suresh Rajgopal,Dustin J. Carter,Sean E. Nerich. Владелец: Micron Technology Inc. Дата публикации: 2023-06-13.

Memory sub-system and computing system including the same

Номер патента: US20140013066A1. Автор: Dong-Hwi Kim,Sun-Young Lim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2014-01-09.

Managing write command execution during a power failure in a memory sub-system

Номер патента: US20240319873A1. Автор: Yoav Weinberg,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-09-26.

Efficient command fetching in a memory sub-system

Номер патента: US12131066B2. Автор: Eldhose Peter. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Balancing performance between interface ports in a memory sub-system

Номер патента: US12086412B2. Автор: Prateek Sharma,Raja V. S. Halaharivi. Владелец: Micron Technology Inc. Дата публикации: 2024-09-10.

Arbiter circuit for commands from multiple physical functions in a memory sub-system

Номер патента: US11126375B2. Автор: Jiangli Zhu,Ying Yu Kai. Владелец: Micron Technology Inc. Дата публикации: 2021-09-21.

Memory sub-system signature generation

Номер патента: US20230236743A1. Автор: Kelsey J. Dobner. Владелец: Micron Technology Inc. Дата публикации: 2023-07-27.

Implementing automatic rate control in a memory sub-system

Номер патента: US11960740B2. Автор: Ying Huang,Mark Ish. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Asynchronous power loss handling approach for a memory sub-system

Номер патента: US20210200435A1. Автор: Michael G. Miller. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Smart swapping and effective encoding of a double word in a memory sub-system

Номер патента: US20240134554A1. Автор: Meng Wei. Владелец: Micron Technology Inc. Дата публикации: 2024-04-25.

Snap read optimization for media management for a memory sub-system

Номер патента: US20210191649A1. Автор: Antonio David Bianco,Shakeel Isamohiuddin Bukhari. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Managing command completion notification pacing in a memory sub-system

Номер патента: US20240069807A1. Автор: Venkat R. GADDAM,Prateek Sharma,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Efficient command fetching in a memory sub-system

Номер патента: US20230409239A1. Автор: Eldhose Peter. Владелец: Micron Technology Inc. Дата публикации: 2023-12-21.

Managing trim commands in a memory sub-system

Номер патента: US11868642B2. Автор: Fangfang Zhu,Jiangli Zhu,Horia Simionescu,Chih-kuo Kao,Yueh-Hung Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Memory sub-system with a virtualized bus and internal logic to perform a machine learning operation

Номер патента: US11769076B2. Автор: Amit Gattani,Poorna Kale. Владелец: Micron Technology Inc. Дата публикации: 2023-09-26.

Managing trim commands in a memory sub-system

Номер патента: US20240103752A1. Автор: Fangfang Zhu,Jiangli Zhu,Horia Simionescu,Chih-kuo Kao,Yueh-Hung Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-03-28.

Loading media settings from on-media locations in a memory sub-system

Номер патента: WO2021061529A1. Автор: Scott Anthony Stoller,Douglas Eugene Majerus,Brent Carl Byron. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-04-01.

Memory sub-system data migration

Номер патента: US11829650B2. Автор: Xiangang Luo,Jianmin Huang,Ting Luo,Phong S. Nguyen. Владелец: Micron Technology Inc. Дата публикации: 2023-11-28.

Memory sub-system for performing wear-leveling adjustments based on memory component endurance estimations

Номер патента: US11868663B2. Автор: Zoltan Szubbocsev. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Memory sub-system for performing wear-leveling adjustments based on memory component endurance estimations

Номер патента: US20200159448A1. Автор: Zoltan Szubbocsev. Владелец: Micron Technology Inc. Дата публикации: 2020-05-21.

Memory sub-system for performing wear-leveling adjustments based on memory component endurance estimations

Номер патента: US20210200480A1. Автор: Zoltan Szubbocsev. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Smart swapping and effective encoding of a double word in a memory sub-system

Номер патента: US11868633B2. Автор: Meng Wei. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

Balancing performance between interface ports in a memory sub-system

Номер патента: US20240069732A1. Автор: Prateek Sharma,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Arbiter circuit for commands from multiple physical functions in a memory sub-system

Номер патента: WO2021011920A1. Автор: Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-01-21.

Memory sub-system media management operation threshold

Номер патента: US11354052B2. Автор: Xiangang Luo,Jianmin Huang,Ashutosh Malshe. Владелец: Micron Technology Inc. Дата публикации: 2022-06-07.

Memory sub-system media management operation threshold

Номер патента: US20220066638A1. Автор: Xiangang Luo,Jianmin Huang,Ashutosh Malshe. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Resource management for memory die-specific operations

Номер патента: US20210287750A1. Автор: Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2021-09-16.

Temperature-based media management for memory components

Номер патента: US20230400993A1. Автор: Ying Yu Tai,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-12-14.

Temperature-based media management for memory components

Номер патента: US11768615B1. Автор: Ying Yu Tai,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-09-26.

Managing bin placement for block families of a memory device based on trigger metric valves

Номер патента: US11847317B2. Автор: Shane Nowell,Mustafa N Kaynak. Владелец: Micron Technology Inc. Дата публикации: 2023-12-19.

MANAGING SUB-BLOCK ERASE OPERATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210202009A1. Автор: XU Yunfei,Chen Hong-Yan,Iwasaki Tomoko Ogura,Yu Erwin E.,Kavalipurapu Kalyan Chakravarthy. Владелец: . Дата публикации: 2021-07-01.

GENERATING EMBEDDED DATA IN MEMORY CELLS IN A MEMORY SUB-SYSTEM

Номер патента: US20220139460A1. Автор: Liikanen Bruce A.,Koudele Larry J.,SHEPEREK Michael. Владелец: . Дата публикации: 2022-05-05.

Generating embedded data in memory cells in a memory sub-system

Номер патента: US20220406381A1. Автор: Bruce A. Liikanen,Larry J. Koudele,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-12-22.

Input/Output Size Control between a Host System and a Memory Sub-System

Номер патента: US20220083276A1. Автор: Ish Mark,Subbarao Sanjay. Владелец: . Дата публикации: 2022-03-17.

Input/Output Size Control between a Host System and a Memory Sub-System

Номер патента: US20200356307A1. Автор: Ish Mark,Subbarao Sanjay. Владелец: . Дата публикации: 2020-11-12.

Timed Data Transfer between a Host System and a Memory Sub-System

Номер патента: US20200356484A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2020-11-12.

PERFORMING AN ON DEMAND REFRESH OPERATION OF A MEMORY SUB-SYSTEM

Номер патента: US20200135264A1. Автор: BRADY MICHAEL T.. Владелец: . Дата публикации: 2020-04-30.

DYNAMIC BACKGROUND SCAN OPTIMIZATION IN A MEMORY SUB-SYSTEM

Номер патента: US20210181993A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.,Koudele Larry J.,SHEPEREK Michael,Chew Francis. Владелец: . Дата публикации: 2021-06-17.

PERFORMING AN ON DEMAND REFRESH OPERATION OF A MEMORY SUB-SYSTEM

Номер патента: US20200335153A1. Автор: BRADY MICHAEL T.. Владелец: . Дата публикации: 2020-10-22.

Read sample offset bit determination using most probably decoder logic in a memory sub-system

Номер патента: US11288009B2. Автор: Bruce A. Liikanen,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-03-29.

Management of parity data in a memory sub-system

Номер патента: US11630725B2. Автор: Amit Bhardwaj,Naveen Bolisetty,Suman Kumari. Владелец: Micron Technology Inc. Дата публикации: 2023-04-18.

Data recovery based on parity data in a memory sub-system

Номер патента: US20230214298A1. Автор: Amit Bhardwaj,Naveen Bolisetty,Suman Kumari. Владелец: Micron Technology Inc. Дата публикации: 2023-07-06.

Performing an on demand refresh operation of a memory sub-system

Номер патента: US20220238152A1. Автор: Michael T. Brady. Владелец: Micron Technology Inc. Дата публикации: 2022-07-28.

Performing an on demand refresh operation of a memory sub-system

Номер патента: EP3874503A4. Автор: Michael T. Brady. Владелец: Micron Technology Inc. Дата публикации: 2022-08-03.

Dedicated design for testability paths for memory sub-system controller

Номер патента: US20210271414A1. Автор: Michael Richard Spica. Владелец: Micron Technology Inc. Дата публикации: 2021-09-02.

Memory sub-system lun bypassing

Номер патента: US20240345946A1. Автор: Meng Wei. Владелец: Micron Technology Inc. Дата публикации: 2024-10-17.

Decision for executing full-memory refresh during memory sub-system power-on stage

Номер патента: US11756635B2. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Accelerated read translation path in memory sub-system

Номер патента: US20220214830A1. Автор: Johnny A. LAM. Владелец: Micron Technology Inc. Дата публикации: 2022-07-07.

DECISION FOR EXECUTING FULL-MEMORY REFRESH DURING MEMORY SUB-SYSTEM POWER-ON STAGE

Номер патента: US20210012845A1. Автор: Shen Zhenlei,Xie Tingjun,Zhou Zhenming. Владелец: . Дата публикации: 2021-01-14.

MEMORY SUB-SYSTEM CODEWORD QUALITY METRICS STREAMING

Номер патента: US20200019460A1. Автор: Cadloni Gerald L.. Владелец: . Дата публикации: 2020-01-16.

Memory sub-system storage mode control

Номер патента: US20220050627A1. Автор: Thomas Pratt. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

Power loss protection in memory sub-systems

Номер патента: US10725912B2. Автор: Andrew M. Kowles. Владелец: Micron Technology Inc. Дата публикации: 2020-07-28.

Memory sub-system codeword quality metrics streaming

Номер патента: US11138068B2. Автор: Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-10-05.

Memory sub-system storage mode control

Номер патента: US11416177B2. Автор: Thomas Pratt. Владелец: Micron Technology Inc. Дата публикации: 2022-08-16.

Decision for executing full-memory refresh during memory sub-system power-on stage

Номер патента: US11404131B2. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2022-08-02.

Memory sub-system memory bank search component

Номер патента: US11960754B2. Автор: Brian Toronyi,Chandrakanth Rapalli,Revanth Kamaraj,Balwinder Pal Sethi,Trapti Jain,Madhu. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Memory sub-system lun bypassing

Номер патента: WO2024045113A1. Автор: Meng Wei. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-03-07.

Error evaluation for a memory system

Номер патента: US20230222032A1. Автор: Matthew D. Jenkinson,Christopher G. Wieduwilt,Seth A. Eichmeyer. Владелец: Micron Technology Inc. Дата публикации: 2023-07-13.

Corrective read of a memory device with reduced latency

Номер патента: US20240264771A1. Автор: Tao Liu,Zhengang Chen,Ting Luo. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

Direct cache hit and transfer in a memory sub-system that programs sequentially

Номер патента: US20220269611A1. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: Micron Technology Inc. Дата публикации: 2022-08-25.

Managing allocation of sub-blocks in a memory sub-system

Номер патента: US20240231641A1. Автор: Yu-Chung Lien,Zhenming Zhou,Tomer Tzvi Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Direct cache hit and transfer in a memory sub-system that programs sequentially

Номер патента: US20210406185A1. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: Micron Technology Inc. Дата публикации: 2021-12-30.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: EP4396668A1. Автор: Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-07-10.

Remapping bad blocks in a memory sub-system

Номер патента: US20240192875A1. Автор: Yang Liu,Wei Wang,Aaron Lee,Wenyen CHANG,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-06-13.

Bad block mapping based on bad block distribution in a memory sub-system

Номер патента: US20240295977A1. Автор: Jiankun Li,Dahai Tian. Владелец: Micron Technology Inc. Дата публикации: 2024-09-05.

Memory sub-system codeword addressing

Номер патента: US20220066920A1. Автор: Reshmi Basu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: US20240219994A1. Автор: Fangfang Zhu,Jiangli Zhu,Ying Y. Tai. Владелец: Micron Technology Inc. Дата публикации: 2024-07-04.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: US11971772B2. Автор: Fangfang Zhu,Jiangli Zhu,Ying Y. Tai. Владелец: Micron Technology Inc. Дата публикации: 2024-04-30.

Analysis of memory sub-systems based on threshold distributions

Номер патента: US11783185B2. Автор: Aswin Thiruvengadam,Daniel L. Lowrance,Joshua Phelps,Peter B. Harrington. Владелец: Micron Technology Inc. Дата публикации: 2023-10-10.

Remapping bad blocks in a memory sub-system

Номер патента: WO2024124205A1. Автор: Yang Liu,Wei Wang,Aaron Lee,Wenyen CHANG,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-06-13.

Memory sub-system codeword addressing

Номер патента: US11886331B2. Автор: Reshmi Basu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Memory sub-system grading and allocation

Номер патента: US20210065789A1. Автор: Andrew M. Kowles,Kevin R. Brandt. Владелец: Micron Technology Inc. Дата публикации: 2021-03-04.

Memory sub-system codeword addressing

Номер патента: US20230289283A1. Автор: Reshmi Basu. Владелец: Micron Technology Inc. Дата публикации: 2023-09-14.

Memory sub-system grading and allocation

Номер патента: US20210241827A1. Автор: Andrew M. Kowles,Kevin R. Brandt. Владелец: Micron Technology Inc. Дата публикации: 2021-08-05.

Separating parity data from host data in a memory sub-system

Номер патента: US20210342219A1. Автор: Naveen Bolisetty,Rajeshwar Kailash. Владелец: Micron Technology Inc. Дата публикации: 2021-11-04.

Facilitating sequential reads in memory sub-systems

Номер патента: US11704256B2. Автор: Stephen Hanna,Nadav Grosz. Владелец: Micron Technology Inc. Дата публикации: 2023-07-18.

Multi-factor authentication enabled memory sub-system

Номер патента: WO2021158551A1. Автор: Robert W. Strong,James Ruane. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-08-12.

Memory sub-system manufacturing mode

Номер патента: US20210311887A1. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2021-10-07.

Memory sub-system manufacturing mode

Номер патента: WO2021202126A1. Автор: Adam J. Hieb. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-10-07.

Memory sub-system manufacturing mode

Номер патента: EP4128233A1. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2023-02-08.

Memory sub-system manufacturing mode

Номер патента: US12019567B2. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

Abnormal condition detection based on temperature monitoring of memory dies of a memory sub-system

Номер патента: US20220019375A1. Автор: Jiangli Zhu,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2022-01-20.

Data erasure in memory sub-systems

Номер патента: US11775198B2. Автор: Kevin R Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2023-10-03.

Data erasure in memory sub-systems

Номер патента: US20200104068A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2020-04-02.

Data erasure in memory sub-systems

Номер патента: EP3861428A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2021-08-11.

Data erasure in memory sub-systems

Номер патента: US20200218467A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2020-07-09.

Data erasure in memory sub-systems

Номер патента: US20220075549A1. Автор: Kevin R. Brandt,Thomas Cougar Van Eaton. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

Incomplete superblock management for memory systems

Номер патента: US20240192879A1. Автор: Tomer Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-06-13.

Adaptive media management for memory systems

Номер патента: US20230359356A1. Автор: Ying Yu Tai,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-11-09.

Incomplete superblock management for memory systems

Номер патента: US11941276B2. Автор: Tomer Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Incomplete superblock management for memory systems

Номер патента: US20240036752A1. Автор: Tomer Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-02-01.

MEMORY SUB-SYSTEM EVENT LOG MANAGEMENT

Номер патента: US20220066679A1. Автор: Tiwari Sanjay,Marquart Todd A.,Guy Adam C.,Hieb Adam J.. Владелец: . Дата публикации: 2022-03-03.

Refresh rate management for memory

Номер патента: WO2020167809A1. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-08-20.

Page management for data operations utilizing a memory device

Номер патента: US09916105B1. Автор: Mehdi Asnaashari. Владелец: Crossbar Inc. Дата публикации: 2018-03-13.

Power management for a memory system

Номер патента: US12050785B2. Автор: Feifei Zhu,Youxin He. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-07-30.

Refresh rate control for a memory device

Номер патента: EP3924968A1. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: Micron Technology Inc. Дата публикации: 2021-12-22.

Refresh rate control for a memory device

Номер патента: WO2020167817A1. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-08-20.

Peak power management in a memory device

Номер патента: US20230067294A1. Автор: Liang Yu,Luigi Pilolli,Jonathan Scott Parry. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Row hammer protection for a memory device

Номер патента: US11625170B2. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: Micron Technology Inc. Дата публикации: 2023-04-11.

Access schemes for activity-based data protection in a memory device

Номер патента: US20210335407A1. Автор: Corrado Villa,Andrea Martinelli. Владелец: Micron Technology Inc. Дата публикации: 2021-10-28.

Real time trigger rate monitoring in a memory sub-system

Номер патента: US11789839B2. Автор: Francis Chew. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Real time trigger rate monitoring in a memory sub-system

Номер патента: US20200110685A1. Автор: Francis Chew. Владелец: Micron Technology Inc. Дата публикации: 2020-04-09.

Tracking host-provided metadata in a memory sub-system

Номер патента: US20230251927A1. Автор: Ning Chen,Juane LI,Seungjune Jeon. Владелец: Micron Technology Inc. Дата публикации: 2023-08-10.

Adjusting read throughput level for a data recovery operation

Номер патента: US20220019501A1. Автор: Jian Huang,Jiangli Zhu,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2022-01-20.

Decreasing a quantity of queues to adjust a read throughput level for a data recovery operation

Номер патента: US11947421B2. Автор: Jian Huang,Jiangli Zhu,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-04-02.

Internal management traffic regulation for memory sub-systems

Номер патента: US20210019181A1. Автор: Wei Wang,Ning Chen,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

Adjustable memory operation settings based on memory sub-system operating requirements

Номер патента: US20210117338A1. Автор: Poorna Kale,Christopher Bueb. Владелец: Micron Technology Inc. Дата публикации: 2021-04-22.

Adjustable memory operation settings based on memory sub-system operating requirements

Номер патента: US11734195B2. Автор: Poorna Kale,Christopher Bueb. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Memory sub-system temperature control

Номер патента: US20220138073A1. Автор: Tao Liu,Ting Luo,Christopher J. Bueb,Eric Yuen,Cheng Cheng Ang. Владелец: Micron Technology Inc. Дата публикации: 2022-05-05.

Power management component for memory sub-system voltage regulation

Номер патента: WO2020159628A3. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-03-25.

Power management component for memory sub-system voltage regulation

Номер патента: US20230025355A1. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2023-01-26.

Power management component for memory sub-system voltage regulation

Номер патента: US20200243119A1. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2020-07-30.

Power management component for memory sub-system voltage regulation

Номер патента: US11960349B2. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Power management component for memory sub-system voltage regulation

Номер патента: US20210224147A1. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2021-07-22.

Power management component for memory sub-system voltage regulation

Номер патента: EP3918597A2. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: Micron Technology Inc. Дата публикации: 2021-12-08.

Power management component for memory sub-system voltage regulation

Номер патента: WO2020159628A2. Автор: Michael R. Spica,Patrick T. Caraher. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-08-06.

Dynamic peak power management for multi-die operations

Номер патента: US11467741B2. Автор: Qiang Tang,Jason Guo. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2022-10-11.

Extended utilization area for a memory device

Номер патента: US20240168635A1. Автор: Jani Hyvonen,Kimmo J. Mylly,Yevgen Gyl,Jussi Hakkinen. Владелец: Memory Technologies LLC. Дата публикации: 2024-05-23.

Single-stage arbiter/scheduler for a memory system comprising a volatile memory and a shared cache

Номер патента: US09703493B2. Автор: Olivier Alavoine. Владелец: Qualcomm Inc. Дата публикации: 2017-07-11.

Open block management in memory devices

Номер патента: US11934657B2. Автор: Juane LI,Michael Winterfeld. Владелец: Micron Technology Inc. Дата публикации: 2024-03-19.

Zone block staging component for a memory subsystem with zoned namespace

Номер патента: US11816345B2. Автор: Luca Bert,Kumar V K H Kanteti. Владелец: Micron Technology Inc. Дата публикации: 2023-11-14.

Efficient buffer management for media management commands in memory devices

Номер патента: US12039192B2. Автор: Bharani Rajendiran. Владелец: Micron Technology Inc. Дата публикации: 2024-07-16.

Efficient buffer management for media management commands in memory devices

Номер патента: US20240329874A1. Автор: Bharani Rajendiran. Владелец: Micron Technology Inc. Дата публикации: 2024-10-03.

Optimizing a memory sub-system partition configuration using simulation

Номер патента: US20240281155A1. Автор: Claudio Giaccio,Massimo Iaculo,Angelo Della Monica,Luca Dorato. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Combination scan management for block families of a memory device

Номер патента: US11941277B2. Автор: Larry J. Koudele,Shane Nowell,Vamsi Pavan Rayaprolu,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Combination scan management for block families of a memory device

Номер патента: US20220164105A1. Автор: Larry J. Koudele,Shane Nowell,Vamsi Pavan Rayaprolu,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-05-26.

Data reordering at a memory subsystem

Номер патента: US11934686B2. Автор: Kishore Kumar Muchherla,James Fitzpatrick,Karl David SCHUH,Daniel Jerre Hubbard. Владелец: Micron Technology Inc. Дата публикации: 2024-03-19.

Data reordering at a memory subsystem

Номер патента: US20230333770A1. Автор: Kishore Kumar Muchherla,James Fitzpatrick,Karl David SCHUH,Daniel Jerre Hubbard. Владелец: Micron Technology Inc. Дата публикации: 2023-10-19.

QUALITY OF SERVICE LEVELS FOR A DIRECT MEMORY ACCESS ENGINE IN A MEMORY SUB-SYSTEM

Номер патента: US20210232517A1. Автор: Bavishi Dhawal,Isenegger Laurent. Владелец: . Дата публикации: 2021-07-29.

SNAP READ OPTIMIZATION FOR MEDIA MANAGEMENT FOR A MEMORY SUB-SYSTEM

Номер патента: US20210191649A1. Автор: Bianco Antonio David,Bukhari Shakeel Isamohiuddin. Владелец: . Дата публикации: 2021-06-24.

Managing thermal throttling in a memory sub-system

Номер патента: WO2023069650A1. Автор: Wei Wang,Horia C. Simionescu,Jiangli Zhu,Venkata Naga Lakshman Pasala,Huapeng G. Guan. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-04-27.

SCANNING TECHNIQUES FOR A MEDIA-MANAGEMENT OPERATION OF A MEMORY SUB-SYSTEM

Номер патента: US20210064248A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-03-04.

CHECKING STATUS OF MULTIPLE MEMORY DIES IN A MEMORY SUB-SYSTEM

Номер патента: US20220011970A1. Автор: De Santis Luca,Nubile Luca. Владелец: . Дата публикации: 2022-01-13.

ACCESSIBLE ACCUMULATED MEMORY TEMPERATURE READINGS IN A MEMORY SUB-SYSTEM

Номер патента: US20200073577A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2020-03-05.

LINKING ACCESS COMMANDS FOR A MEMORY SUB-SYSTEM

Номер патента: US20210191652A1. Автор: Li Yun,Zhao Ning,Virani Scheheresade,Vogel Zachary Andrew Pete. Владелец: . Дата публикации: 2021-06-24.

Zone block staging component for a memory sub-system with zoned namespace

Номер патента: US20220308780A1. Автор: Luca Bert,Kumar VKH Kanteti. Владелец: Micron Technology Inc. Дата публикации: 2022-09-29.

Performance control for a memory sub-system

Номер патента: US20210200453A1. Автор: Peng Xu,Yun Li,Jiangang WU,James P. CROWLEY. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

COMMAND BATCHING FOR A MEMORY SUB-SYSTEM

Номер патента: US20210278985A1. Автор: Li Yun,Zhao Ning,Virani Scheheresade,Traver John Paul,Geukens Tom Victor Maria. Владелец: . Дата публикации: 2021-09-09.

MANAGING A MODE TO ACCESS A MEMORY COMPONENT OR A LOGIC COMPONENT FOR MACHINE LEARNING COMPUTATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220365693A1. Автор: Kale Poorna. Владелец: . Дата публикации: 2022-11-17.

COMMAND BATCHING FOR A MEMORY SUB-SYSTEM

Номер патента: US20220374159A1. Автор: Li Yun,Zhao Ning,Virani Scheheresade,Traver John Paul,Geukens Tom Victor Maria. Владелец: . Дата публикации: 2022-11-24.

Command batching for a memory sub-system

Номер патента: US11755227B2. Автор: Ning Zhao,Yun Li,Scheheresade Virani,John Paul Traver,Tom Victor Maria Geukens. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Managing a memory sub-system using a cross-hatch cursor

Номер патента: US11899955B2. Автор: Steven R Narum. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Managing a memory sub-system using a cross-hatch cursor

Номер патента: US20240126467A1. Автор: Steven R. Narum. Владелец: Micron Technology Inc. Дата публикации: 2024-04-18.

Managing a memory sub-system using a cross-hatch cursor

Номер патента: US20230400998A1. Автор: Steven R Narum. Владелец: Micron Technology Inc. Дата публикации: 2023-12-14.

ARBITER CIRCUIT FOR COMMANDS FROM MULTIPLE PHYSICAL FUNCTIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210019085A1. Автор: TAI YING YU,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

Maintaining data consistency in a memory sub-system that uses hybrid wear leveling operations

Номер патента: US20200081828A1. Автор: Ning Chen,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2020-03-12.

LOADING MEDIA SETTINGS FROM ON-MEDIA LOCATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210089229A1. Автор: Stoller Scott Anthony,Majerus Douglas Eugene,Byron Brent Carl. Владелец: . Дата публикации: 2021-03-25.

MAINTAINING DATA CONSISTENCY IN A MEMORY SUB-SYSTEM THAT USES HYBRID WEAR LEVELING OPERATIONS

Номер патента: US20210096986A1. Автор: TAI YING YU,Chen Ning,Zhu Jiangli. Владелец: . Дата публикации: 2021-04-01.

COHERENCY ISSUE RESOLUTION IN LOGICAL TO PHYSICAL PAGE TRANSLATION IN A MEMORY SUB-SYSTEM

Номер патента: US20210181966A1. Автор: Li Yun,Xu Peng,Wu Jiangang. Владелец: . Дата публикации: 2021-06-17.

ELASTIC BUFFER FOR MEDIA MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20210191646A1. Автор: Bianco Antonio David. Владелец: . Дата публикации: 2021-06-24.

INTERRUPTION OF PROGRAM OPERATIONS AT A MEMORY SUB-SYSTEM

Номер патента: US20200210098A1. Автор: Hoei Jung Sheng,Simionescu Horia C.,Makhija Rohitkumar,Chen Peng-Cheng. Владелец: . Дата публикации: 2020-07-02.

Multi-Pass Data Programming in a Memory Sub-System having Multiple Dies and Planes

Номер патента: US20200393994A1. Автор: Williams Steven S.,Ish Mark,Subbarao Sanjay,Maroney John Edward. Владелец: . Дата публикации: 2020-12-17.

Use of outstanding command queues for separate read-only cache and write-read cache in a memory sub-system

Номер патента: US20210109659A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-04-15.

PERFORMING SCRAMBLING OPERATIONS BASED ON A PHYSICAL BLOCK ADDRESS OF A MEMORY SUB-SYSTEM

Номер патента: US20220100416A1. Автор: JEON SEUNGJUNE,Li Juane,Zhu Fangfang,Zhu Jiangli,TAI Ying. Владелец: . Дата публикации: 2022-03-31.

Multi-Pass Data Programming in a Memory Sub-System having Multiple Dies and Planes

Номер патента: US20220171574A1. Автор: Williams Steven S.,Ish Mark,Subbarao Sanjay,Maroney John Edward. Владелец: . Дата публикации: 2022-06-02.

Power management based on detected voltage parameter levels in a memory sub-system

Номер патента: US20220276793A1. Автор: Liang Yu,William C. Filipiak. Владелец: Micron Technology Inc. Дата публикации: 2022-09-01.

INTERRUPTION OF PROGRAM OPERATIONS AT A MEMORY SUB-SYSTEM

Номер патента: US20210173585A1. Автор: Hoei Jung Sheng,Simionescu Horia C.,Makhija Rohitkumar,Chen Peng-Cheng. Владелец: . Дата публикации: 2021-06-10.

USE OF OUTSTANDING COMMAND QUEUES FOR SEPARATE READ-ONLY CACHE AND WRITE-READ CACHE IN A MEMORY SUB-SYSTEM

Номер патента: US20200278797A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2020-09-03.

PRIORITY SCHEDULING IN QUEUES TO ACCESS CACHE DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20200278941A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2020-09-03.

MANAGING QUEUES OF A MEMORY SUB-SYSTEM

Номер патента: US20220404979A1. Автор: Li Yun,Wu Jiangang,Crowley James P.,Liu Jing Sang. Владелец: . Дата публикации: 2022-12-22.

Memory sub-system dynamic qos pool

Номер патента: US20240281157A1. Автор: Ashok Kumar YADAV,Abhijit Krishnamoorthy Rao. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Outstanding transaction monitoring for memory sub-systems

Номер патента: US11809710B2. Автор: Robert M. Walker,Dhawal Bavishi,Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Outstanding transaction monitoring for memory sub-systems

Номер патента: US20230098454A1. Автор: Robert M. Walker,Dhawal Bavishi,Laurent Isenegger. Владелец: Micron Technology Inc. Дата публикации: 2023-03-30.

MEMORY SUB-SYSTEMS INCLUDING MEMORY DEVICES OF VARIOUS LATENCIES AND CAPACITIES

Номер патента: US20220019379A1. Автор: Bert Luca. Владелец: . Дата публикации: 2022-01-20.

MEMORY SUB-SYSTEM-BOUNDED MEMORY FUNCTION

Номер патента: US20220050624A1. Автор: Walker Robert,Bavishi Dhawal. Владелец: . Дата публикации: 2022-02-17.

HANDLING OF HOST-INITIATED REQUESTS IN MEMORY SUB-SYSTEMS

Номер патента: US20210034290A1. Автор: Hamilton Marc S.,RAJGOPAL Suresh. Владелец: . Дата публикации: 2021-02-04.

MEMORY SUB-SYSTEM FOR INCREASING BANDWIDTH FOR COMMAND SCHEDULING

Номер патента: US20200065027A1. Автор: Walker Robert,La Fratta Patrick A.. Владелец: . Дата публикации: 2020-02-27.

DEDICATED DESIGN FOR TESTABILITY PATHS FOR MEMORY SUB-SYSTEM CONTROLLER

Номер патента: US20220100430A1. Автор: Spica Michael Richard. Владелец: . Дата публикации: 2022-03-31.

MEMORY SUB-SYSTEM-BOUNDED MEMORY FUNCTION

Номер патента: US20210157510A1. Автор: Walker Robert,Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

POINTER DEREFERENCING WITHIN MEMORY SUB-SYSTEM

Номер патента: US20210157518A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

HARDWARE MANAGEMENT GRANULARITY FOR MIXED MEDIA MEMORY SUB-SYSTEMS

Номер патента: US20210157520A1. Автор: Bavishi Dhawal,Scott Jeffrey L.. Владелец: . Дата публикации: 2021-05-27.

PRE-FETCH FOR MEMORY SUB-SYSTEM WITH CACHE

Номер патента: US20210157733A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

MEMORY SUB-SYSTEM FOR PERFORMING WEAR-LEVELING ADJUSTMENTS BASED ON MEMORY COMPONENT ENDURANCE ESTIMATIONS

Номер патента: US20200159448A1. Автор: SZUBBOCSEV ZOLTAN. Владелец: . Дата публикации: 2020-05-21.

MEMORY SUB-SYSTEM FOR PERFORMING WEAR-LEVELING ADJUSTMENTS BASED ON MEMORY COMPONENT ENDURANCE ESTIMATIONS

Номер патента: US20210200480A1. Автор: SZUBBOCSEV ZOLTAN. Владелец: . Дата публикации: 2021-07-01.

MEMORY SUB-SYSTEM MANAGEMENT OF FIRMWARE BLOCK RECORD AND DEVICE BLOCK RECORD

Номер патента: US20210240635A1. Автор: Ish Mark,Hoei Jung Sheng,Xu Peng,Wu Jiangang,Lin Qisong. Владелец: . Дата публикации: 2021-08-05.

MEMORY SUB-SYSTEM PERFORMANCE SHAPING

Номер патента: US20210255768A1. Автор: Majerus Douglas E.,Hanna Steven J.. Владелец: . Дата публикации: 2021-08-19.

MEMORY SUB-SYSTEM MANAGEMENT OF FIRMWARE BLOCK RECORD AND DEVICE BLOCK RECORD

Номер патента: US20210382829A1. Автор: Ish Mark,Hoei Jung Sheng,Xu Peng,Wu Jiangang,Lin Qisong. Владелец: . Дата публикации: 2021-12-09.

Predictive Data Transfer based on Availability of Media Units in Memory Sub-Systems

Номер патента: US20200379684A1. Автор: Williams Steven S.,Ish Mark,Subbarao Sanjay. Владелец: . Дата публикации: 2020-12-03.

MEMORY SUB-SYSTEM REFRESH

Номер патента: US20220350521A1. Автор: Liu Tao,Huang Jianmin,Luo Ting. Владелец: . Дата публикации: 2022-11-03.

Memory sub-system supporting non-deterministic commands

Номер патента: US10503438B1. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2019-12-10.

Memory sub-system supporting non-deterministic commands

Номер патента: EP3841456A4. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2022-05-25.

Maintaining queues for memory sub-systems

Номер патента: WO2021179164A1. Автор: Yun Li,Jiangang WU,James P. CROWLEY,Jing Sang LIU. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-09-16.

Memory device status push within memory sub-system

Номер патента: US20230045463A1. Автор: Sundararajan Sankaranarayanan,Chulbum Kim. Владелец: Micron Technology Inc. Дата публикации: 2023-02-09.

Capacity expansion for memory sub-systems

Номер патента: WO2021087226A1. Автор: Edward McGlaughlin. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-05-06.

Memory sub-system for increasing bandwidth for command scheduling

Номер патента: EP3841455A4. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2022-05-25.

Memory sub-system QOS pool management

Номер патента: US11829618B2. Автор: Ashok Kumar YADAV,Abhijit Krishnamoorthy Rao. Владелец: Micron Technology Inc. Дата публикации: 2023-11-28.

Memory sub-system dynamic QOS pool

Номер патента: US11972125B2. Автор: Ashok Kumar YADAV,Abhijit Krishnamoorthy Rao. Владелец: Micron Technology Inc. Дата публикации: 2024-04-30.

Memory sub-system for increasing bandwidth for command scheduling

Номер патента: US20200065027A1. Автор: Robert Walker,Patrick A. La Fratta. Владелец: Micron Technology Inc. Дата публикации: 2020-02-27.

Serial interface for an active input/output expander of a memory sub-system

Номер патента: WO2023038864A1. Автор: Suresh Rajgopal,Chulbum Kim,Dustin J. Carter. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-16.

Serial interface for an active input/output expander of a memory sub-system

Номер патента: US12130755B2. Автор: Suresh Rajgopal,Chulbum Kim,Dustin J. Carter. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Management of power state transitions of a memory sub-system

Номер патента: US20200310524A1. Автор: Kihoon Park,David A. Holmstrom. Владелец: Micron Technology Inc. Дата публикации: 2020-10-01.

Management of unmapped allocation units of a memory sub-system

Номер патента: US20230015706A1. Автор: Zhengang Chen,Tingjun Xie,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2023-01-19.

Setting a power mode based on a workload level in a memory sub-system

Номер патента: EP4121962A1. Автор: Liang Yu,Jonathan Parry. Владелец: Micron Technology Inc. Дата публикации: 2023-01-25.

Management of power state transitions of a memory sub-system

Номер патента: US20200201417A1. Автор: Kihoon Park,David A. Holmstrom. Владелец: Micron Technology Inc. Дата публикации: 2020-06-25.

Power management component for memory sub-system power cycling

Номер патента: WO2020040909A1. Автор: Matthew D. Rowley. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-02-27.

Power management component for memory sub-system power cycling

Номер патента: US20200411069A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2020-12-31.

Power management component for memory sub-system power cycling

Номер патента: US11830568B2. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2023-11-28.

Power management component for memory sub-system power cycling

Номер патента: US20220415368A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2022-12-29.

Power management component for memory sub-system power cycling

Номер патента: US11430489B2. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2022-08-30.

Power management component for memory sub-system power cycling

Номер патента: US20200066310A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2020-02-27.

Power management component for memory sub-system power cycling

Номер патента: US20240127867A1. Автор: Matthew D. Rowley. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-04-18.

Power management component for memory sub-system power cycling

Номер патента: EP3841449A1. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2021-06-30.

Classifying access frequency of a memory sub-system component

Номер патента: US11650933B2. Автор: Yue Yang. Владелец: Micron Technology Inc. Дата публикации: 2023-05-16.

Operating temperature management of a memory sub-system

Номер патента: US11841753B2. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2023-12-12.

Operating temperature management of a memory sub-system

Номер патента: US20210397233A1. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: Micron Technology Inc. Дата публикации: 2021-12-23.

Operating temperature management of a memory sub-system

Номер патента: US20200081507A1. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: Micron Technology Inc. Дата публикации: 2020-03-12.

Operating temperature management of a memory sub-system

Номер патента: WO2020051364A1. Автор: Shane Nowell,Sivagnanam Parthasarathy. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-03-12.

Open block management in memory devices

Номер патента: US20240061575A1. Автор: Juane LI,Michael Winterfeld. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Open block management in memory devices

Номер патента: US20240201851A1. Автор: Juane LI,Michael Winterfeld. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Separate cores for media management of a memory sub-sytem

Номер патента: US20210200669A1. Автор: John Paul Traver,Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Fragmentation management for memory systems

Номер патента: WO2024129864A1. Автор: Nicola Colella,Nitul Gohain. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-06-20.

Dynamic zone group configuration at a memory sub-system

Номер патента: US12131041B2. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Fragmentation management for memory systems

Номер патента: US20240201850A1. Автор: Nicola Colella,Nitul Gohain. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Unified sequencer concurrency controller for a memory sub-system

Номер патента: WO2023034327A1. Автор: Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-09.

READ LEVEL EDGE FIND OPERATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210011802A1. Автор: Liikanen Bruce A.,Koudele Larry J.. Владелец: . Дата публикации: 2021-01-14.

READ LEVEL EDGE FIND OPERATIONS IN A MEMORY SUB-SYSTEM

Номер патента: US20210191814A1. Автор: Liikanen Bruce A.,Koudele Larry J.. Владелец: . Дата публикации: 2021-06-24.

ESTIMATING THE TEMPERATURE OF A MEMORY SUB-SYSTEM

Номер патента: US20200174535A1. Автор: Yang Jui-Yao,AKIN William,Holmstrom David A.. Владелец: . Дата публикации: 2020-06-04.

Cache release command for cache reads in a memory sub-system

Номер патента: US11669456B2. Автор: Eric N. Lee,Yoav Weinberg. Владелец: Micron Technology Inc. Дата публикации: 2023-06-06.

Direct cache hit and transfer in a memory sub-system that programs sequentially

Номер патента: US11347648B2. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: Micron Technology Inc. Дата публикации: 2022-05-31.

Priority scheduling in queues to access cache data in a memory sub-system

Номер патента: US20210357341A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-11-18.

Memory sub-system for monitoring mixed mode blocks

Номер патента: US12073107B2. Автор: Xiangang Luo,Jianmin Huang,Kulachet Tanpairoj,Chun Sum Yeung. Владелец: Micron Technology Inc. Дата публикации: 2024-08-27.

Memory sub-system and computing system including the same

Номер патента: KR20140005760A. Автор: 김동휘,임선영. Владелец: 삼성전자주식회사. Дата публикации: 2014-01-15.

Memory array and link error correction in a low power memory sub-system

Номер патента: US20170004035A1. Автор: Jungwon Suh,David Ian West. Владелец: Qualcomm Inc. Дата публикации: 2017-01-05.

Memory sub-system with background scan and histogram statistics

Номер патента: US20200019458A1. Автор: Bruce A. Liikanen,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2020-01-16.

Pointer dereferencing within memory sub-system

Номер патента: US20220050637A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

MEMORY SUB-SYSTEM MEDIA MANAGEMENT OPERATION THRESHOLD

Номер патента: US20220066638A1. Автор: Huang Jianmin,Malshe Ashutosh,Luo Xiangang. Владелец: . Дата публикации: 2022-03-03.

Memory sub-system manufacturing mode

Номер патента: US20220075741A1. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

MEMORY SUB-SYSTEM GRADING AND ALLOCATION

Номер патента: US20210065789A1. Автор: Brandt Kevin R.,Kowles Andrew M.. Владелец: . Дата публикации: 2021-03-04.

MEMORY SUB-SYSTEM WITH BACKGROUND SCAN AND HISTOGRAM STATISTICS

Номер патента: US20220180962A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2022-06-09.

MEMORY SUB-SYSTEM TEMPERATURE REGULATION

Номер патента: US20210181961A1. Автор: Sloat Jacob. Владелец: . Дата публикации: 2021-06-17.

MEMORY SUB-SYSTEM MEDIA MANAGEMENT OPERATION THRESHOLD

Номер патента: US20220300160A1. Автор: Huang Jianmin,Malshe Ashutosh,Luo Xiangang. Владелец: . Дата публикации: 2022-09-22.

MEMORY SUB-SYSTEM GRADING AND ALLOCATION

Номер патента: US20210241827A1. Автор: Brandt Kevin R.,Kowles Andrew M.. Владелец: . Дата публикации: 2021-08-05.

MULTI-FACTOR AUTHENTICATION ENABLED MEMORY SUB-SYSTEM

Номер патента: US20210243035A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2021-08-05.

Memory sub-system temperature regulation

Номер патента: US20210318822A1. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2021-10-14.

MEMORY SUB-SYSTEM WITH BACKGROUND SCAN AND HISTOGRAM STATISTICS

Номер патента: US20200365228A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2020-11-19.

Facilitating sequential reads in memory sub-systems

Номер патента: US11200179B2. Автор: Stephen Hanna,Nadav Grosz. Владелец: Micron Technology Inc. Дата публикации: 2021-12-14.

Predictive data transfer based on availability of media units in memory sub-systems

Номер патента: WO2020242750A1. Автор: Mark Ish,Steven S. Williams,Sanjay Subbarao. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-12-03.

Pointer dereferencing within memory sub-system

Номер патента: US11573743B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2023-02-07.

Memory sub-systems including memory devices of various latencies and capacities

Номер патента: US11704057B2. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2023-07-18.

Memory sub-system temperature regulation

Номер патента: EP4078583A4. Автор: Jacob Sloat. Владелец: Micron Technology Inc. Дата публикации: 2024-01-17.

Pre-shutdown media management operation for vehicle memory sub-system

Номер патента: DE102022116878A1. Автор: Minjian Wu. Владелец: Micron Technology Inc. Дата публикации: 2023-02-16.

Memory sub-system manufacturing mode

Номер патента: EP4128233A4. Автор: Adam J. Hieb. Владелец: Micron Technology Inc. Дата публикации: 2024-04-17.

Detailed failure notifications in memory sub-systems

Номер патента: US20210109826A1. Автор: Poorna Kale,Christopher J. Bueb. Владелец: Micron Technology Inc. Дата публикации: 2021-04-15.

Detailed failure notifications in memory sub-systems

Номер патента: US11604710B2. Автор: Poorna Kale,Christopher J. Bueb. Владелец: Micron Technology Inc. Дата публикации: 2023-03-14.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US20190391865A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2019-12-26.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: EP3811363A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-04-28.

Memory sub-system managing remapping for misaligned memory components

Номер патента: US20210074343A1. Автор: Luca Porzio,Paolo Papa,Marco Di Pasqua. Владелец: Micron Technology Inc. Дата публикации: 2021-03-11.

Memory sub-system managing remapping for misaligned memory components

Номер патента: US20220084572A1. Автор: Luca Porzio,Paolo Papa,Marco Di Pasqua. Владелец: Micron Technology Inc. Дата публикации: 2022-03-17.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US20210200613A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Command block management

Номер патента: EP4345630A3. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: Micron Technology Inc. Дата публикации: 2024-06-12.

Logical counters for a memory system

Номер патента: US20240264904A1. Автор: Sai Krishna Mylavarapu. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

ASYNCHRONOUS POWER LOSS HANDLING APPROACH FOR A MEMORY SUB-SYSTEM

Номер патента: US20210200435A1. Автор: Miller Michael G.. Владелец: . Дата публикации: 2021-07-01.

DATA ERASURE IN MEMORY SUB-SYSTEMS

Номер патента: US20200104068A1. Автор: Brandt Kevin R.,Van Eaton Thomas Cougar. Владелец: . Дата публикации: 2020-04-02.

DATA ERASURE IN MEMORY SUB-SYSTEMS

Номер патента: US20200218467A1. Автор: Brandt Kevin R.,Van Eaton Thomas Cougar. Владелец: . Дата публикации: 2020-07-09.

Method and system for buffer allocation management for a memory device

Номер патента: US12118235B2. Автор: Matthew Stephens,Julien MARGETTS,Paul Hanham. Владелец: Kioxia Corp. Дата публикации: 2024-10-15.

Apparatus with memory block management and methods for operating the same

Номер патента: US12039178B2. Автор: Kyungjin Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-07-16.

Concept for Controlling a Memory Performance in a Computer System

Номер патента: US20210048958A1. Автор: Francesc Guim Bernat. Владелец: Intel Corp. Дата публикации: 2021-02-18.

Inline encryption/decryption for a memory controller

Номер патента: EP4083842A1. Автор: Thomas E. Tkacik,James Andrew Welker,Geoffrey Paul Waters,Mohit Mongia,Srdjan Coric. Владелец: NXP BV. Дата публикации: 2022-11-02.

Allocating variable media types of memory devices in a memory system

Номер патента: US20190332290A1. Автор: Michael B. Danielson,Paul A. Suhler,James H. Meeker. Владелец: Micron Technology Inc. Дата публикации: 2019-10-31.

Metadata communication by a memory device

Номер патента: US20240354028A1. Автор: Matthew A. Prather,Sujeet V. Ayyapureddi. Владелец: Micron Technology Inc. Дата публикации: 2024-10-24.

Dynamically improving performance of a host memory controller and a memory device

Номер патента: US09519428B2. Автор: Nir Strauss,David Teb,Racheli Angel Manor. Владелец: Qualcomm Inc. Дата публикации: 2016-12-13.

Address verification for a memory device

Номер патента: WO2021126457A1. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-06-24.

Cluster namespace for a memory device

Номер патента: US20240231610A9. Автор: Marco Redaelli,Gaurav Sinha. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Determining reference voltage offsets for read operations in a memory system

Номер патента: US20240272798A1. Автор: Jianying Zhu. Владелец: Micron Technology Inc. Дата публикации: 2024-08-15.

Zone-aware memory management in memory sub-systems

Номер патента: US20240256463A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-08-01.

Memory sub-system scan

Номер патента: US20220068406A1. Автор: Ashutosh Malshe,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu,Jeffrey S. Mcneil Jr.. Владелец: Micron Technology Inc. Дата публикации: 2022-03-03.

Zone-aware memory management in memory sub-systems

Номер патента: US20230161712A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2023-05-25.

Zone-aware memory management in memory sub-systems

Номер патента: US20210397562A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2021-12-23.

Zone-aware memory management in memory sub-systems

Номер патента: US11960409B2. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-04-16.

Ball grid array storage for a memory sub-system

Номер патента: US11886358B2. Автор: Suresh Rajgopal,Balint Fleischer. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Low power memory sub-system using variable length column command

Номер патента: WO2018089880A1. Автор: Nikhil Jain,Umesh Rao,Ankit SHAMBHU,Shyam Bahadur RAGHUBANSHI. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2018-05-17.

Low power memory sub-system using variable length column command

Номер патента: EP3539002A1. Автор: Nikhil Jain,Umesh Rao,Ankit SHAMBHU,Shyam Bahadur RAGHUBANSHI. Владелец: Qualcomm Inc. Дата публикации: 2019-09-18.

Memory sub-system scan

Номер патента: US20230085178A1. Автор: Ashutosh Malshe,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu,Jeffrey S. Mcneil Jr.. Владелец: Micron Technology Inc. Дата публикации: 2023-03-16.

Power disable of memory sub-system

Номер патента: US11755093B2. Автор: Manohar Karthikeyan,Mehdi Partou. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Power disable of memory sub-system

Номер патента: US20210124409A1. Автор: Manohar Karthikeyan,Mehdi Partou. Владелец: Micron Technology Inc. Дата публикации: 2021-04-29.

Power disable of memory sub-system

Номер патента: WO2021081224A1. Автор: Manohar Karthikeyan,Mehdi Partou. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-04-29.

Programming operation using cache register release in a memory sub-system

Номер патента: US20240203501A1. Автор: Violante Moschiano,Umberto Siciliani,Walter Di Francesco. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Memory sub-system temperature throttling relaxation

Номер патента: US20220043493A1. Автор: Zhenlei Shen,Zhenming Zhou,Murong Lang,Mikai Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-02-10.

Machine learning assisted read verify in a memory sub-system

Номер патента: US11810630B2. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Management of event log information of a memory sub-system

Номер патента: US11816015B2. Автор: Erick W. Minja. Владелец: Micron Technology Inc. Дата публикации: 2023-11-14.

Reset and replay of memory sub-system controller in a memory sub-system

Номер патента: US20210019217A1. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

RESET AND REPLAY OF MEMORY SUB-SYSTEM CONTROLLER IN A MEMORY SUB-SYSTEM

Номер патента: US20220075682A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2022-03-10.

Reset and replay of memory sub-system controller in a memory sub-system

Номер патента: US11714697B2. Автор: Wei Wang,Fangfang Zhu,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-08-01.

Error correction management for a memory device

Номер патента: US11720443B2. Автор: Scott E. Schaefer,Aaron P. Boehm. Владелец: Micron Technology Inc. Дата публикации: 2023-08-08.

Memory management for a hierarchical memory system

Номер патента: US09524248B2. Автор: Dean A. Klein. Владелец: Micron Technology Inc. Дата публикации: 2016-12-20.

Super block management method and apparatus

Номер патента: US20240192877A1. Автор: Wei Fang,Xie Miao,Jie Qiu,Hongjiang ZHAO,Laibin QIU. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-06-13.

Super block management method and apparatus

Номер патента: EP4379523A1. Автор: Wei Fang,Xie Miao,Jie Qiu,Hongjiang ZHAO,Laibin QIU. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-06-05.

Apparatus and method for sanitizing a shared memory device or a memory expander

Номер патента: US20240231615A1. Автор: Jung Min Choi,Sun Woong Kim,Min Ho Ha,Byung Il Koh. Владелец: SK hynix Inc. Дата публикации: 2024-07-11.

Apparatus and method for detecting errors in a memory device

Номер патента: US12009041B2. Автор: Siddharth Gupta,Antony John Penton,Sachin Gulyani,Cyrille Nicolas Dray,Luc Olivier PALAU. Владелец: ARM LTD. Дата публикации: 2024-06-11.

Controller for a solid-state drive, and related solid-state drive

Номер патента: US09715908B2. Автор: Margherita Maffeis. Владелец: Nandext Srl. Дата публикации: 2017-07-25.

Secure data communication with memory sub-system

Номер патента: US11748273B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2023-09-05.

Utilizing a designated memory address to pre-fetch for memory sub-system with cache

Номер патента: US12007898B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-06-11.

Thermal improvements for memory sub-systems

Номер патента: US20240069581A1. Автор: Suresh Reddy Yarragunta,Deepu Narasimiah Subhash,Ramesh NALLAVELLI. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Using a thermoelectric component to improve memory sub-system performance

Номер патента: US20210026425A1. Автор: Michael R. Spica. Владелец: Micron Technology Inc. Дата публикации: 2021-01-28.

Using a thermoelectric component to improve memory sub-system performance

Номер патента: US12013734B2. Автор: Michael R. Spica. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Maintaining sequentiality for media management of a memory sub-system

Номер патента: US20210191849A1. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Maintaining sequentiality for media management of a memory sub-system

Номер патента: US20220004492A1. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2022-01-06.

Thermal cooling element for memory devices of a memory sub-system

Номер патента: US20210193553A1. Автор: Rolf Thornton Munson. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Memory sub-system enclosure

Номер патента: US20240107657A1. Автор: Suresh Reddy Yarragunta,Deepu Narasimiah Subhash,Ravi Kumar Kollipara. Владелец: Micron Technology Inc. Дата публикации: 2024-03-28.

Secure communication for log reporting in memory sub-systems

Номер патента: US20200202017A1. Автор: Qing Liang,Giuseppe Cariello,Jonathan Parry,Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2020-06-25.

Systems and methods for expanding memory for a system on chip

Номер патента: WO2016028607A1. Автор: Dexter Tamio Chun,Yanru Li,Suryanarayana China CHITTULURI. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2016-02-25.

Systems and methods for expanding memory for a system on chip

Номер патента: EP3183661A1. Автор: Dexter Tamio Chun,Yanru Li,Suryanarayana China CHITTULURI. Владелец: Qualcomm Inc. Дата публикации: 2017-06-28.

Systems and methods for expanding memory for a system on chip

Номер патента: US09823846B2. Автор: Dexter Tamio Chun,Yanru Li,Suryanarayana China CHITTULURI. Владелец: Qualcomm Inc. Дата публикации: 2017-11-21.

Telemetry-capable memory sub-system

Номер патента: US12061551B2. Автор: David Andrew Roberts. Владелец: Micron Technology Inc. Дата публикации: 2024-08-13.

Memory sub-system logical block address remapping

Номер патента: US20220091975A1. Автор: Gil Golov,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-24.

Telemetry-capable memory sub-system

Номер патента: US20240070072A1. Автор: David Andrew Roberts. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Telemetry-capable memory sub-system

Номер патента: WO2024044338A1. Автор: David Andrew Roberts. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-02-29.

Independent thermal throttling temperature control for memory sub-systems

Номер патента: US11899522B2. Автор: Curtis W. Egan. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Quality of service management in a memory sub-system

Номер патента: US20240160553A1. Автор: Horia C. Simionescu,Prateek Sharma,Raja V.S. HALAHARIVI. Владелец: Micron Technology Inc. Дата публикации: 2024-05-16.

Memory sub-system logical block address remapping

Номер патента: US11847051B2. Автор: Gil Golov,Kishore K. Muchherla,Jiangang WU,Karl D. Schuh,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2023-12-19.

Adaptive background scans in a memory sub-system

Номер патента: US11797376B2. Автор: Scott Anthony Stoller,Pitamber Shukla,Anita Marguerite Ekren. Владелец: Micron Technology Inc. Дата публикации: 2023-10-24.

METADATA-ASSISTED ENCODING AND DECODING FOR A MEMORY SUB-SYSTEM

Номер патента: US20210216402A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2021-07-15.

Early decoding termination for a memory sub-system

Номер патента: US20210250051A1. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-08-12.

METADATA-ASSISTED ENCODING AND DECODING FOR A MEMORY SUB-SYSTEM

Номер патента: US20200250033A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2020-08-06.

EARLY DECODING TERMINATION FOR A MEMORY SUB-SYSTEM

Номер патента: US20200252087A1. Автор: TAI YING YU,Xie Tingjun,Zhu Jiangli. Владелец: . Дата публикации: 2020-08-06.

Metadata-assisted encoding and decoding for a memory sub-system

Номер патента: US10963342B2. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-03-30.

Early decoding termination for a memory sub-system

Номер патента: US10992323B2. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2021-04-27.

Metadata-assisted encoding and decoding for a memory sub-system

Номер патента: US11709733B2. Автор: Tingjun Xie,Ying Yu Tai,Jiangli Zhu. Владелец: Micron Technology Inc. Дата публикации: 2023-07-25.

REAL TIME TRIGGER RATE MONITORING IN A MEMORY SUB-SYSTEM

Номер патента: US20200110685A1. Автор: Chew Francis. Владелец: . Дата публикации: 2020-04-09.

MANAGEMENT OF PARITY DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210191808A1. Автор: Kumari Suman,Bolisetty Naveen,Bhardwaj Amit. Владелец: . Дата публикации: 2021-06-24.

REAL TIME TRIGGER RATE MONITORING IN A MEMORY SUB-SYSTEM

Номер патента: US20210216425A1. Автор: Chew Francis. Владелец: . Дата публикации: 2021-07-15.

SEPARATING PARITY DATA FROM HOST DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210342219A1. Автор: Bolisetty Naveen,Kailash Rajeshwar. Владелец: . Дата публикации: 2021-11-04.

SEPARATING PARITY DATA FROM HOST DATA IN A MEMORY SUB-SYSTEM

Номер патента: US20210182143A1. Автор: Bolisetty Naveen,Kailash Rajeshwar. Владелец: . Дата публикации: 2021-06-17.

Hybrid iterative error correcting and redundancy decoding operations for memory sub-systems

Номер патента: WO2020023539A1. Автор: Zhengang Chen,Ying Yu Tai,Jiangli Zhu. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-01-30.

HYBRID ITERATIVE ERROR CORRECTING AND REDUNDANCY DECODING OPERATIONS FOR MEMORY SUB-SYSTEMS

Номер патента: US20200026602A1. Автор: Chen Zhengang,TAI YING YU,Zhu Jiangli. Владелец: . Дата публикации: 2020-01-23.

ERROR HANDLING OPTIMIZATION IN MEMORY SUB-SYSTEM MAPPING

Номер патента: US20220075690A1. Автор: Lam Johnny A.. Владелец: . Дата публикации: 2022-03-10.

FAILURE-TOLERANT ERROR CORRECTION LAYOUT FOR MEMORY SUB-SYSTEMS

Номер патента: US20200177205A1. Автор: Wu Wei,Chen Zhengang,Shen Zhenlei. Владелец: . Дата публикации: 2020-06-04.

HYBRID ITERATIVE ERROR CORRECTING AND REDUNDANCY DECODING OPERATIONS FOR MEMORY SUB-SYSTEMS

Номер патента: US20200356441A1. Автор: Chen Zhengang,TAI YING YU,Zhu Jiangli. Владелец: . Дата публикации: 2020-11-12.

Failure-tolerant error correction layout for memory sub-systems

Номер патента: US11438012B2. Автор: Wei Wu,Zhengang Chen,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2022-09-06.

Memory sub-system to Management Controller initializes

Номер патента: CN102906717B. Автор: T.F.埃默森,D.F.海恩里希,H.Q.乐. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2016-05-04.

Failure-tolerant error correction layout for memory sub-systems

Номер патента: US20220376709A1. Автор: Wei Wu,Zhengang Chen,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2022-11-24.

Failure-tolerant error correction layout for memory sub-systems

Номер патента: US11870461B2. Автор: Wei Wu,Zhengang Chen,Zhenlei Shen. Владелец: Micron Technology Inc. Дата публикации: 2024-01-09.

WEAR LEVELING BASED ON SUB-GROUP WRITE COUNTS IN A MEMORY SUB-SYSTEM

Номер патента: US20210019254A1. Автор: Chen Ning,Zhu Fangfang,Stonelake Paul,Tang Alex. Владелец: . Дата публикации: 2021-01-21.

WEAR LEVELING BASED ON SUB-GROUP WRITE COUNTS IN A MEMORY SUB-SYSTEM

Номер патента: US20220269598A1. Автор: Chen Ning,Zhu Fangfang,Stonelake Paul,Tang Alex. Владелец: . Дата публикации: 2022-08-25.

REAL TIME BLOCK FAILURE ANALYSIS FOR A MEMORY SUB-SYSTEM

Номер патента: US20200019453A1. Автор: Liikanen Bruce A.,Cadloni Gerald L.,Chew Francis. Владелец: . Дата публикации: 2020-01-16.

MEMORY ENDURANCE MEASURES IN A MEMORY SUB-SYSTEM

Номер патента: US20200066364A1. Автор: Liikanen Bruce A.. Владелец: . Дата публикации: 2020-02-27.

TRANSMITTING DATA AND POWER TO A MEMORY SUB-SYSTEM FOR MEMORY DEVICE TESTING

Номер патента: US20210193249A1. Автор: Koudele Larry J.,BRADY MICHAEL T.,Hamor Gary D.,Marcus William A.. Владелец: . Дата публикации: 2021-06-24.

Bad block management for memory sub-systems

Номер патента: US20200202970A1. Автор: Roland J. Awusie. Владелец: Micron Technology Inc. Дата публикации: 2020-06-25.

Elastic buffer in a memory sub-system for debugging information

Номер патента: US11693784B2. Автор: Steven Gaskill,Joe Mendes,Chandra Guda. Владелец: Micron Technology Inc. Дата публикации: 2023-07-04.

DATA BLOCK SWITCHING AT A MEMORY SUB-SYSTEM

Номер патента: US20220050772A1. Автор: Feeley Peter,Ratnam Sampath K.,Muchherla Kishore Kumar,Brandt Kevin R.,Steinmetz Cory M.. Владелец: . Дата публикации: 2022-02-17.

Elastic buffer in a memory sub-system for debugging information

Номер патента: US20220188240A1. Автор: Steven Gaskill,Joe Mendes,Chandra Guda. Владелец: Micron Technology Inc. Дата публикации: 2022-06-16.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US20240248785A1. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

MEMORY SUB-SYSTEM MANAGING REMAPPING FOR MISALIGNED MEMORY COMPONENTS

Номер патента: US20220084572A1. Автор: Porzio Luca,Papa Paolo,Di Pasqua Marco. Владелец: . Дата публикации: 2022-03-17.

MEMORY SUB-SYSTEM MANAGING REMAPPING FOR MISALIGNED MEMORY COMPONENTS

Номер патента: US20210074343A1. Автор: Porzio Luca,Papa Paolo,Di Pasqua Marco. Владелец: . Дата публикации: 2021-03-11.

MEMORY SUB-SYSTEM WITH DYNAMIC CALIBRATION USING COMPONENT-BASED FUNCTION(S)

Номер патента: US20210200613A1. Автор: Moschiano Violante,Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2021-07-01.

DETAILED FAILURE NOTIFICATIONS IN MEMORY SUB-SYSTEMS

Номер патента: US20210208984A1. Автор: Kale Poorna,Bueb Christopher J.. Владелец: . Дата публикации: 2021-07-08.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM VOLTAGE REGULATION

Номер патента: US20200243119A1. Автор: Spica Michael R.,Caraher Patrick T.. Владелец: . Дата публикации: 2020-07-30.

MEMORY SUB-SYSTEM WITH DYNAMIC CALIBRATION USING COMPONENT-BASED FUNCTION(S)

Номер патента: US20190391865A1. Автор: Moschiano Violante,Liikanen Bruce A.,Cadloni Gerald L.. Владелец: . Дата публикации: 2019-12-26.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: US11953980B2. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2024-04-09.

Memory sub-system with dynamic calibration using component-based function(s)

Номер патента: EP3811363A4. Автор: Bruce A. Liikanen,Violante Moschiano,Gerald L. Cadloni. Владелец: Micron Technology Inc. Дата публикации: 2022-03-02.

Managing data placement for direct assigned virtual machines in a memory sub-system

Номер патента: US20240320029A1. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-09-26.

Caching of logical-to-physical mapping information in a memory sub-system

Номер патента: US12130748B2. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2024-10-29.

Memory sub-system cache extension to page buffers of a memory array

Номер патента: US20240061778A1. Автор: Xing Wang,Deping He. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Memory sub-system cache extension to page buffers of a memory array

Номер патента: US12019543B2. Автор: Xing Wang,Deping He. Владелец: Micron Technology Inc. Дата публикации: 2024-06-25.

Caching of logical-to-physical mapping information in a memory sub-system

Номер патента: US20230367719A1. Автор: Sanjay Subbarao. Владелец: Micron Technology Inc. Дата публикации: 2023-11-16.

Prioritization of successful read recovery operations for a memory device

Номер патента: US20240231985A1. Автор: Tingjun Xie,Naveen Bolisetty. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Temperature compensation in a memory system

Номер патента: US20210397232A1. Автор: Shane Nowell,Sampath K. Ratnam,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2021-12-23.

Temperature compensation in a memory system

Номер патента: US11662786B2. Автор: Shane Nowell,Sampath K. Ratnam,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2023-05-30.

Management of unmapped allocation units of a memory subsystem

Номер патента: WO2021011263A1. Автор: Zhengang Chen,Tingjun Xie,Zhenlei Shen. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-01-21.

MANAGEMENT OF UNMAPPED ALLOCATION UNITS OF A MEMORY SUB-SYSTEM

Номер патента: US20210011769A1. Автор: Chen Zhengang,Shen Zhenlei,Xie Tingjun. Владелец: . Дата публикации: 2021-01-14.

OPERATING TEMPERATURE MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20200081507A1. Автор: Parthasarathy Sivagnanam,Nowell Shane. Владелец: . Дата публикации: 2020-03-12.

POWER LOSS DATA PROTECTION IN A MEMORY SUB-SYSTEM

Номер патента: US20220147444A1. Автор: Li Yun,Xu Peng,Wu Jiangang. Владелец: . Дата публикации: 2022-05-12.

POWER LOSS DATA PROTECTION IN A MEMORY SUB-SYSTEM

Номер патента: US20210191853A1. Автор: Li Yun,Xu Peng,Wu Jiangang. Владелец: . Дата публикации: 2021-06-24.

OPERATING TEMPERATURE MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20210397233A1. Автор: Parthasarathy Sivagnanam,Nowell Shane. Владелец: . Дата публикации: 2021-12-23.

Machine learning assisted read verify in a memory sub-system

Номер патента: US20230061920A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2023-03-02.

Machine learning assisted read verify in a memory sub-system

Номер патента: US20240062841A1. Автор: Amit Bhardwaj. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

MEMORY SUB-SYSTEM SCAN

Номер патента: US20220068406A1. Автор: Wu Jiangang,Muchherla Kishore K.,Malshe Ashutosh,McNeil Jr. Jeffrey S.,Schuh Karl D.,Rayaprolu Vamsi Pavan. Владелец: . Дата публикации: 2022-03-03.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM POWER CYCLING

Номер патента: US20200066310A1. Автор: Rowley Matthew D.. Владелец: . Дата публикации: 2020-02-27.

POWER DISABLE OF MEMORY SUB-SYSTEM

Номер патента: US20210124409A1. Автор: Karthikeyan Manohar,Partou Mehdi. Владелец: . Дата публикации: 2021-04-29.

POWER LOSS PROTECTION IN MEMORY SUB-SYSTEMS

Номер патента: US20200201761A1. Автор: Kowles Andrew M.. Владелец: . Дата публикации: 2020-06-25.

POWER LOSS PROTECTION IN MEMORY SUB-SYSTEMS

Номер патента: US20200327056A1. Автор: Kowles Andrew M.. Владелец: . Дата публикации: 2020-10-15.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM POWER CYCLING

Номер патента: US20200411069A1. Автор: Rowley Matthew D.. Владелец: . Дата публикации: 2020-12-31.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM POWER CYCLING

Номер патента: US20220415368A1. Автор: Rowley Matthew D.. Владелец: . Дата публикации: 2022-12-29.

Power management component for memory sub-system power cycling

Номер патента: EP3841449A4. Автор: Matthew D. Rowley. Владелец: Micron Technology Inc. Дата публикации: 2022-05-18.

Controller for a solid-state drive, and related solid-state drive

Номер патента: US20170004059A1. Автор: Margherita Maffeis. Владелец: Nandext Srl. Дата публикации: 2017-01-05.

Current monitor for a memory device

Номер патента: US20210098046A1. Автор: Debra M. Bell,Aaron P. Boehm,Kristen M. HOPPER. Владелец: Micron Technology Inc. Дата публикации: 2021-04-01.

Memory built-in self-test for a data processing apparatus

Номер патента: US09449717B2. Автор: Robert Campbell Aitken,Chiloda Ashan Senerath Pathirane,Alan Jeremy BECKER. Владелец: ARM LTD. Дата публикации: 2016-09-20.

PROVIDING BANDWIDTH EXPANSION FOR A MEMORY SUB-SYSTEM INCLUDING A SEQUENCER SEPARATE FROM A CONTROLLER

Номер патента: US20200081763A1. Автор: TAI YING YU,Mittal Samir,Wu Cheng Yuan. Владелец: . Дата публикации: 2020-03-12.

MEDIA MANAGEMENT LOGGER FOR A MEMORY SUB-SYSTEM

Номер патента: US20210019218A1. Автор: Wang Wei,TAI YING YU,Zhu Fangfang,Zhu Jiangli. Владелец: . Дата публикации: 2021-01-21.

PRIORITIZATION OF ERROR CONTROL OPERATIONS AT A MEMORY SUB-SYSTEM

Номер патента: US20220043706A1. Автор: Malshe Ashutosh,Muchherla Kishore Kumar,Singidi Harish R.,Luo Xiangang,Rayaprolu Vamsi Pavan. Владелец: . Дата публикации: 2022-02-10.

DATA RECOVERY WITHIN A MEMORY SUB-SYSTEM

Номер патента: US20200065204A1. Автор: Springberg David G.. Владелец: . Дата публикации: 2020-02-27.

GARBAGE COLLECTION IN A MEMORY SUB-SYSTEM DURING A LOW BATTERY STATE

Номер патента: US20220171705A1. Автор: Huang Jianmin,Limaye Aparna U.,Iwasaki Tomoko Ogura,Evans Tracy D.,Trivedi Avani F.. Владелец: . Дата публикации: 2022-06-02.

DATA BLOCK SWITCHING AT A MEMORY SUB-SYSTEM

Номер патента: US20210191852A1. Автор: Feeley Peter,Ratnam Sampath K.,Muchherla Kishore Kumar,Brandt Kevin R.,Steinmetz Cory M.. Владелец: . Дата публикации: 2021-06-24.

Adaptive background scans in a memory sub-system

Номер патента: US11556410B2. Автор: Scott Anthony Stoller,Pitamber Shukla,Anita Marguerite Ekren. Владелец: Micron Technology Inc. Дата публикации: 2023-01-17.

GARBAGE COLLECTION IN A MEMORY SUB-SYSTEM DURING A LOW BATTERY STATE

Номер патента: US20210056019A1. Автор: Huang Jianmin,Limaye Aparna U.,Iwasaki Tomoko Ogura,Evans Tracy D.,Trivedi Avani F.. Владелец: . Дата публикации: 2021-02-25.

ADAPTIVE BACKGROUND SCANS IN A MEMORY SUB-SYSTEM

Номер патента: US20220300366A1. Автор: Stoller Scott Anthony,Shukla Pitamber,Ekren Anita Marguerite. Владелец: . Дата публикации: 2022-09-22.

MANAGEMENT OF EVENT LOG INFORMATION OF A MEMORY SUB-SYSTEM

Номер патента: US20200192779A1. Автор: Minja Erick W.. Владелец: . Дата публикации: 2020-06-18.

Management of event log information of a memory sub-system

Номер патента: US11093364B2. Автор: Erick W. Minja. Владелец: Micron Technology Inc. Дата публикации: 2021-08-17.

Independent thermal throttling temperature control for memory sub-systems

Номер патента: US20220164021A1. Автор: Curtis W. Egan. Владелец: Micron Technology Inc. Дата публикации: 2022-05-26.

MEMORY SUB-SYSTEM TEMPERATURE THROTTLING RELAXATION

Номер патента: US20220043493A1. Автор: Shen Zhenlei,Chen Mikai,Lang Murong,Zhou Zhenming. Владелец: . Дата публикации: 2022-02-10.

MEMORY SUB-SYSTEM LOGICAL BLOCK ADDRESS REMAPPING

Номер патента: US20220091975A1. Автор: Golov Gil,Wu Jiangang,Muchherla Kishore K.,Schuh Karl D.,Rayaprolu Vamsi Pavan. Владелец: . Дата публикации: 2022-03-24.

MEMORY SUB-SYSTEM INCLUDING AN IN PACKAGE SEQUENCER SEPARATE FROM A CONTROLLER

Номер патента: US20200081851A1. Автор: TAI YING YU,Mittal Samir,Wu Cheng Yuan. Владелец: . Дата публикации: 2020-03-12.

MEMORY SUB-SYSTEM TEMPERATURE CONTROL

Номер патента: US20220138073A1. Автор: Liu Tao,Luo Ting,Bueb Christopher J.,Yuen Eric,Ang Cheng Cheng. Владелец: . Дата публикации: 2022-05-05.

ANALYSIS OF MEMORY SUB-SYSTEMS BASED ON THRESHOLD DISTRIBUTIONS

Номер патента: US20210192333A1. Автор: Thiruvengadam Aswin,Lowrance Daniel L.,Phelps Joshua,Harrington Peter B.. Владелец: . Дата публикации: 2021-06-24.

POWER MANAGEMENT COMPONENT FOR MEMORY SUB-SYSTEM VOLTAGE REGULATION

Номер патента: US20210224147A1. Автор: Spica Michael R.,Caraher Patrick T.. Владелец: . Дата публикации: 2021-07-22.

INDEPENDENT THERMAL THROTTLING TEMPERATURE CONTROL FOR MEMORY SUB-SYSTEMS

Номер патента: US20220374068A1. Автор: Egan Curtis W.. Владелец: . Дата публикации: 2022-11-24.

Spare block management in non-volatile memories

Номер патента: WO2010078540A4. Автор: Sergey Anatolievich Gorobets,Alan David Bennett,Eugene Zilberman. Владелец: SanDisk Corporation. Дата публикации: 2010-10-14.

Spare block management in non-volatile memories

Номер патента: EP2374134A2. Автор: Sergey Anatolievich Gorobets,Alan David Bennett,Eugene Zilberman. Владелец: SanDisk Corp. Дата публикации: 2011-10-12.

Method for modifying data more than once in a multi-level cell memory location within a memory array

Номер патента: US20130311715A1. Автор: Michael M. Abraham. Владелец: Micron Technology Inc. Дата публикации: 2013-11-21.

Enhanced block copy

Номер патента: WO2011014232A2. Автор: Dean K. Nobunaga. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2011-02-03.

Nonvolatile memory system with block managing unit and method of operating the same

Номер патента: US09484104B2. Автор: Byung-Ki Lee,Hee-Tai Oh. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-11-01.

Memory Controller for a Network on a Chip Device

Номер патента: US20160224508A1. Автор: Douglas A. Palmer,Ramon Zuniga. Владелец: Intellisis Corp. Дата публикации: 2016-08-04.

Clock mode determination in a memory system

Номер патента: US09552889B2. Автор: Peter B. Gillingham,Graham Allan. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2017-01-24.

Clock mode determination in a memory system

Номер патента: US09384847B2. Автор: Peter B. Gillingham,Graham Allan. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2016-07-05.

Staggered refresh counters for a memory device

Номер патента: US20210304814A1. Автор: James S. Rehmeyer,Christopher G. Wieduwilt. Владелец: Micron Technology Inc. Дата публикации: 2021-09-30.

Temperature exception tracking in a temperature log for a memory system

Номер патента: US20240369416A1. Автор: David Aaron Palmer. Владелец: Micron Technology Inc. Дата публикации: 2024-11-07.

Clock mode determination in a memory system

Номер патента: US09740407B2. Автор: Peter B. Gillingham,Graham Allan. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2017-08-22.

Identification of Available Memory of a Data Storage Device Attachable as a Memory Device

Номер патента: US20240176745A1. Автор: Luca Bert. Владелец: Micron Technology Inc. Дата публикации: 2024-05-30.

Separate read-only cache and write-read cache in a memory sub-system

Номер патента: US20200278932A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2020-09-03.

Efficient processing of commands in a memory sub-system

Номер патента: US20210271601A1. Автор: Byron D. Harris,Scheheresade Virani. Владелец: Micron Technology Inc. Дата публикации: 2021-09-02.

Dynamic command extension for a memory sub-system

Номер патента: US11895226B2. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2024-02-06.

Dynamic command extension for a memory sub-system

Номер патента: US20210226779A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2021-07-22.

Dynamic command extension for a memory sub-system

Номер патента: WO2021150719A1. Автор: Robert W. Strong,James Ruane. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-07-29.

Dynamic command extension for a memory sub-system

Номер патента: US20240129114A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2024-04-18.

Dynamic command extension for a memory sub-system

Номер патента: US20230030065A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2023-02-02.

Separate read-only cache and write-read cache in a memory sub-system

Номер патента: US11914520B2. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2024-02-27.

Sequential read optimization in a memory sub-system that programs sequentially

Номер патента: WO2021168020A1. Автор: Johnny A. LAM,Chandra M. Guda. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-08-26.

QUALITY OF SERVICE CONTROL OF LOGICAL DEVICES FOR A MEMORY SUB-SYSTEM

Номер патента: US20210200703A1. Автор: Wang Xiaodong,Simionescu Horia C.,Raparti Venkata Yaswanth. Владелец: . Дата публикации: 2021-07-01.

DYNAMIC COMMAND EXTENSION FOR A MEMORY SUB-SYSTEM

Номер патента: US20210226779A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2021-07-22.

CLASSIFYING ACCESS FREQUENCY OF A MEMORY SUB-SYSTEM COMPONENT

Номер патента: US20210064543A1. Автор: Yang Yue. Владелец: . Дата публикации: 2021-03-04.

CACHE RELEASE COMMAND FOR CACHE READS IN A MEMORY SUB-SYSTEM

Номер патента: US20220138108A1. Автор: Weinberg Yoav,Lee Eric N.. Владелец: . Дата публикации: 2022-05-05.

SEPARATE CORES FOR MEDIA MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20220171702A1. Автор: Bianco Antonio David,Traver John Paul. Владелец: . Дата публикации: 2022-06-02.

SEPARATE READ-ONLY CACHE AND WRITE-READ CACHE IN A MEMORY SUB-SYSTEM

Номер патента: US20220179798A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2022-06-09.

DIRECT CACHE HIT AND TRANSFER IN A MEMORY SUB-SYSTEM THAT PROGRAMS SEQUENTIALLY

Номер патента: US20220269611A1. Автор: Guda Chandra M.,Lam Johnny A.. Владелец: . Дата публикации: 2022-08-25.

ACTIVE INPUT/OUTPUT EXPANDER OF A MEMORY SUB-SYSTEM

Номер патента: US20210173771A1. Автор: Carter Dustin J.,RAJGOPAL Suresh,Butterfield Jeremy W.,Nerich Sean E.. Владелец: . Дата публикации: 2021-06-10.

CACHING OF LOGICAL-TO-PHYSICAL MAPPING INFORMATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220300432A1. Автор: Subbarao Sanjay. Владелец: . Дата публикации: 2022-09-22.

ELASTIC BUFFER IN A MEMORY SUB-SYSTEM FOR DEBUGGING INFORMATION

Номер патента: US20210191874A1. Автор: Mendes Joe,Guda Chandra,Gaskill Steven. Владелец: . Дата публикации: 2021-06-24.

MANAGEMENT OF POWER STATE TRANSITIONS OF A MEMORY SUB-SYSTEM

Номер патента: US20200201417A1. Автор: Park Kihoon,Holmstrom David A.. Владелец: . Дата публикации: 2020-06-25.

SEPARATE READ-ONLY CACHE AND WRITE-READ CACHE IN A MEMORY SUB-SYSTEM

Номер патента: US20200278932A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2020-09-03.

MANAGEMENT OF POWER STATE TRANSITIONS OF A MEMORY SUB-SYSTEM

Номер патента: US20200310524A1. Автор: Park Kihoon,Holmstrom David A.. Владелец: . Дата публикации: 2020-10-01.

Maintaining sequentiality for media management of a memory sub-system

Номер патента: US11698856B2. Автор: Antonio David Bianco. Владелец: Micron Technology Inc. Дата публикации: 2023-07-11.

MAINTAINING SEQUENTIALITY FOR MEDIA MANAGEMENT OF A MEMORY SUB-SYSTEM

Номер патента: US20210191849A1. Автор: Bianco Antonio David. Владелец: . Дата публикации: 2021-06-24.

EFFICIENT PROCESSING OF COMMANDS IN A MEMORY SUB-SYSTEM

Номер патента: US20210191870A1. Автор: Virani Scheheresade,Harris Byron D.. Владелец: . Дата публикации: 2021-06-24.

SEQUENTIAL READ OPTIMIZATION IN A MEMORY SUB-SYSTEM THAT PROGRAMS SEQUENTIALLY

Номер патента: US20210255949A1. Автор: Guda Chandra M.,Lam Johnny A.. Владелец: . Дата публикации: 2021-08-19.

MEMORY SUB-SYSTEM AND COMPUTING SYSTEM INCLUDING THE SAME

Номер патента: US20140013066A1. Автор: Kim Dong-Hwi,Lim Sun-Young. Владелец: . Дата публикации: 2014-01-09.

PREFETCH BUFFER OF MEMORY SUB-SYSTEM

Номер патента: US20220019535A1. Автор: Narsale Ashay. Владелец: . Дата публикации: 2022-01-20.

USING A THERMOELECTRIC COMPONENT TO IMPROVE MEMORY SUB-SYSTEM PERFORMANCE

Номер патента: US20210026425A1. Автор: Spica Michael R.. Владелец: . Дата публикации: 2021-01-28.

FACILITATING SEQUENTIAL READS IN MEMORY SUB-SYSTEMS

Номер патента: US20220058138A1. Автор: Hanna Stephen,Grosz Nadav. Владелец: . Дата публикации: 2022-02-24.

MEMORY SUB-SYSTEM CODEWORD ADDRESSING

Номер патента: US20220066920A1. Автор: Basu Reshmi. Владелец: . Дата публикации: 2022-03-03.

Pre-fetch for memory sub-system with cache

Номер патента: US20220075727A1. Автор: Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

MEMORY SUB-SYSTEM WITH MULTIPLE PORTS HAVING SINGLE ROOT VIRTUALIZATION

Номер патента: US20220092013A1. Автор: Bueb Christopher J.,MARONEY JOHN E.. Владелец: . Дата публикации: 2022-03-24.

SECURE DATA COMMUNICATION WITH MEMORY SUB-SYSTEM

Номер патента: US20220138113A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2022-05-05.

TEMPERATURE-AWARE DATA MANAGEMENT IN MEMORY SUB-SYSTEMS

Номер патента: US20220171713A1. Автор: Feeley Peter,Malshe Ashutosh,Muchherla Kishore Kumar,Ratnam Sampath. Владелец: . Дата публикации: 2022-06-02.

SECURE DATA COMMUNICATION WITH MEMORY SUB-SYSTEM

Номер патента: US20210157745A1. Автор: Bavishi Dhawal. Владелец: . Дата публикации: 2021-05-27.

PREFETCH BUFFER OF MEMORY SUB-SYSTEM

Номер патента: US20220276963A1. Автор: Narsale Ashay. Владелец: . Дата публикации: 2022-09-01.

LOW POWER MEMORY SUB-SYSTEM USING VARIABLE LENGTH COLUMN COMMAND

Номер патента: US20180137050A1. Автор: Jain Nikhil,Rao Umesh,SHAMBHU Ankit,RAGHUBANSHI Shyam Bahadur. Владелец: . Дата публикации: 2018-05-17.

MEMORY SUB-SYSTEM WITH MULTIPLE PORTS HAVING SINGLE ROOT VIRTUALIZATION

Номер патента: US20200192848A1. Автор: Bueb Christopher J.,MARONEY JOHN E.. Владелец: . Дата публикации: 2020-06-18.

USING A SECOND CONTENT-ADDRESSABLE MEMORY TO MANAGE MEMORY BURST ACCESSES IN MEMORY SUB-SYSTEMS

Номер патента: US20200201776A1. Автор: Bavishi Dhawal,Isenegger Laurent,Frederiksen Jeffrey. Владелец: . Дата публикации: 2020-06-25.

SECURE COMMUNICATION FOR LOG REPORTING IN MEMORY SUB-SYSTEMS

Номер патента: US20200202017A1. Автор: Cariello Giuseppe,Liang Qing,STRONG ROBERT W.,Parry Jonathan,Ruane James. Владелец: . Дата публикации: 2020-06-25.

FACILITATING SEQUENTIAL READS IN MEMORY SUB-SYSTEMS

Номер патента: US20210263864A1. Автор: Hanna Stephen,Grosz Nadav. Владелец: . Дата публикации: 2021-08-26.

POWER-SAVING MECHANISM FOR MEMORY SUB-SYSTEM IN PIPELINED PROCESSOR

Номер патента: US20200233673A1. Автор: CHEN YU-SHU,LEE Chang-Chia,LIU Hsing-Chuang. Владелец: . Дата публикации: 2020-07-23.

MEMORY SUB-SYSTEM FOR DECODING NON-POWER-OF-TWO ADDRESSABLE UNIT ADDRESS BOUNDARIES

Номер патента: US20200272562A1. Автор: Walker Robert,La Fratta Patrick A.,Nagarajan Chandrasekhar. Владелец: . Дата публикации: 2020-08-27.

ZONE-AWARE MEMORY MANAGEMENT IN MEMORY SUB-SYSTEMS

Номер патента: US20210397562A1. Автор: Bhardwaj Amit. Владелец: . Дата публикации: 2021-12-23.

Memory sub-system with multiple ports having single root virtualization

Номер патента: US11675724B2. Автор: John E. Maroney,Christopher J. Bueb. Владелец: Micron Technology Inc. Дата публикации: 2023-06-13.

Memory sub-system with multiple ports having single root virtualization

Номер патента: WO2020123860A1. Автор: John E. Maroney,Christopher J. Bueb. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-06-18.

Using a thermoelectric component to improve memory sub-system performance

Номер патента: US20220382348A1. Автор: Michael R. Spica. Владелец: Micron Technology Inc. Дата публикации: 2022-12-01.

Adapting an error recovery process in a memory sub-system

Номер патента: US11763914B2. Автор: Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2023-09-19.

Optimized seasoning trim values based on form factors in memory sub-system manufacturing

Номер патента: WO2023034459A1. Автор: Tingjun Xie,Zhenming Zhou,Murong Lang. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-09.

Selection of read offset values in a memory sub-system

Номер патента: US20220076765A1. Автор: Kishore Kumar Muchherla,Larry J. Koudele,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

Managing digitally-controlled charge pump operation in a memory sub-system

Номер патента: US11948647B2. Автор: Michele Piccardi. Владелец: Micron Technology Inc. Дата публикации: 2024-04-02.

Managing programming convergence associated with memory cells of a memory sub-system

Номер патента: US11862257B2. Автор: Jun Xu,Violante Moschiano,Erwin E. Yu. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Two-layer code with low parity cost for memory sub-systems

Номер патента: WO2020257057A1. Автор: James Fitzpatrick,Sanjay Subbarao. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-12-24.

Adjusting read voltage levels based on a programmed bit count in a memory sub-system

Номер патента: WO2021188720A1. Автор: Douglas E. Majerus. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-09-23.

Adjusting read voltage levels based on a programmed bit count in a memory sub-system

Номер патента: US20210295928A1. Автор: Douglas E. Majerus. Владелец: Micron Technology Inc. Дата публикации: 2021-09-23.

Resource allocation for a memory built-in self-test

Номер патента: US20240362134A1. Автор: Scott E. Schaefer. Владелец: Micron Technology Inc. Дата публикации: 2024-10-31.

Controller for a memory component

Номер патента: US11334377B2. Автор: Antonino Mondello,Alberto Troia. Владелец: Micron Technology Inc. Дата публикации: 2022-05-17.

Controller for a memory component

Номер патента: US11755350B2. Автор: Antonino Mondello,Alberto Troia. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Controller for a memory component

Номер патента: WO2020240235A1. Автор: Antonino Mondello,Alberto Troia. Владелец: MICRON TECHNOLOGY, INC. Дата публикации: 2020-12-03.

Flexible wear management for non-volatile memory

Номер патента: US9501405B2. Автор: Robert W. Faber,Prashant S. Damle,Ningde Xie. Владелец: Intel Corp. Дата публикации: 2016-11-22.

Flexible wear management for non-volatile memory

Номер патента: WO2014081469A1. Автор: Prashant Damle,Ningde Xie,Robert Faber. Владелец: Intel Corporation. Дата публикации: 2014-05-30.

Method and apparatus for accessing a memory core multiple times in a single clock cycle

Номер патента: US20040109381A1. Автор: Eric Badi,Jean-Marc Bachot. Владелец: Individual. Дата публикации: 2004-06-10.

A memory arrangement for multi-processor systems

Номер патента: EP1896983A2. Автор: Suk Jin Kim,Bingfeng Mei,Osman Allam. Владелец: Interuniversitair Microelektronica Centrum vzw IMEC. Дата публикации: 2008-03-12.

Efficient link management for graph clustering

Номер патента: US09529935B2. Автор: Daniel Davies. Владелец: Palo Alto Research Center Inc. Дата публикации: 2016-12-27.

Memory Management for Systems for Generating 3-Dimensional Computer Images

Номер патента: US20200143509A1. Автор: Stephen Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2020-05-07.

Memory Management for Systems for Generating 3-Dimensional Computer Images

Номер патента: US20190012764A1. Автор: Stephen Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2019-01-10.

Memory Management for Systems for Generating 3-Dimensional Computer Images

Номер патента: US20170193631A1. Автор: Stephen Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2017-07-06.

Memory management for systems for generating 3-dimensional computer images

Номер патента: US20100220106A1. Автор: Stephen Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2010-09-02.

Memory management for systems for generating 3-dimensional computer images

Номер патента: US10102608B2. Автор: Stephen Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2018-10-16.

Distributed autonomous power management in a memory system

Номер патента: WO2008017625B1. Автор: Kevin Gower,Robert Tremaine. Владелец: Robert Tremaine. Дата публикации: 2008-05-29.

Methods and apparatus for byte alignment operations for a memory device that stores an odd number of bytes

Номер патента: US20010032302A1. Автор: Raymond Chan,Mario Au. Владелец: Individual. Дата публикации: 2001-10-18.

Memory controller for a network on a chip device

Номер патента: US09858242B2. Автор: Douglas A. Palmer,Ramon Zuniga. Владелец: Knuedge Inc. Дата публикации: 2018-01-02.

Memory management for systems for generating 3-dimensional computer images

Номер патента: US09613598B2. Автор: Stephen Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2017-04-04.

Prefetch management for memory

Номер патента: US20240232089A9. Автор: Robert Nasry Hasbun,Dean D. Gans,Sharookh Daruwalla. Владелец: Lodestar Licensing Group LLC. Дата публикации: 2024-07-11.

Memory protection system for a multi-tasking system.

Номер патента: MY117539A. Автор: Allan L Samson,Thomas C Green. Владелец: Micro Motion Inc. Дата публикации: 2004-07-31.

Memory protection system for a multi-tasking system

Номер патента: WO1999031595A1. Автор: Allan L. Samson,Thomas C. Green. Владелец: Micro Motion, Inc.. Дата публикации: 1999-06-24.

Address map caching for a memory system

Номер патента: US20240264938A1. Автор: Alex Frolikov. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

Arbitration sub-queues for a memory circuit

Номер патента: US12079144B1. Автор: Sebastian Werner,Amir KLEEN,Jeonghee Shin,Peter A. Lisherness. Владелец: Apple Inc. Дата публикации: 2024-09-03.

Memory access bounds checking for a programmable atomic operator

Номер патента: US11734173B2. Автор: Tony Brewer,Chris Baronne,Dean E. Walker. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Hardware-Based Memory Management For System-On-Chip (SOC) Integrated Circuits

Номер патента: US20200183823A1. Автор: Kaushik Arvind,Mohit Gupta,Amrit Pal Singh,Joseph Gergen. Владелец: NXP USA Inc. Дата публикации: 2020-06-11.

Memory pools in a memory model for a unified computing system

Номер патента: US20190303302A1. Автор: Mark Hummel,Anthony Asaro,Kevin Normoyle. Владелец: Advanced Micro Devices Inc. Дата публикации: 2019-10-03.

Data managment for cache memory

Номер патента: US09798672B1. Автор: John Gregory Favor,Kjeld Svendsen. Владелец: MACOM Connectivity Solutions LLC. Дата публикации: 2017-10-24.

Memory controller for a network on a chip device

Номер патента: US09552327B2. Автор: Douglas A. Palmer,Ramon Zuniga. Владелец: Knuedge Inc. Дата публикации: 2017-01-24.

Memory management for in-memory processing computing environments and systems

Номер патента: US09542426B2. Автор: James Shau. Владелец: Teradata US Inc. Дата публикации: 2017-01-10.

Key rotation for a memory controller

Номер патента: US09529732B2. Автор: Pontus LIDMAN. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2016-12-27.

Eliminating write disturb for system metadata in a memory sub-system

Номер патента: WO2023028166A1. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou,Charles See Yeung Kwong. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-03-02.

Grown bad block management in a memory sub-system

Номер патента: US20210391029A1. Автор: Tao Liu,Xiangang Luo,Chun Sum Yeung. Владелец: Micron Technology Inc. Дата публикации: 2021-12-16.

Programming delay scheme for in a memory sub-system based on memory reliability

Номер патента: US20240304256A1. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-09-12.

Adaptive programming delay scheme in a memory sub-system

Номер патента: US12142326B2. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-11-12.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US11749359B2. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2023-09-05.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US20240265989A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

All levels dynamic start voltage programming of a memory device in a memory sub-system

Номер патента: US11756612B2. Автор: Jun Xu. Владелец: Micron Technology Inc. Дата публикации: 2023-09-12.

Pre-boosting scheme during a program operation in a memory sub-system

Номер патента: US11183245B1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2021-11-23.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US20210391024A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2021-12-16.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US20220189565A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-06-16.

Programming delay scheme for a memory sub-system based on memory reliability

Номер патента: US12027210B2. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2024-07-02.

Pre-boosting scheme during a program operation in a memory sub-system

Номер патента: US20220051721A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-02-17.

Determination of state metrics of memory sub-systems following power events

Номер патента: US20230207043A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2023-06-29.

Determination of state metrics of memory sub-systems following power events

Номер патента: US11862274B2. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-01-02.

Eliminating write disturb for system metadata in a memory sub-system

Номер патента: US11790998B2. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-10-17.

Determination of state metrics of memory sub-systems following power events

Номер патента: US20220059181A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-02-24.

Programming delay scheme for in a memory sub-system based on memory reliability

Номер патента: US20230410914A1. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-12-21.

Adaptive porogramming delay scheme in a memory sub-system

Номер патента: US20230386583A1. Автор: Yu-Chung Lien,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-11-30.

Enhanced gradient seeding scheme during a program operation in a memory sub-system

Номер патента: US20240120010A1. Автор: Yingda Dong,Ching-Huang Lu,Vinh Q. Diep. Владелец: Micron Technology Inc. Дата публикации: 2024-04-11.

Eliminating write disturb for system metadata in a memory sub-system

Номер патента: US20230402108A1. Автор: Tingjun Xie,Zhenlei Shen,Zhenming Zhou,Charles See Yeung Kwong. Владелец: Micron Technology Inc. Дата публикации: 2023-12-14.

Enhanced gradient seeding scheme during a program operation in a memory sub-system

Номер патента: US11901010B2. Автор: Yingda Dong,Ching-Huang Lu,Vinh Q. Diep. Владелец: Micron Technology Inc. Дата публикации: 2024-02-13.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US20220059179A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-02-24.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US11955194B2. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2024-04-09.

All levels programming of a memory device in a memory sub-system

Номер патента: US11887668B2. Автор: Sheyang NING,Lawrence Celso Miranda. Владелец: Micron Technology Inc. Дата публикации: 2024-01-30.

Level shifting in all levels programming of a memory device in a memory sub-system

Номер патента: WO2022204608A1. Автор: Sheyang NING,Lawrence Celso Miranda. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2022-09-29.

Integrated circuit having test circuitry for memory sub-systems

Номер патента: US20240142520A1. Автор: Alexander Hoefler,Jeffrey Stump. Владелец: NXP USA Inc. Дата публикации: 2024-05-02.

Integrated circuit having test circuitry for memory sub-systems

Номер патента: EP4362023A3. Автор: Alexander Hoefler,Jeffrey Stump. Владелец: NXP USA Inc. Дата публикации: 2024-05-22.

Integrated circuit having test circuitry for memory sub-systems

Номер патента: EP4362023A2. Автор: Alexander Hoefler,Jeffrey Stump. Владелец: NXP USA Inc. Дата публикации: 2024-05-01.

Cross-temperature compensation in a memory sub-system

Номер патента: US20240071427A1. Автор: Tommaso Vali,Andrea Giovanni Xotta,Umberto Siciliani. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Select gate maintenance in a memory sub-system

Номер патента: US20210233594A1. Автор: Harish R. Singidi,Chun Sum Yeung,Devin M. Batutis,Avinash Rajagiri,Sheng-Huang Lee. Владелец: Micron Technology Inc. Дата публикации: 2021-07-29.

Memory sub-system sanitization

Номер патента: US11810621B2. Автор: Eric N. Lee,Robert W. Strong,Jeremy Binfet,William Akin. Владелец: Micron Technology Inc. Дата публикации: 2023-11-07.

Select gate maintenance in a memory sub-system

Номер патента: US11017870B1. Автор: Harish R. Singidi,Chun Sum Yeung,Devin M. Batutis,Avinash Rajagiri,Sheng-Huang Lee. Владелец: Micron Technology Inc. Дата публикации: 2021-05-25.

Memory sub-system sanitization

Номер патента: US20240062828A1. Автор: Eric N. Lee,Robert W. Strong,Jeremy Binfet,William Akin. Владелец: Micron Technology Inc. Дата публикации: 2024-02-22.

Managing allocation of blocks in a memory sub-system

Номер патента: US20240203507A1. Автор: Zhengang Chen,Yu-Chung Lien,Jameer Mulani,Tomer Tzvi Eliash. Владелец: Micron Technology Inc. Дата публикации: 2024-06-20.

Adjusting read voltage levels based on a programmed bit count in a memory sub-system

Номер патента: US20220310176A1. Автор: Douglas E. Majerus. Владелец: Micron Technology Inc. Дата публикации: 2022-09-29.

Select gate maintenance with adaptive scan frequency in a memory sub-system

Номер патента: US20240153570A1. Автор: Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-05-09.

Memory sub-system threshold voltage modification operations

Номер патента: US20230395176A1. Автор: Jian Huang,Zhenming Zhou. Владелец: Micron Technology Inc. Дата публикации: 2023-12-07.

MEMORY SUB-SYSTEM AUTONOMOUS VEHICLE LOCALIZATION

Номер патента: US20220091611A1. Автор: Lai Meng Yew. Владелец: . Дата публикации: 2022-03-24.

Improvements in memory management for systems for generating 3-dimensional computer images

Номер патента: EP2070049A2. Автор: Jonathan Redshaw,Steve Morphet. Владелец: Imagination Technologies Ltd. Дата публикации: 2009-06-17.

Optimizing read error handling in a memory sub-system

Номер патента: US20240282399A1. Автор: Kyungjin Kim. Владелец: Micron Technology Inc. Дата публикации: 2024-08-22.

Managing write disturb for units of a memory device using weighted write disturb counts

Номер патента: US11776611B2. Автор: Zhenlei Shen,Zhenming Zhou,Murong Lang,Mikai Chen. Владелец: Micron Technology Inc. Дата публикации: 2023-10-03.

Grown bad block management in a memory sub-system

Номер патента: US20220277802A1. Автор: Tao Liu,Xiangang Luo,Chun Sum Yeung. Владелец: Micron Technology Inc. Дата публикации: 2022-09-01.

GROWN BAD BLOCK MANAGEMENT IN A MEMORY SUB-SYSTEM

Номер патента: US20210391029A1. Автор: Liu Tao,Luo Xiangang,Yeung Chun Sum. Владелец: . Дата публикации: 2021-12-16.

ENHANCED READ DISTURBANCE DETECTION AND REMEDIATION FOR A MEMORY SUB-SYSTEM

Номер патента: US20200075109A1. Автор: Bradshaw Samuel E.. Владелец: . Дата публикации: 2020-03-05.

Managing programming convergence associated with memory cells of a memory sub-system

Номер патента: US20220180952A1. Автор: Jun Xu,Violante Moschiano,Erwin E. Yu. Владелец: Micron Technology Inc. Дата публикации: 2022-06-09.

ALL LEVELS DYNAMIC START VOLTAGE PROGRAMMING OF A MEMORY DEVICE IN A MEMORY SUB-SYSTEM

Номер патента: US20220310158A1. Автор: Xu Jun. Владелец: . Дата публикации: 2022-09-29.

ALL LEVELS PROGRAMMING OF A MEMORY DEVICE IN A MEMORY SUB-SYSTEM

Номер патента: US20220310165A1. Автор: Ning Sheyang,Miranda Lawrence Celso. Владелец: . Дата публикации: 2022-09-29.

IN-LINE PROGRAMMING ADJUSTMENT OF A MEMORY CELL IN A MEMORY SUB-SYSTEM

Номер патента: US20220310166A1. Автор: Iwasaki Tomoko Ogura,Ning Sheyang,Miranda Lawrence Celso,Zhang Zhengyi. Владелец: . Дата публикации: 2022-09-29.

LEVEL SHIFTING IN ALL LEVELS PROGRAMMING OF A MEMORY DEVICE IN A MEMORY SUB-SYSTEM

Номер патента: US20220310167A1. Автор: Ning Sheyang,Miranda Lawrence Celso. Владелец: . Дата публикации: 2022-09-29.

Double interleaved programming of a memory device in a memory sub-system

Номер патента: US11699491B2. Автор: Kishore Kumar Muchherla,James Fitzpatrick,Phong Sy Nguyen. Владелец: Micron Technology Inc. Дата публикации: 2023-07-11.

BAD BLOCK MANAGEMENT FOR MEMORY SUB-SYSTEMS

Номер патента: US20200342949A1. Автор: Awusie Roland J.. Владелец: . Дата публикации: 2020-10-29.

PERFORMING A REFRESH OPERATION BASED ON A CHARACTERISTIC OF A MEMORY SUB-SYSTEM

Номер патента: US20210020229A1. Автор: Chen Zhengang,Shen Zhenlei,JEON SEUNGJUNE,Xie Tingjun,Kwong Charles See Yeung. Владелец: . Дата публикации: 2021-01-21.

PRE-BOOSTING SCHEME DURING A PROGRAM OPERATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220051721A1. Автор: Dong Yingda,Chen Hong-Yan. Владелец: . Дата публикации: 2022-02-17.

Selection of read offset values in a memory sub-system

Номер патента: US20220076765A1. Автор: Kishore Kumar Muchherla,Larry J. Koudele,Vamsi Pavan Rayaprolu. Владелец: Micron Technology Inc. Дата публикации: 2022-03-10.

MANAGING DIGITALLY-CONTROLLED CHARGE PUMP OPERATION IN A MEMORY SUB-SYSTEM

Номер патента: US20220172788A1. Автор: Piccardi Michele. Владелец: . Дата публикации: 2022-06-02.

ADJUSTING READ VOLTAGE LEVELS BASED ON A PROGRAMMED BIT COUNT IN A MEMORY SUB-SYSTEM

Номер патента: US20220310176A1. Автор: Majerus Douglas E.. Владелец: . Дата публикации: 2022-09-29.

SELECT GATE MAINTENANCE IN A MEMORY SUB-SYSTEM

Номер патента: US20210233594A1. Автор: Singidi Harish R.,Yeung Chun Sum,Batutis Devin M.,Rajagiri Avinash,Lee Sheng-Huang. Владелец: . Дата публикации: 2021-07-29.

SHORT PROGRAM VERIFY RECOVERY WITH REDUCED PROGRAMMING DISTURBANCE IN A MEMORY SUB-SYSTEM

Номер патента: US20210391024A1. Автор: Dong Yingda,Chen Hong-Yan. Владелец: . Дата публикации: 2021-12-16.

Modified seeding scheme during a program operation in a memory sub-system

Номер патента: US20210391016A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2021-12-16.

ADAPTING AN ERROR RECOVERY PROCESS IN A MEMORY SUB-SYSTEM

Номер патента: US20220044757A1. Автор: Lang Murong,Zhou Zhenming,XU Zhongguang. Владелец: . Дата публикации: 2022-02-10.

PERFORMING A REFRESH OPERATION BASED ON A CHARACTERISTIC OF A MEMORY SUB-SYSTEM

Номер патента: US20210295900A1. Автор: Chen Zhengang,Shen Zhenlei,JEON SEUNGJUNE,Xie Tingjun,Kwong Charles See Yeung. Владелец: . Дата публикации: 2021-09-23.

Short program verify recovery with reduced programming disturbance in a memory sub-system

Номер патента: US20220215890A1. Автор: Yingda Dong,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2022-07-07.

Tracking and refreshing state metrics in memory sub-systems

Номер патента: US20220059179A1. Автор: Bruce A. Liikanen,Steven Michael Kientz,Michael Sheperek. Владелец: Micron Technology Inc. Дата публикации: 2022-02-24.

DETERMINATION OF STATE METRICS OF MEMORY SUB-SYSTEMS FOLLOWING POWER EVENTS

Номер патента: US20220059181A1. Автор: Liikanen Bruce A.,SHEPEREK Michael,Kientz Steven Michael. Владелец: . Дата публикации: 2022-02-24.

MEMORY SUB-SYSTEM SELF-TESTING OPERATIONS

Номер патента: US20210210155A1. Автор: ECKEL NATHAN A.,Benjamin Keith A.. Владелец: . Дата публикации: 2021-07-08.

Two-Layer Code with Low Parity Cost for Memory Sub-Systems

Номер патента: US20200402605A1. Автор: Fitzpatrick James,Subbarao Sanjay. Владелец: . Дата публикации: 2020-12-24.

MEMORY SUB-SYSTEM TEMPERATURE CONTROL

Номер патента: US20220375503A1. Автор: Liu Tao,Luo Ting,Bueb Christopher J.,Yuen Eric,Ang Cheng Cheng. Владелец: . Дата публикации: 2022-11-24.

Read voltage-assisted manufacturing tests of memory sub-system

Номер патента: US10783978B1. Автор: Zhengang Chen,Tingjun Xie,Steven M. Pope. Владелец: Micron Technology Inc. Дата публикации: 2020-09-22.

Memory sub-system for memory cell touch-up

Номер патента: US11967386B2. Автор: Bin Wang,Pitamber Shukla,Scott A. Stoller. Владелец: Micron Technology Inc. Дата публикации: 2024-04-23.

Memory sub-system for memory cell touch-up

Номер патента: US20230377664A1. Автор: Bin Wang,Pitamber Shukla,Scott A. Stoller. Владелец: Micron Technology Inc. Дата публикации: 2023-11-23.

Memory sub-system enclosure

Номер патента: US20240268077A1. Автор: Suresh Reddy Yarragunta,Deepu Narasimiah Subhash,Ravi Kumar Kollipara. Владелец: Micron Technology Inc. Дата публикации: 2024-08-08.

Separate read and write address decoding in a memory system to support simultaneous memory read and write operations

Номер патента: SG11201901324QA. Автор: Manish Garg. Владелец: Qualcomm Inc. Дата публикации: 2019-04-29.

Redundant column read in a memory array

Номер патента: US20070022330A1. Автор: Srinivas Perisetty. Владелец: Individual. Дата публикации: 2007-01-25.

Redundant column read in a memory array

Номер патента: WO2006124244A3. Автор: Srinivas Perisetty. Владелец: Srinivas Perisetty. Дата публикации: 2007-05-31.

Shared built-in self-analysis of memory systems employing a memory array tile architecture

Номер патента: US09653183B1. Автор: Jung Pill Kim,Sungryul KIM,Hyunsuk Shin. Владелец: Qualcomm Inc. Дата публикации: 2017-05-16.

Sensing scheme for a memory with shared sense components

Номер патента: US20230148359A1. Автор: Yuan He,Tae H. Kim,Scott James Derner. Владелец: Micron Technology Inc. Дата публикации: 2023-05-11.

Pattern generator for a packet-based memory tester

Номер патента: WO2000040986A1. Автор: Peter Reichert,Chris Reed,Bill Sopkin. Владелец: Teradyne, Inc.. Дата публикации: 2000-07-13.

Test method for a semiconductor memory

Номер патента: US20050232040A1. Автор: Jun AN. Владелец: Hynix Semiconductor Inc. Дата публикации: 2005-10-20.

Preconditioning operation for a memory cell with a spontaneously-polarizable memory element

Номер патента: US11996131B2. Автор: Johannes Ocker,Foroozan Koushan. Владелец: Ferroelectric Memory GmbH. Дата публикации: 2024-05-28.

Electrical distance-based wave shaping for a memory device

Номер патента: US20220013168A1. Автор: John Christopher Sancon. Владелец: Micron Technology Inc. Дата публикации: 2022-01-13.

Pattern generator for a packet-based memory tester

Номер патента: EP1141736A1. Автор: Peter Reichert,Chris Reed,Bill Sopkin. Владелец: Teradyne Inc. Дата публикации: 2001-10-10.

Operating method for a memory, a memory and a memory system

Номер патента: US20240233834A9. Автор: Boxuan Cheng,Lu GUO. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-07-11.

Method and apparatus for a high density magnetic random access memory (MRAM) with stackable architecture

Номер патента: EP1553601A3. Автор: Heinrich Maglabs Inc. Sussner. Владелец: Maglabs Inc. Дата публикации: 2007-07-18.

Sensing scheme for a memory with shared sense components

Номер патента: US20240274180A1. Автор: Yuan He,Tae H. Kim,Scott James Derner. Владелец: Micron Technology Inc. Дата публикации: 2024-08-15.

Test method for a semiconductor memory

Номер патента: US7120071B2. Автор: Jun Kwon An. Владелец: Hynix Semiconductor Inc. Дата публикации: 2006-10-10.

Separate read and write address decoding in a memory system to support simultaneous memory read and write operations

Номер патента: EP3523804A1. Автор: Manish Garg. Владелец: Qualcomm Inc. Дата публикации: 2019-08-14.

Selective data pattern write scrub for a memory system

Номер патента: US20240233843A1. Автор: Zhenming Zhou,Murong Lang,Zhongguang Xu. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Redundant column read in a memory array

Номер патента: WO2006124244A2. Автор: Srinivas Perisetty. Владелец: ATMEL CORPORATION. Дата публикации: 2006-11-23.

Methods of configuring a memory

Номер патента: US12125529B2. Автор: Pin-Chou Chiang. Владелец: Micron Technology Inc. Дата публикации: 2024-10-22.

Power reduction for a sensing operation of a memory cell

Номер патента: US09990977B2. Автор: Christopher John Kawamura. Владелец: Micron Technology Inc. Дата публикации: 2018-06-05.

Separate read and write address decoding in a memory system to support simultaneous memory read and write operations

Номер патента: US09870818B1. Автор: Manish Garg. Владелец: Qualcomm Inc. Дата публикации: 2018-01-16.

Sequentially accessing memory cells in a memory device

Номер патента: US09564234B2. Автор: Kitae Park,Donghun Kwak,Jinman Han. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-02-07.

Modular cell for a memory array, the modular cell including a memory circuit and a read circuit

Номер патента: US09502110B1. Автор: Francois Tailliet. Владелец: STMICROELECTRONICS ROUSSET SAS. Дата публикации: 2016-11-22.

Link evaluation for a memory device

Номер патента: US20210193252A1. Автор: Heinz Hoenigschmid,Thomas Hein,Markus Balb. Владелец: Micron Technology Inc. Дата публикации: 2021-06-24.

Link evaluation for a memory device

Номер патента: WO2021126838A1. Автор: Heinz Hoenigschmid,Thomas Hein,Markus Balb. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-06-24.

Sensing techniques for a memory cell

Номер патента: US20210020221A1. Автор: Ferdinando Bedeschi,Efrem Bolandrina,Umberto Di Vincenzo,Riccardo Muzzetto. Владелец: Micron Technology Inc. Дата публикации: 2021-01-21.

Adjustable programming pulses for a multi-level cell

Номер патента: US20220392560A1. Автор: Karthik Sarpatwari,Nevil N. Gajera,Amitava Majumdar,Xuan-Anh Tran. Владелец: Micron Technology Inc. Дата публикации: 2022-12-08.

Read operations for a memory array and register

Номер патента: US20240242746A1. Автор: Vijayakrishna J. Vankayala. Владелец: Micron Technology Inc. Дата публикации: 2024-07-18.

Image signal processor for a printer

Номер патента: US5990922A. Автор: Boem-ro Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1999-11-23.

Delegation of cryptographic key to a memory sub-system

Номер патента: WO2021092445A1. Автор: Robert W. Strong,James Ruane. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-05-14.

Secure replaceable verification key architecture in a memory sub-system

Номер патента: US20220407718A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2022-12-22.

Secure replaceable verification key architecture in a memory sub-system

Номер патента: US20200374130A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2020-11-26.

THERMAL COOLING ELEMENT FOR MEMORY DEVICES OF A MEMORY SUB-SYSTEM

Номер патента: US20210193553A1. Автор: Munson Rolf Thornton. Владелец: . Дата публикации: 2021-06-24.

Delegation of cryptographic key to a memory sub-system

Номер патента: US11736276B2. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2023-08-22.

Delegation of cryptographic key to a memory sub-system

Номер патента: US20210143990A1. Автор: Robert W. Strong,James Ruane. Владелец: Micron Technology Inc. Дата публикации: 2021-05-13.

SECURE REPLACEABLE VERIFICATION KEY ARCHITECTURE IN A MEMORY SUB-SYSTEM

Номер патента: US20200374130A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2020-11-26.

DELEGATION OF CRYPTOGRAPHIC KEY TO A MEMORY SUB-SYSTEM

Номер патента: US20210143990A1. Автор: STRONG ROBERT W.,Ruane James. Владелец: . Дата публикации: 2021-05-13.

MEMORY SUB-SYSTEM FOR DECODING NON-POWER-OF-TWO ADDRESSABLE UNIT ADDRESS BOUNDARIES

Номер патента: US20210227361A1. Автор: Walker Robert,La Fratta Patrick A.,Nagarajan Chandrasekhar. Владелец: . Дата публикации: 2021-07-22.

Memory Block Reclaiming Judging Apparatus and Memory Block Managing System

Номер патента: US20110179236A1. Автор: Fan Jiang,Lian Zhou. Владелец: ZTE Corp. Дата публикации: 2011-07-21.

Memory access for a user application in a wireless communication device

Номер патента: US20230319831A1. Автор: Lyle Walter Paczkowski,Marouane BALMAKHTAR. Владелец: T Mobile Innovations LLC. Дата публикации: 2023-10-05.

Through-memory-level via structures for a three-dimensional memory device

Номер патента: US09806093B2. Автор: Hiroyuki Ogawa,Fumiaki TOYAMA,Yuki Mizutani. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-10-31.

Top electrode for a dram capacitor

Номер патента: WO2006020828A3. Автор: Thomas M Graettinger. Владелец: Micron Technology Inc. Дата публикации: 2006-04-13.

Top electrode for a dram capacitor

Номер патента: WO2006020828A2. Автор: Thomas M. Graettinger. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2006-02-23.

Managing data placement for direct assigned virtual machines in a memory sub-system

Номер патента: WO2024197080A1. Автор: Luca Bert. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-09-26.

Improvements relating to memory sub systems

Номер патента: GB201005527D0. Автор: . Владелец: Aspex Semiconductor Ltd. Дата публикации: 2010-05-19.

Improvements relating to memory sub-system

Номер патента: GB201105500D0. Автор: . Владелец: Aspex Semiconductor Ltd. Дата публикации: 2011-05-18.

Improvements relating to memory sub-systems

Номер патента: GB201205718D0. Автор: . Владелец: Aspex Semiconductor Ltd. Дата публикации: 2012-05-16.

APPARATUS AND METHOD FOR DATA BYPASS FOR A BI-DIRECTIONAL DATA BUS IN A HUB-BASED MEMORY SUB-SYSTEM

Номер патента: US20130007384A1. Автор: Larson Douglas A.,Cronin Jeffrey J.. Владелец: . Дата публикации: 2013-01-03.

Recessed Access Device for a Memory

Номер патента: US20120001245A1. Автор: Beigel Kurt D.,Trivedi Jigish D.,Duesman Kevin G.. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2012-01-05.

SIGNAL DRIVER CIRCUIT HAVING ADJUSTABLE OUTPUT VOLTAGE FOR A HIGH LOGIC LEVEL OUTPUT SIGNAL

Номер патента: US20120002489A1. Автор: Lee Seong-Hoon. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2012-01-05.

MOTION-SENSITIVE WAND CONTROLLER FOR A GAME

Номер патента: US20120004031A1. Автор: . Владелец: Creative Kingdoms, LLC. Дата публикации: 2012-01-05.

Telephone Exchange Apparatus and Telephone Terminal and a Control Method Used for a Telephone System

Номер патента: US20120002665A1. Автор: KIMURA Shingo. Владелец: . Дата публикации: 2012-01-05.

METHOD AND SYSTEM FOR DIAGNOSING THE OPERATING STATUS OF AN ASSISTED START-UP MODE FOR A MOTOR VEHICLE

Номер патента: US20120004817A1. Автор: . Владелец: RENAULT S.A.S.. Дата публикации: 2012-01-05.

SECURITY SYSTEM FOR A BUILDING

Номер патента: US20120001754A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

SYSTEM AND METHOD FOR PROVIDING A SAFETY MECHANISM FOR A LASER-EMITTING DEVICE

Номер патента: US20120002691A1. Автор: TAO XIAO WEI. Владелец: . Дата публикации: 2012-01-05.

METHOD AND PROGRAMMING TOOL FOR CREATING A USER PROGRAM FOR A SAFETY CONTROLLER

Номер патента: US20120004744A1. Автор: REUSCH Matthias,Bauer Ralf,Woehrle Stefan,Holzaepfel Matthias,Gilmore Maurice. Владелец: . Дата публикации: 2012-01-05.