歪補正回路
Номер патента: JPH1042163A
Опубликовано: 13-02-1998
Автор(ы): Masashi Ochiai, Mikio Kajiwara, 幹夫 梶原, 政司 落合
Принадлежит: Toshiba Corp
Опубликовано: 13-02-1998
Автор(ы): Masashi Ochiai, Mikio Kajiwara, 幹夫 梶原, 政司 落合
Принадлежит: Toshiba Corp
Реферат: (57)【要約】
【課題】 複雑な部品定数の設計を要することなく、歪 補正することが可能な歪補正回路を提供すること。
【解決手段】 A/D変換された輝度信号103と色差 信号109をラインメモリ回路128にメモリし、メモ リした信号を読み出す際には、読み出しクロック124 を用いて、その読み出し速度を水平周期と垂直周期でパ ラボラ状に変調し、変調されたディジタル信号をD/A 変換してアナログの輝度信号と色差信号に戻し、インナ ーピンクッション歪或いはインナーバレル歪を補正す る。ディジタル処理によって映像信号自身に変調をかけ ることで歪補正するので、従来のようなアナログ補正に より発生する回路ドリフトがなく、しかも繁雑なアナロ グ回路設計の必要がない。
Digital vertical beam landing correction circuit
Номер патента: CA1233556A. Автор: Thomas V. Bolger. Владелец: RCA Corp. Дата публикации: 1988-03-01.