Evicting a cache line with pending control request

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Evicting a cache line with pending control request

Номер патента: US20240070082A1. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Evicting a cache line with pending control request

Номер патента: US12013788B2. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-06-18.

Selecting cache lists indicating tracks in a cache to process for demotion

Номер патента: US09384143B1. Автор: Lokesh M. Gupta,Kevin J. Ash. Владелец: International Business Machines Corp. Дата публикации: 2016-07-05.

Rinsing cache lines from a common memory page to memory

Номер патента: EP3724774A1. Автор: William E. Jones,William L. Walker. Владелец: Advanced Micro Devices Inc. Дата публикации: 2020-10-21.

Draining operation for draining dirty cache lines to persistent memory

Номер патента: US20230325325A1. Автор: Wei Wang,Matthew James HORSNELL. Владелец: ARM LTD. Дата публикации: 2023-10-12.

Draining operation for draining dirty cache lines to persistent memory

Номер патента: GB2598784A. Автор: Wang Wei,James Horsnell Matthew. Владелец: Advanced Risc Machines Ltd. Дата публикации: 2022-03-16.

Using epoch counter values for controlling the retention of cache blocks in a cache

Номер патента: US11868254B2. Автор: Nuwan Jayasena. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-01-09.

Evicting appropriate cache line using a replacement policy utilizing belady's optimal algorithm

Номер патента: US10216646B2. Автор: Akanksha Jain,Calvin Lin. Владелец: University of Texas System. Дата публикации: 2019-02-26.

Silent cache line eviction

Номер патента: US20240070083A1. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Methods and apparatus for handling a cache miss

Номер патента: US20120272009A1. Автор: Chad B. Mcbride,John D. Irish,Andrew H. Wottreng. Владелец: International Business Machines Corp. Дата публикации: 2012-10-25.

Counter-based victim selection in a cache memory

Номер патента: US09727489B1. Автор: Guy L. Guthrie,William J. Starke,Jeffrey A. Stuecheli,Bernard C. Drerup. Владелец: International Business Machines Corp. Дата публикации: 2017-08-08.

Counter-based victim selection in a cache memory

Номер патента: US09940239B1. Автор: Jeffrey A. Stuecheli,Ram Raghavan,Bernard C. Drerup,Sahil Sabharwal. Владелец: International Business Machines Corp. Дата публикации: 2018-04-10.

Silent cache line eviction

Номер патента: US12111770B2. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-10-08.

Controlling memory usage in a cache

Номер патента: US20190179755A1. Автор: Jayant Kumar,Gopi Krishna MUDUMBAI. Владелец: Salesforce com Inc. Дата публикации: 2019-06-13.

System and method for updating data in a cache

Номер патента: US09519584B2. Автор: Scott David Peterson,Phillip Krueger,Gus Shaffer. Владелец: Dell Products LP. Дата публикации: 2016-12-13.

Reducing index operations in a cache

Номер патента: US20190034341A1. Автор: Grant R. Wallace,Philip N. Shilane. Владелец: EMC IP Holding Co LLC. Дата публикации: 2019-01-31.

Reducing index operations in a cache

Номер патента: US20200019505A1. Автор: Grant R. Wallace,Philip N. Shilane. Владелец: EMC IP Holding Co LLC. Дата публикации: 2020-01-16.

Reducing index operations in a cache

Номер патента: US10430337B2. Автор: Grant R. Wallace,Philip N. Shilane. Владелец: EMC IP Holding Co LLC. Дата публикации: 2019-10-01.

Cache line crossing load techniques

Номер патента: US09495298B2. Автор: David A. Hrusecky,Miles R. Dooley. Владелец: International Business Machines Corp. Дата публикации: 2016-11-15.

Method and device for selecting cache line to be replaced, and storage medium

Номер патента: US20230281125A1. Автор: Jing Feng,Wenjie Wu,Pengcheng Yu,Ziwen ZHU. Владелец: Glenfly Tech Co Ltd. Дата публикации: 2023-09-07.

Apparatus and method for managing a cache hierarchy

Номер патента: US20200125498A1. Автор: Andrew Campbell BETTS,Max Nicholas HOLLAND. Владелец: ARM LTD. Дата публикации: 2020-04-23.

Systems and methods for flushing a cache with modified data

Номер патента: US09710399B2. Автор: Mohammad Abdallah,Karthikeyan Avudaiyappan. Владелец: Intel Corp. Дата публикации: 2017-07-18.

Method and device for accessing a cache memory

Номер патента: US20180074957A1. Автор: Chieh-Jen Cheng,Chuan-Hua Chang. Владелец: Andes Technology Corp. Дата публикации: 2018-03-15.

Hint selection of a cache policy

Номер патента: US09715455B1. Автор: Saugata Das Purkayastha,Kishore Kaniyar Sampathkumar. Владелец: Avago Technologies General IP Singapore Pte Ltd. Дата публикации: 2017-07-25.

Disk drive system and method for controlling a cache memory

Номер патента: US20030212855A1. Автор: Shinji Fujiwara,Akihiko Sakaguchi. Владелец: HITACHI LTD. Дата публикации: 2003-11-13.

Storage control apparatus, storage system and method of controlling a cache memory

Номер патента: US20180276141A1. Автор: Jun Kato. Владелец: Fujitsu Ltd. Дата публикации: 2018-09-27.

System and method for locking data in a cache memory

Номер патента: CA2787560C. Автор: Amos Rohe,Alex Shlezinger. Владелец: Ceva DSP Ltd. Дата публикации: 2018-01-02.

Processor-based system for allocating cache lines to a higher-level cache memory

Номер патента: US20240202131A1. Автор: Ramkumar Srinivasan. Владелец: Qualcomm Inc. Дата публикации: 2024-06-20.

Processor-based system for allocating cache lines to a higher-level cache memory

Номер патента: US20240248851A1. Автор: Ramkumar Srinivasan. Владелец: Qualcomm Inc. Дата публикации: 2024-07-25.

Processor-based system for allocating cache lines to a higher-level cache memory

Номер патента: US12093184B2. Автор: Ramkumar Srinivasan. Владелец: Qualcomm Inc. Дата публикации: 2024-09-17.

Selective prefetching of physically sequential cache line to cache line that includes loaded page table entry

Номер патента: US20150309936A1. Автор: Rodney E. Hooker. Владелец: Via Technologies Inc. Дата публикации: 2015-10-29.

HARDWARE CONTROL OF CPU HOLD OF A CACHE LINE IN PRIVATE CACHE

Номер патента: US20190213135A1. Автор: Recktenwald Martin,Coe Dwifuzi,Shapira Yossi,Fried Yair. Владелец: . Дата публикации: 2019-07-11.

Error detector in a cache memory using configurable way redundancy

Номер патента: WO2009076033A3. Автор: Florian Bogenberger,James B. Eifert,Jehoda Refaeli. Владелец: Freescale Semiconductor Inc.. Дата публикации: 2009-08-27.

Error detector in a cache memory using configurable way redundancy

Номер патента: WO2009076033A2. Автор: Florian Bogenberger,James B. Eifert,Jehoda Refaeli. Владелец: Freescale Semiconductor Inc.. Дата публикации: 2009-06-18.

Flexible cache allocation technology priority-based cache line eviction algorithm

Номер патента: US20230409485A1. Автор: Akhilesh Kumar,Neha Gholkar. Владелец: Intel Corp. Дата публикации: 2023-12-21.

Flexible cache allocation technology priority-based cache line eviction algorithm

Номер патента: US20210157739A1. Автор: Akhilesh Kumar,Neha Gholkar. Владелец: Intel Corp. Дата публикации: 2021-05-27.

Eviction of a cache line based on a modification of a sector of the cache line

Номер патента: WO2020176832A1. Автор: Robert M. Walker,Dhawal Bavishi. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2020-09-03.

Eviction of a cache line based on a modification of a sector of the cache line

Номер патента: US20210200683A1. Автор: Robert M. Walker,Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2021-07-01.

Eviction of a cache line based on a modification of a sector of the cache line

Номер патента: US20200278931A1. Автор: Robert M. Walker,Dhawal Bavishi. Владелец: Micron Technology Inc. Дата публикации: 2020-09-03.

Cache line subscription

Номер патента: US20240338323A1. Автор: Jatin Bhartia,Eric Ola Harald LILJEDAHL. Владелец: ARM LTD. Дата публикации: 2024-10-10.

Cache line subscription

Номер патента: WO2024209177A1. Автор: Jatin Bhartia,Eric Ola Harald LILJEDAHL. Владелец: ARM LIMITED. Дата публикации: 2024-10-10.

Counter-based victim selection in a cache memory

Номер патента: US09940246B1. Автор: Jeffrey A. Stuecheli,Ram Raghavan,Bernard C. Drerup,Sahil Sabharwal. Владелец: International Business Machines Corp. Дата публикации: 2018-04-10.

Flexible cache allocation technology priority-based cache line eviction algorithm

Номер патента: EP4307130A2. Автор: Akhilesh Kumar,Neha Gholkar. Владелец: Intel Corp. Дата публикации: 2024-01-17.

Flexible cache allocation technology priority-based cache line eviction algorithm

Номер патента: EP4307130A3. Автор: Akhilesh Kumar,Neha Gholkar. Владелец: Intel Corp. Дата публикации: 2024-05-01.

Counter-based victim selection in a cache memory

Номер патента: US20180101478A1. Автор: Jeffrey A. Stuecheli,Ram Raghavan,Bernard C. Drerup,Sahil Sabharwal. Владелец: International Business Machines Corp. Дата публикации: 2018-04-12.

Cache access statistics accumulation for cache line replacement selection

Номер патента: US9910788B2. Автор: Philip J. Rogers,Benjamin T. Sander,Anthony Asaro. Владелец: Advanced Micro Devices Inc. Дата публикации: 2018-03-06.

Methods for cache insertion and cache eviction in a cache system that includes a reverse cache and a main cache

Номер патента: US12105639B2. Автор: Keyur B. Desai. Владелец: Dell Products LP. Дата публикации: 2024-10-01.

Methods for cache insertion and cache eviction in a cache system that includes a reverse cache and a main cache

Номер патента: US20240273037A1. Автор: Keyur B. Desai. Владелец: Dell Products LP. Дата публикации: 2024-08-15.

System and method for replacing data in a cache

Номер патента: US20100274974A1. Автор: Johan Gerard Willem Maria Janssen,Jan-Willem Van De Waerdt,Maurice Penners. Владелец: NXP BV. Дата публикации: 2010-10-28.

Methods for cache insertion and cache eviction in a cache system that includes a reverse cache and a main cache

Номер патента: US20230376425A1. Автор: Keyur B. Desai. Владелец: Dell Products LP. Дата публикации: 2023-11-23.

System and method for replacing data in a cache

Номер патента: US8239631B2. Автор: Johan Gerard Willem Maria Janssen,Jan-Willem Van De Waerdt,Maurice Penners. Владелец: Entropic Communications LLC. Дата публикации: 2012-08-07.

Apparatus and method for flushing dirty cache lines based on cache activity levels

Номер патента: US09965023B2. Автор: David Keppel,Jawad Nasrullah,Kelvin Kwan. Владелец: Intel Corp. Дата публикации: 2018-05-08.

Method and apparatus for reducing overhead in a data processing system with a cache

Номер патента: WO2004031964A2. Автор: Patrick Conway. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2004-04-15.

Processor-based system for allocating cache lines to a higher-level cache memory

Номер патента: WO2024129347A1. Автор: Ramkumar Srinivasan. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2024-06-20.

Software Controlled Cache Line Replacement within a Cache Segment

Номер патента: US20180217938A1. Автор: Chandran Shajith. Владелец: . Дата публикации: 2018-08-02.

Dynamic remapping of cache lines

Номер патента: US09424195B2. Автор: John Kalamatianos,Robert G. Gelinas,Johnsy Kanjirapallil John,Phillip E. Nevius. Владелец: Advanced Micro Devices Inc. Дата публикации: 2016-08-23.

Suppressing cache line modification

Номер патента: US20240241827A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-07-18.

Suppressing cache line modification

Номер патента: EP4409415A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-08-07.

Counter-based victim selection in a cache memory

Номер патента: US09727488B1. Автор: Guy L. Guthrie,William J. Starke,Jeffrey A. Stuecheli,Bernard C. Drerup. Владелец: International Business Machines Corp. Дата публикации: 2017-08-08.

Dynamic releasing of cache lines

Номер патента: US09971629B2. Автор: Michael Karl Gschwind,Chung-Lung K. Shum,Timothy J. Slegel,Jonathan D. Bradbury. Владелец: International Business Machines Corp. Дата публикации: 2018-05-15.

Dynamic releasing of cache lines

Номер патента: US09898331B2. Автор: Michael Karl Gschwind,Chung-Lung K. Shum,Timothy J. Slegel,Jonathan D. Bradbury. Владелец: International Business Machines Corp. Дата публикации: 2018-02-20.

Dynamic releasing of cache lines

Номер патента: US09697121B2. Автор: Michael Karl Gschwind,Chung-Lung K. Shum,Timothy J. Slegel,Jonathan D. Bradbury. Владелец: International Business Machines Corp. Дата публикации: 2017-07-04.

Cache line eviction based on write count

Номер патента: US09489308B2. Автор: Gary Gostin,Craig Warner,Matthew D Pickett. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2016-11-08.

Reducing Write-Backs to Memory by Controlling the Age Of Cache Lines In Lower Level Cache

Номер патента: US20170123984A1. Автор: Md KAMRUZZAMAN. Владелец: HGST NETHERLANDS BV. Дата публикации: 2017-05-04.

Reducing write-backs to memory by controlling the age of cache lines in lower level cache

Номер патента: US09952973B2. Автор: Md KAMRUZZAMAN. Владелец: Western Digital Technologies Inc. Дата публикации: 2018-04-24.

Suppressing cache line modification

Номер патента: WO2023055485A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2023-04-06.

Suppressing cache line modification

Номер патента: US11947455B2. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-04-02.

Suppressing cache line modification

Номер патента: US20230325313A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-12.

Cache line allocation method and system

Номер патента: US20120268458A1. Автор: Xian Chen,Bingxu Gao. Владелец: Via Technologies Inc. Дата публикации: 2012-10-25.

Selective bypassing of allocation in a cache

Номер патента: EP3440552A1. Автор: Harold Wade Cain Iii,Rami Mohammad A. AL SHEIKH,Shivam Priyadarshi,Brandon Harley Anthony DWIEL. Владелец: Qualcomm Inc. Дата публикации: 2019-02-13.

Dynamic releasing of cache lines

Номер патента: US20180136966A1. Автор: Michael Karl Gschwind,Chung-Lung K. Shum,Timothy J. Slegel,Jonathan D. Bradbury. Владелец: International Business Machines Corp. Дата публикации: 2018-05-17.

Dynamic releasing of cache lines

Номер патента: US20170249258A1. Автор: Michael Karl Gschwind,Chung-Lung K. Shum,Timothy J. Slegel,Jonathan D. Bradbury. Владелец: International Business Machines Corp. Дата публикации: 2017-08-31.

Dynamic releasing of cache lines

Номер патента: US20170091091A1. Автор: Michael Karl Gschwind,Chung-Lung K. Shum,Timothy J. Slegel,Jonathan D. Bradbury. Владелец: International Business Machines Corp. Дата публикации: 2017-03-30.

Method and apparatus for controlling cache line storage in cache memory

Номер патента: US12124373B2. Автор: David A. Roberts. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-10-22.

Cache line use history based done bit modification to d-cache replacement scheme

Номер патента: US20120159075A1. Автор: David A. Luick. Владелец: International Business Machines Corp. Дата публикации: 2012-06-21.

Systems and methods for cache line replacement

Номер патента: EP2260388A1. Автор: Lucian Codrescu,Erich J. Plondke,Ajay A. Ingle. Владелец: Qualcomm Inc. Дата публикации: 2010-12-15.

Method and apparatus for controlling cache line storage in cache memory

Номер патента: US20230325320A1. Автор: David A. Roberts. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-12.

Methods and apparatus for controlling a cache memory

Номер патента: AU2002333656A1. Автор: Hidetaka Magoshi. Владелец: Sony Computer Entertainment Inc. Дата публикации: 2003-11-11.

Methods and apparatus for controlling a cache memory

Номер патента: EP1502191A1. Автор: H. c/o Sony computer Entert. America Inc. MAGOSHI. Владелец: Sony Computer Entertainment Inc. Дата публикации: 2005-02-02.

Methods and apparatus for controlling a cache memory

Номер патента: EP1502191A4. Автор: H Magoshi. Владелец: Sony Computer Entertainment Inc. Дата публикации: 2007-04-04.

Methods and apparatus for controlling a cache memory

Номер патента: WO2003096194A1. Автор: Hidetaka Magoshi. Владелец: SONY COMPUTER ENTERTAINMENT INC.. Дата публикации: 2003-11-20.

Systems and methods for cache line replacement

Номер патента: US20130254489A1. Автор: Lucian Codrescu,Erich James Plondke,Ajay Anant Ingle. Владелец: Qualcomm Inc. Дата публикации: 2013-09-26.

Device to control updating of cache line

Номер патента: US9286229B2. Автор: Isao Kotera. Владелец: Renesas Electronics Corp. Дата публикации: 2016-03-15.

Data processing apparatus and method for powering down a cache

Номер патента: WO2013017824A1. Автор: Nigel Charles Paver,Ali Saidi,Ronald George Dreslinski. Владелец: ARM LIMITED. Дата публикации: 2013-02-07.

Configuring a cache management mechanism based on future accesses in a cache

Номер патента: US09672161B2. Автор: Gabriel H. Loh,Yasuko ECKERT. Владелец: Advanced Micro Devices Inc. Дата публикации: 2017-06-06.

System and methods for prioritizing data in a cache

Номер патента: US09934231B2. Автор: Mark Maybee,Lisa Week. Владелец: Oracle International Corp. Дата публикации: 2018-04-03.

Partitioning a cache for application of a replacement policy

Номер патента: US20240232083A1. Автор: Kevin HEUER,Wesley Waylon Terpstra,Chao Wei Huang,Richard VAN. Владелец: SiFive Inc. Дата публикации: 2024-07-11.

System, method, apparatus, and computer program product for providing a cache mechanism

Номер патента: US20230009934A1. Автор: Steven Black,Stuart Siegrist,Gilligan Markham. Владелец: Groupon Inc. Дата публикации: 2023-01-12.

System, method, apparatus, and computer program product for providing a cache mechanism

Номер патента: US20190361817A1. Автор: Steven Black,Stuart Siegrist,Gilligan Markham. Владелец: Groupon Inc. Дата публикации: 2019-11-28.

Cache management of track removal in a cache for storage

Номер патента: US09921973B2. Автор: Michael T. Benhase,Lokesh M. Gupta. Владелец: International Business Machines Corp. Дата публикации: 2018-03-20.

Technique for controlling use of a cache to store prefetcher metadata

Номер патента: US11847056B1. Автор: Luca NASSI,Damien Matthieu Valentin CATHRINE,Ugo CASTORINA. Владелец: ARM LTD. Дата публикации: 2023-12-19.

Cache management of track removal in a cache for storage

Номер патента: US09804971B2. Автор: Michael T. Benhase,Lokesh M. Gupta. Владелец: International Business Machines Corp. Дата публикации: 2017-10-31.

A cache unit useful for secure execution

Номер патента: WO2018235068A1. Автор: Yitzhak Birk,Ofir SHWARTZ. Владелец: Technion Research & Development Foundation Ltd.. Дата публикации: 2018-12-27.

A cache unit useful for secure execution

Номер патента: EP3642721A1. Автор: Yitzhak Birk,Ofir SHWARTZ. Владелец: Technion Research and Development Foundation Ltd. Дата публикации: 2020-04-29.

Managing data stored in a cache using a reinforcement learning agent

Номер патента: US20230121843A1. Автор: Haoran Li,Pengcheng Li. Владелец: Alibaba Group Holding Ltd. Дата публикации: 2023-04-20.

Managing data stored in a cache using a reinforcement learning agent

Номер патента: WO2021253168A1. Автор: Haoran Li,Pengcheng Li. Владелец: ALIBABA GROUP HOLDING LIMITED. Дата публикации: 2021-12-23.

Technique for controlling use of a cache to store prefetcher metadata

Номер патента: US20230385199A1. Автор: Luca NASSI,Damien Matthieu Valentin CATHRINE,Ugo CASTORINA. Владелец: ARM LTD. Дата публикации: 2023-11-30.

Data processing system having a cache with a store buffer

Номер патента: US20190317897A1. Автор: Jeffrey William Scott. Владелец: NXP USA Inc. Дата публикации: 2019-10-17.

Method and system of using hmb as a cache of physical address mapping table

Номер патента: US20240070081A1. Автор: Yu Zhao,Jian Wu,Dishi Lai. Владелец: Innogrit Technologies Co Ltd. Дата публикации: 2024-02-29.

Computer processing devices with dynamic shared cache line copy retention policy selection

Номер патента: EP4430479A1. Автор: John Kelley,Paul MOYER. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-09-18.

Computer processing devices with dynamic shared cache line copy retention policy selection

Номер патента: US11803473B2. Автор: John Kelley,Paul MOYER. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-31.

Computer processing devices with dynamic shared cache line copy retention policy selection

Номер патента: WO2023081444A1. Автор: John Kelley,Paul MOYER. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2023-05-11.

Cache line data

Номер патента: EP3676716A1. Автор: Dirik Cagdas,Robert M. Walker. Владелец: Micron Technology Inc. Дата публикации: 2020-07-08.

Cache line data

Номер патента: US20190065072A1. Автор: Robert M. Walker,Cagdas Dirik. Владелец: Micron Technology Inc. Дата публикации: 2019-02-28.

Cache line data

Номер патента: US11822790B2. Автор: Robert M. Walker,Cagdas Dirik. Владелец: Micron Technology Inc. Дата публикации: 2023-11-21.

Cache line data

Номер патента: WO2019046268A1. Автор: Dirik Cagdas,Robert M. Walker. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2019-03-07.

Upward eviction of cache lines

Номер патента: US11907122B2. Автор: Qian Wang,Xingyu Jiang,Yuejian XIE. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-02-20.

Upward eviction of cache lines

Номер патента: US20220382678A1. Автор: Qian Wang,Xingyu Jiang,Yuejian XIE. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2022-12-01.

Compiler-based cache line optimization

Номер патента: WO2001097041A3. Автор: Nicolai Kosche. Владелец: Sun Microsystems Inc. Дата публикации: 2002-11-21.

Compiler-based cache line optimization

Номер патента: WO2001097041A2. Автор: Nicolai Kosche. Владелец: SUN MICROSYSTEMS, INC.. Дата публикации: 2001-12-20.

Cache line contention

Номер патента: US20200142831A1. Автор: Alasdair Grant. Владелец: ARM LTD. Дата публикации: 2020-05-07.

Hardware triggered data cache line pre-allocation

Номер патента: WO2008090525A3. Автор: De Waerdt Jan-Willem Van. Владелец: De Waerdt Jan-Willem Van. Дата публикации: 2008-09-18.

Hardware triggered data cache line pre-allocation

Номер патента: WO2008090525A2. Автор: Jan-Willem Van De Waerdt. Владелец: NXP B.V.. Дата публикации: 2008-07-31.

Hardware triggered data cache line pre-allocation

Номер патента: EP2115598A2. Автор: Jan-Willem Van De Waerdt. Владелец: NXP BV. Дата публикации: 2009-11-11.

Device and method for configuring a cache tag in accordance with burst length

Номер патента: US20040210718A1. Автор: Joseph Pawlowski. Владелец: Individual. Дата публикации: 2004-10-21.

Device and method for configuring a cache tag in accordance with burst length

Номер патента: US6925579B2. Автор: Joseph T. Pawlowski. Владелец: Micron Technology Inc. Дата публикации: 2005-08-02.

Device and method for configuring a cache tag in accordance with burst length

Номер патента: US20060271816A1. Автор: Joseph Pawlowski. Владелец: Individual. Дата публикации: 2006-11-30.

Systems and methods for supporting a plurality of load and store accesses of a cache

Номер патента: US09720839B2. Автор: Mohammad Abdallah,Karthikeyan Avudaiyappan. Владелец: Intel Corp. Дата публикации: 2017-08-01.

Location and relocation of data within a cache

Номер патента: US09491254B2. Автор: William Price Dawkins,Jason Philip Gross,Noelan Ray Olson. Владелец: Dell Products LP. Дата публикации: 2016-11-08.

Device and method for configuring a cache tag in accordance with burst length

Номер патента: US20050223273A1. Автор: Joseph Pawlowski. Владелец: Individual. Дата публикации: 2005-10-06.

Device and method for configuring a cache tag in accordance with burst length

Номер патента: US7089375B2. Автор: Joseph T. Pawlowski. Владелец: Micron Technology Inc. Дата публикации: 2006-08-08.

Promoting Prefetched Data from a Cache Memory to Registers in a Processor

Номер патента: US20220261350A1. Автор: John Kalamatianos,Jagadish KOTRA. Владелец: Advanced Micro Devices Inc. Дата публикации: 2022-08-18.

Method for dynamically adjusting a cache buffer of a solid state drive

Номер патента: US09507723B2. Автор: Cheng-Yi Lin,Yi-Long Hsiao. Владелец: Quanta Storage Inc. Дата публикации: 2016-11-29.

Device and method for configuring a cache tag in accordance with burst length

Номер патента: US7644235B2. Автор: Joseph T. Pawlowski. Владелец: Micron Technology Inc. Дата публикации: 2010-01-05.

Apparatus for determining relative position of a cache memory in a cache memory array

Номер патента: US5175833A. Автор: Eran Yarkoni,Zvi Netzer. Владелец: Intel Corp. Дата публикации: 1992-12-29.

Request Ordering in a Cache

Номер патента: US20230359557A1. Автор: Sandeep Gupta,Brian P. Lilly,Krishna C. Potnuru. Владелец: Apple Inc. Дата публикации: 2023-11-09.

History-based selective cache line invalidation requests

Номер патента: EP4423616A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-09-04.

History-based selective cache line invalidation requests

Номер патента: US11822479B2. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-11-21.

History-based selective cache line invalidation requests

Номер патента: WO2023076064A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2023-05-04.

Data Bus Efficiency Via Cache Line Usurpation

Номер патента: US20150039839A1. Автор: Vuong Cao Nguyen,Steven Gerard LeMire. Владелец: Emulex Corp. Дата публикации: 2015-02-05.

Data Bus Efficiency Via Cache Line Usurpation

Номер патента: US20150378923A1. Автор: Vuong Cao Nguyen,Steven Gerard LeMire. Владелец: Emulex Corp. Дата публикации: 2015-12-31.

Data Bus Efficiency Via Cache Line Usurpation

Номер патента: US20150220443A1. Автор: Vuong Cao Nguyen,Steven Gerard LeMire. Владелец: Emulex Corp. Дата публикации: 2015-08-06.

Memory cache-line bounce reduction for shared i/o ring structures

Номер патента: US20200401520A1. Автор: Michael Tsirkin. Владелец: Red Hat Inc. Дата публикации: 2020-12-24.

Storage system having data storage lines with different data storage line sizes

Номер патента: US09430394B2. Автор: Hsilin Huang. Владелец: Mediatek Singapore Pte Ltd. Дата публикации: 2016-08-30.

Storage system having data storage lines with different data storage line sizes

Номер патента: US20150169459A1. Автор: Hsilin Huang. Владелец: Mediatek Singapore Pte Ltd. Дата публикации: 2015-06-18.

An apparatus and method for controlling allocation of information into a cache storage

Номер патента: WO2020229789A1. Автор: Dam Sunwoo,Jaekyu Lee. Владелец: ARM LIMITED. Дата публикации: 2020-11-19.

Apparatus and method for controlling allocation of information into a cache storage

Номер патента: US20200364154A1. Автор: Dam Sunwoo,Jaekyu Lee. Владелец: ARM LTD. Дата публикации: 2020-11-19.

Techniques for handling requests for data at a cache

Номер патента: US11263135B2. Автор: Christopher Wall,Matthew Small,Raj Advani,Jimmy Hua,Alejandro Soini,Shumin Zhao,Weiping Tan. Владелец: Salesforce com Inc. Дата публикации: 2022-03-01.

Techniques for handling requests for data at a cache

Номер патента: US20200125491A1. Автор: Christopher Wall,Matthew Small,Raj Advani,Jimmy Hua,Alejandro Soini,Shumin Zhao,Weiping Tan. Владелец: Salesforce com Inc. Дата публикации: 2020-04-23.

Apparatus and method for operating a cache storage

Номер патента: US20240134794A1. Автор: . Abhishek Raja,Anton SMEKALOV. Владелец: ARM LTD. Дата публикации: 2024-04-25.

Cache line crossing load techniques for a caching system

Номер патента: US9495297B2. Автор: David A. Hrusecky,Miles R. Dooley. Владелец: International Business Machines Corp. Дата публикации: 2016-11-15.

CACHE LINE CROSSING LOAD TECHNIQUES FOR A CACHING SYSTEM

Номер патента: US20160026580A1. Автор: DOOLEY MILES R.,Hrusecky David A.. Владелец: INTERNATIONAL BUSINESS MACHINES CORPORATION. Дата публикации: 2016-01-28.

ADAPTIVE METHOD FOR SELECTING A CACHE LINE REPLACEMENT ALGORITHM IN A DIRECT-MAPPED CACHE

Номер патента: US20170357598A1. Автор: Colglazier Daniel J.. Владелец: . Дата публикации: 2017-12-14.

Cache line coherence state upgrade

Номер патента: EP4423614A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-09-04.

Recall pending cache line eviction

Номер патента: US20240248846A1. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-07-25.

Cache coherency protocol for encoding a cache line with a domain shared state

Номер патента: US20230305961A1. Автор: Jean-Francois Bastien. Владелец: Woven by Toyota Inc. Дата публикации: 2023-09-28.

Cache coherency protocol for encoding a cache line with a domain shared state

Номер патента: US11954034B2. Автор: Jean-Francois Bastien. Владелец: Woven by Toyota Inc. Дата публикации: 2024-04-09.

Cache coherency protocol for encoding a cache line with a domain shared state

Номер патента: EP4254202A1. Автор: Jean-Francois Bastien. Владелец: Woven by Toyota Inc. Дата публикации: 2023-10-04.

Cache line coherence state upgrade

Номер патента: US11836085B2. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-12-05.

Cache line coherence state upgrade

Номер патента: WO2023076062A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2023-05-04.

Recall pending cache line eviction

Номер патента: US11940919B2. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Recall pending cache line eviction

Номер патента: US20240070078A1. Автор: Dean E. Walker,Tony M. Brewer. Владелец: Micron Technology Inc. Дата публикации: 2024-02-29.

Controller for a cache and method for controlling a cache

Номер патента: EP4107613A1. Автор: Massimo Gallo,Gwendal Simon,Dario Rossi,Alessandro Finamore. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2022-12-28.

Method, apparatus and system for dynamically controlling an addressing mode for a cache memory

Номер патента: US09836400B2. Автор: Wei Zhou,Zhihong Wang,Zhaojuan Bian,Kebing Wang. Владелец: Intel Corp. Дата публикации: 2017-12-05.

Method, apparatus and system for dynamically controlling an addressing mode for a cache memory

Номер патента: US20150120998A1. Автор: Wei Zhou,Zhihong Wang,Zhaojuan Bian,Kebing Wang. Владелец: Intel Corp. Дата публикации: 2015-04-30.

Controller for a cache and method for controlling a cache

Номер патента: WO2022152397A1. Автор: Massimo Gallo,Gwendal Simon,Dario Rossi,Alessandro Finamore. Владелец: Huawei Technologies Co., Ltd.. Дата публикации: 2022-07-21.

System and method to enter and exit a cache coherent interconnect

Номер патента: US12072805B2. Автор: Michael Frank,Mohammed KHALEELUDDIN. Владелец: Arteris Inc. Дата публикации: 2024-08-27.

System and method to enter and exit a cache coherent interconnect

Номер патента: EP4261696A1. Автор: Michael Frank,Mohammed KHALEELUDDIN. Владелец: Arteris Inc. Дата публикации: 2023-10-18.

System and method to enter and exit a cache coherent interconnect

Номер патента: US20230325316A1. Автор: Michael Frank,Mohammed KHALEELUDDIN. Владелец: Arteris Inc. Дата публикации: 2023-10-12.

System and method for managing a cache pool

Номер патента: US09652394B2. Автор: Sandeep Agarwal,Deepu Syam Sreedhar M,Ashokan Vellimalai,Anup Atluri. Владелец: Dell Products LP. Дата публикации: 2017-05-16.

System and method for event messages in a cache coherent interconnect

Номер патента: US20230133723A1. Автор: Michael Frank,Mohammed KHALEELUDDIN. Владелец: Arteris Inc. Дата публикации: 2023-05-04.

Hot cache line arbitration

Номер патента: US20180285277A1. Автор: Pak-Kin Mak,Michael A. Blake,Vesselina K. Papazova,Jason D. Kohl,Timothy C. Bronson. Владелец: International Business Machines Corp. Дата публикации: 2018-10-04.

Multi-level cache coherency protocol for cache line evictions

Номер патента: US11803470B2. Автор: Ganesh Balakrishnan,Vydhyanathan Kalyanasundharam,Amit Apte,Ann Ling. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-31.

Multi-level cache coherency protocol for cache line evictions

Номер патента: EP4200710A1. Автор: Ganesh Balakrishnan,Vydhyanathan Kalyanasundharam,Amit Apte,Ann Ling. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-06-28.

Using frequency domain to prioritize storage of metadata in a cache

Номер патента: US09804973B1. Автор: Ori Shalev. Владелец: Pure Storage Inc. Дата публикации: 2017-10-31.

System and method for increasing the snoop bandwidth to cache tags in a cache memory sybsystem

Номер патента: US20040073740A1. Автор: Robert Cypher. Владелец: Sun Microsystems Inc. Дата публикации: 2004-04-15.

Coherence-based cache-line copy-on-write

Номер патента: US20230023256A1. Автор: Andreas Nowatzyk,Pratap Subrahmanyam,Irina Calciu. Владелец: VMware LLC. Дата публикации: 2023-01-26.

Technologies for demoting cache lines to shared cache

Номер патента: US20190042419A1. Автор: Bruce Richardson,David Hunt,Andrew Cunningham,Changzheng Wei,Eliezer Tamir,Niall Power,Kevin Devey. Владелец: Intel Corp. Дата публикации: 2019-02-07.

System and method for increasing the snoop bandwidth to cache tags in a cache memory subsystem

Номер патента: US20010021963A1. Автор: Robert Cypher. Владелец: Sun Microsystems Inc. Дата публикации: 2001-09-13.

Tracking the content of a cache using a way tracker having entries with a cache miss indicator

Номер патента: US09864694B2. Автор: Miles Robert Dooley,Guy Larri,Todd Rafacz. Владелец: ARM LTD. Дата публикации: 2018-01-09.

Compression and decompression module in a cache controller for reducing off-chip data traffic

Номер патента: US12072806B2. Автор: Li Zhao,Xiaowei Wang. Владелец: Alibaba Group Holding Ltd. Дата публикации: 2024-08-27.

System and method for identifying pendency of a memory access request at a cache entry

Номер патента: EP3485381A1. Автор: Paul James Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2019-05-22.

System and method for identifying pendency of a memory access request at a cache entry

Номер патента: US20180018264A1. Автор: Paul James Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2018-01-18.

System and method for identifying pendency of a memory access request at a cache entry

Номер патента: WO2018013813A1. Автор: Paul James Moyer. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2018-01-18.

Prefetch mechanism for a cache structure

Номер патента: US20210373889A1. Автор: Dam Sunwoo,Jaekyu Lee,Krishnendra Nathella,Lingzhe CAI. Владелец: ARM LTD. Дата публикации: 2021-12-02.

Countering attacks on a cache

Номер патента: US09785769B2. Автор: Xingyuan Wang. Владелец: Dalian University of Technology. Дата публикации: 2017-10-10.

Odd/even bank structure for a cache memory

Номер патента: US4424561A. Автор: Arthur Peters,Richard P. Brown,Philip E. Stanley. Владелец: Honeywell Information Systems Inc. Дата публикации: 1984-01-03.

Odd/even bank structure for a cache memory

Номер патента: CA1175580A. Автор: Arthur Peters,Richard P. Brown,Philip E. Stanley. Владелец: Honeywell Information Systems Inc. Дата публикации: 1984-10-02.

Hardware apparatuses and methods to control cache line coherency

Номер патента: US09934146B2. Автор: Simon C. Steely, Jr.,William C. Hasenplaugh,Samantika S. Sury. Владелец: Intel Corp. Дата публикации: 2018-04-03.

Cache Memory System and Method for Accessing Cache Line

Номер патента: US20170262372A1. Автор: Jing Xia,Zhenxi Tu. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2017-09-14.

Hardware apparatuses and methods to control cache line coherence

Номер патента: US09740617B2. Автор: David Webb,Joel Emer,William Hasenplaugh,Simon Steely, Jr.,Samantika Sury. Владелец: Intel Corp. Дата публикации: 2017-08-22.

Method of operating a cache

Номер патента: EP3665580A1. Автор: Ariel Ibayan. Владелец: Continental Automotive GmbH. Дата публикации: 2020-06-17.

Efficient marking of shared cache lines

Номер патента: US20080140935A1. Автор: Shailender Chaudhry,Robert E. Cypher. Владелец: Sun Microsystems Inc. Дата публикации: 2008-06-12.

Resolving memory accesses crossing cache line boundaries

Номер патента: US20160179677A1. Автор: Aditya Kesiraju,Ramon Matas,Alexey P. Suprun,Chung-Lun Chan. Владелец: Intel Corp. Дата публикации: 2016-06-23.

Using cache coherent FPGAS to track dirty cache lines

Номер патента: US11947458B2. Автор: Pratap Subrahmanyam,Irina Calciu,Aasheesh KOLLI,Jayneel Gandhi. Владелец: VMware LLC. Дата публикации: 2024-04-02.

Providing cache line metadata over multiple cache lines

Номер патента: US11886291B1. Автор: Stuart Allen Berke. Владелец: Dell Products LP. Дата публикации: 2024-01-30.

Providing cache line metadata over multiple cache lines

Номер патента: US20240028453A1. Автор: Stuart Allen Berke. Владелец: Dell Products LP. Дата публикации: 2024-01-25.

System and method for sharing a cache line between non-contiguous memory areas

Номер патента: US20230393979A1. Автор: Elad RAZ,Dan SHECHTER. Владелец: Next Silicon Ltd. Дата публикации: 2023-12-07.

Invalidity protection for shared cache lines

Номер патента: WO2024125257A1. Автор: Gregory William Alexander,Jason D Kohl,Winston Herring,Timothy Bronson. Владелец: Ibm (China) Co., Limited. Дата публикации: 2024-06-20.

Way storage of next cache line

Номер патента: WO2018057245A1. Автор: Matthew Cummings,Stephen Shannon,Suresh Kumar Venkumahanti,Aditi Gore. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2018-03-29.

Direct access mode for a cache

Номер патента: EP1179779A3. Автор: Joseph B. Rowlands,Michael P. Dickman. Владелец: Broadcom Corp. Дата публикации: 2003-04-09.

Invalidity protection for shared cache lines

Номер патента: US11989128B1. Автор: Gregory William Alexander,Jason D Kohl,Winston Herring,Timothy Bronson. Владелец: International Business Machines Corp. Дата публикации: 2024-05-21.

Producer/consumer data transfer within a data processing system having a cache

Номер патента: US20200097407A1. Автор: Paul Kimelman,Brian Christopher Kahne,Ehud Kalekin. Владелец: NXP USA Inc. Дата публикации: 2020-03-26.

Adaptive Linesize in a Cache

Номер патента: US20110078382A1. Автор: Kerry Bernstein,Moinuddin K. Qureshi. Владелец: International Business Machines Corp. Дата публикации: 2011-03-31.

Method and apparatus for synchronizing a cache

Номер патента: WO2013057364A8. Автор: Wei-Meng Chee,David Berkowitz,Serdar BULUT. Владелец: Nokia Corporation. Дата публикации: 2013-05-23.

Method and apparatus for synchronizing a cache

Номер патента: EP2769316A1. Автор: Wei-Meng Chee,David Berkowitz,Serdar BULUT. Владелец: Nokia Oyj. Дата публикации: 2014-08-27.

Method and apparatus for synchronizing a cache

Номер патента: WO2013057364A1. Автор: Wei-Meng Chee,David Berkowitz. Владелец: Nokia Corporation. Дата публикации: 2013-04-25.

Processing memory accesses while supporting a zero size cache in a cache hierarchy

Номер патента: US20200320004A1. Автор: Brian R. Mestan. Владелец: Apple Inc. Дата публикации: 2020-10-08.

Systems and methods for addressing a cache with split-indexes

Номер патента: US09916252B2. Автор: Richard RICHMOND. Владелец: Linear Algebra Technologies Ltd. Дата публикации: 2018-03-13.

Flushing entries in a cache

Номер патента: US20200117604A1. Автор: Eric Sedlar,Hassan Chafi,Sungpack Hong. Владелец: Oracle International Corp. Дата публикации: 2020-04-16.

Data Routing for Efficient Decompression of Compressed Data Stored in a Cache

Номер патента: US20240232079A9. Автор: Jeffrey Christopher Allan. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-07-11.

Apparatus and method for operating a cache storage

Номер патента: US20240095175A1. Автор: Jakob Axel Fries,Elad Kadosh,Yoav Asher LEVY,Lior-Levi Bandal. Владелец: ARM LTD. Дата публикации: 2024-03-21.

Apparatus and method for operating a cache storage

Номер патента: US11914518B1. Автор: Jakob Axel Fries,Elad Kadosh,Yoav Asher LEVY,Lior-Levi Bandal. Владелец: ARM LTD. Дата публикации: 2024-02-27.

I/o forwarding in a cache coherent shared disk computer system

Номер патента: CA2305510C. Автор: Boris Klots,Roger J. Bamford. Владелец: Oracle Corp. Дата публикации: 2005-08-09.

Data routing for efficient decompression of compressed data stored in a cache

Номер патента: US11829190B2. Автор: Jeffrey Christopher Allan. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-11-28.

Bypassing a Cache when Handling Memory Requests

Номер патента: US20140143493A1. Автор: James M. O'Connor,Gabriel H. Loh,Jaewoong Sim. Владелец: Advanced Micro Devices Inc. Дата публикации: 2014-05-22.

Data Routing for Efficient Decompression of Compressed Data Stored in a Cache

Номер патента: US20240134793A1. Автор: Jeffrey Christopher Allan. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-04-25.

Cache management using shared cache line storage

Номер патента: US20240241830A1. Автор: Sanjay Patel,Yogesh Shamkant Thombre. Владелец: Akeana Inc. Дата публикации: 2024-07-18.

Prefetching using a prefetch lookup table identifying previously accessed cache lines

Номер патента: US09582282B2. Автор: Christopher Daniel Emmons,Mitchell Bryan HAYENGA. Владелец: ARM LTD. Дата публикации: 2017-02-28.

Addressing a cache

Номер патента: US20020196261A1. Автор: Benoit Belley. Владелец: Autodesk Canada Co. Дата публикации: 2002-12-26.

READ-WITH-INVALIDATE MODIFIED DATA IN A CACHE LINE IN A CACHE MEMORY

Номер патента: US20190138448A1. Автор: TAHA Ali,Li Yanru,Kuo Chia-Hung. Владелец: . Дата публикации: 2019-05-09.

Systems and methods for supporting a plurality of load accesses of a cache in a single cycle

Номер патента: US09430410B2. Автор: Mohammad Abdallah,Karthikeyan Avudaiyappan. Владелец: Soft Machines Inc. Дата публикации: 2016-08-30.

Managing working set use of a cache via page coloring

Номер патента: US20100250890A1. Автор: Bradford Beckmann,Bradley M. Waters. Владелец: Microsoft Corp. Дата публикации: 2010-09-30.

Dirty cache line write-back tracking

Номер патента: US20220138110A1. Автор: Frank R. Dropps. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2022-05-05.

Flushing cache lines involving persistent memory

Номер патента: EP4020235A1. Автор: Nagabhushan Chitlur,Sharath Raghava,Harsha Gupta. Владелец: Intel Corp. Дата публикации: 2022-06-29.

Cache line coherence state downgrade

Номер патента: US11755494B2. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-09-12.

Cache line coherence state downgrade

Номер патента: EP4423615A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-09-04.

Treating multiple cache lines as a merged cache line to store multiple blocks of data

Номер патента: US11947460B2. Автор: David Michael Bull,Vincent Rezard,Vladimir Vasekin,Anton Antonov. Владелец: ARM LTD. Дата публикации: 2024-04-02.

Memory Cache with Partial Cache Line Valid States

Номер патента: US20230259459A1. Автор: Ilya Granovsky,Tom Greenshtein. Владелец: Apple Inc. Дата публикации: 2023-08-17.

System, apparatus and method for providing a placeholder state in a cache memory

Номер патента: US20220197803A1. Автор: Robert Blankenship,Ritu GUPTA. Владелец: Intel Corp. Дата публикации: 2022-06-23.

System, apparatus and method for providing a placeholder state in a cache memory

Номер патента: WO2022139892A1. Автор: Robert Blankenship,Ritu GUPTA. Владелец: Intel Corporation. Дата публикации: 2022-06-30.

Memory cache with partial cache line valid states

Номер патента: US12007901B2. Автор: Ilya Granovsky,Tom Greenshtein. Владелец: Apple Inc. Дата публикации: 2024-06-11.

Selective generation of miss requests for cache lines

Номер патента: WO2022146810A1. Автор: Zhenhong Liu,Fataneh F. Ghodrat,Stephen W. SOMOGYI. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2022-07-07.

Selective generation of miss requests for cache lines

Номер патента: EP4268178A1. Автор: Zhenhong Liu,Fataneh F. Ghodrat,Stephen W. SOMOGYI. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-11-01.

Configuring Cache Policies for a Cache Based on Combined Cache Policy Testing

Номер патента: US20210406145A1. Автор: John Kelley,Paul MOYER. Владелец: Advanced Micro Devices Inc. Дата публикации: 2021-12-30.

Apparatus for aging data in a cache

Номер патента: US20080133837A1. Автор: Andrew Dunshea,Greg R. Mewhinney,Jos Accapadi,Mysore Sathyanaranyana Srinivas. Владелец: Individual. Дата публикации: 2008-06-05.

Method and system for evicting and reloading a cache for machine learning training data streams

Номер патента: US20240330192A1. Автор: Qi Bao,John Thomas Cardente. Владелец: Dell Products LP. Дата публикации: 2024-10-03.

Method and system for evicting and reloading a cache for machine learning training data streams

Номер патента: US12141072B2. Автор: Qi Bao,John Thomas Cardente. Владелец: Dell Products LP. Дата публикации: 2024-11-12.

Configuring cache policies for a cache based on combined cache policy testing

Номер патента: EP4172789A1. Автор: John Kelley,Paul MOYER. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-05-03.

Method, System, and Computer Program Product for Maintaining a Cache

Номер патента: US20210124688A1. Автор: Abhinav Sharma,Sonny Thanh Truong. Владелец: VISA INTERNATIONAL SERVICE ASSOCIATION. Дата публикации: 2021-04-29.

Method, system, and computer program product for maintaining a cache

Номер патента: US10915452B2. Автор: Abhinav Sharma,Sonny Thanh Truong. Владелец: VISA INTERNATIONAL SERVICE ASSOCIATION. Дата публикации: 2021-02-09.

Method, system, and computer program product for maintaining a cache

Номер патента: US11599477B2. Автор: Abhinav Sharma,Sonny Thanh Truong. Владелец: VISA INTERNATIONAL SERVICE ASSOCIATION. Дата публикации: 2023-03-07.

Weak cache line invalidation requests for speculatively executing instructions

Номер патента: EP4409419A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-08-07.

Write back and invalidate mechanism for multiple cache lines

Номер патента: EP1447746A3. Автор: Rodney E Hooker. Владелец: IP First LLC. Дата публикации: 2005-06-29.

Weak cache line invalidation requests for speculatively executing instructions

Номер патента: WO2023055504A1. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2023-04-06.

Weak cache line invalidation requests for speculatively executing instructions

Номер патента: US11947456B2. Автор: Paul J. Moyer. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-04-02.

Read access and storage circuitry read allocation applicable to a cache

Номер патента: WO2004107248A3. Автор: William C Moyer. Владелец: William C Moyer. Дата публикации: 2005-04-07.

Read access and storage circuitry read allocation applicable to a cache

Номер патента: EP1629385A2. Автор: William C Moyer. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2006-03-01.

Read access and storage circuitry read allocation applicable to a cache

Номер патента: WO2004107248A2. Автор: William C Moyer. Владелец: Freescale Semiconductor, Inc.. Дата публикации: 2004-12-09.

Read access and storage circuitry read allocation applicable to a cache

Номер патента: EP1629385A4. Автор: William C Moyer. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2008-08-27.

Method and apparatus for servicing read and write requests using a cache replacement catalog

Номер патента: US20140237182A1. Автор: Chetan Venkatesh,Sagar Shyam Dixit. Владелец: Atlantis Computing Inc. Дата публикации: 2014-08-21.

Device and method for controlling write-back of data in a cache memory connected to a storage

Номер патента: US6145058A. Автор: Shigeru Suganuma. Владелец: NEC Corp. Дата публикации: 2000-11-07.

Downgrading a Permission Associated with Data Stored in a Cache

Номер патента: US20240184718A1. Автор: Michael Klinglesmith,Wesley Waylon Terpstra,Eric Andrew Gouldey. Владелец: SiFive Inc. Дата публикации: 2024-06-06.

System and method for prefetching data into a cache based on miss distance

Номер патента: EP1346281A2. Автор: Mohammad Abdallah,Khalid Al-Dajani. Владелец: Intel Corp. Дата публикации: 2003-09-24.

Multiprocessing circuit with cache circuits that allow writing to not previously loaded cache lines

Номер патента: WO2009130671A8. Автор: Terechko Andrei Sergeevich,Jan Hoogerbrugge. Владелец: NXP B.V.. Дата публикации: 2010-02-04.

Microprocessor including a first level cache and a second level cache having different cache line sizes

Номер патента: EP1576479A2. Автор: Mitchell Alsup. Владелец: Advanced Micro Devices Inc. Дата публикации: 2005-09-21.

Microprocessor including a first level cache and a second level cache having different cache line sizes

Номер патента: WO2004049170A2. Автор: Mitchell Alsup. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2004-06-10.

Logging cache line lifetime hints when recording bit-accurate trace

Номер патента: US20240264951A1. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2024-08-08.

Vector cache line write back processors, methods, systems, and instructions

Номер патента: US09971686B2. Автор: Thomas Willhalm,Kshitij A. Doshi. Владелец: Intel Corp. Дата публикации: 2018-05-15.

Apparatus and method for allocation and initialization of a cache line

Номер патента: EP1447743A3. Автор: Rodney E. Hooker. Владелец: IP First LLC. Дата публикации: 2004-11-10.

Performance-driven cache line memory access

Номер патента: US09626294B2. Автор: Mysore S. Srinivas,Robert H. Bell, JR.,Hong L. Hua,Men-Chow Chiang. Владелец: International Business Machines Corp. Дата публикации: 2017-04-18.

Representing a cache line bit pattern via meta signaling

Номер патента: US09563251B2. Автор: Joydeep Ray,Christopher E. Cox,Saher Abu Rahme. Владелец: Intel Corp. Дата публикации: 2017-02-07.

Tracking cache line consumption

Номер патента: US20190163630A1. Автор: Mark Gray,Tomasz Kantecki. Владелец: Intel Corp. Дата публикации: 2019-05-30.

Mitigating conflicts for shared cache lines

Номер патента: US20140164707A1. Автор: Chung-Lung K. Shum,Khary J. Alexander. Владелец: International Business Machines Corp. Дата публикации: 2014-06-12.

Performance-driven cache line memory access

Номер патента: US09727469B2. Автор: Mysore S. Srinivas,Robert H. Bell, JR.,Hong L. Hua,Men-Chow Chiang. Владелец: International Business Machines Corp. Дата публикации: 2017-08-08.

Recording a cache coherency protocol trace for use with a separate memory value trace

Номер патента: EP4121859A1. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2023-01-25.

Recording a cache coherency protocol trace for use with a separate memory value trace

Номер патента: WO2021225893A1. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing, LLC. Дата публикации: 2021-11-11.

Mitigating conflicts for shared cache lines

Номер патента: US20130339614A1. Автор: Chung-Lung K. Shum,Khary J. Alexander. Владелец: International Business Machines Corp. Дата публикации: 2013-12-19.

Logging cache line lifetime hints when recording bit-accurate trace

Номер патента: EP4268082A1. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2023-11-01.

Logging cache line lifetime hints when recording bit-accurate trace

Номер патента: US11989137B2. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2024-05-21.

Logging cache line lifetime hints when recording bit-accurate trace

Номер патента: US20240095187A1. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2024-03-21.

Implementing atomic primitives using cache line locking

Номер патента: EP3555752A1. Автор: MAYAN MOUDGILL,A. Joseph Hoane. Владелец: Optimum Semiconductor Technologies Inc. Дата публикации: 2019-10-23.

Implementing atomic primitives using cache line locking

Номер патента: WO2018112340A1. Автор: MAYAN MOUDGILL,A. Joseph Hoane. Владелец: Optimum Semiconductor Technologies, Inc.. Дата публикации: 2018-06-21.

Speculative cache line write backs to avoid hotspots

Номер патента: WO2000039686A1. Автор: Ricky C. Hetherington,Fong Pong,Thomas M. Wicki,Meera Kasinathan. Владелец: SUN MICROSYSTEMS, INC.. Дата публикации: 2000-07-06.

Vector cache line write back processors, methods, systems, and instructions

Номер патента: WO2016137618A1. Автор: Thomas Willhalm,Kshitij A. Doshi. Владелец: Intel Corporation. Дата публикации: 2016-09-01.

Vector cache line write back processors, methods, systems, and instructions

Номер патента: US20160246723A1. Автор: Thomas Willhalm,Kshitij A. Doshi. Владелец: Intel Corp. Дата публикации: 2016-08-25.

Vector cache line write back processors, methods, systems, and instructions

Номер патента: US20180260325A1. Автор: Thomas Willhalm,Kshitij A. Doshi. Владелец: Intel Corp. Дата публикации: 2018-09-13.

Merging atomics to the same cache line

Номер патента: US20240087077A1. Автор: Joydeep Ray,Abhishek R. Appu,John Wiegert,Prathamesh Raghunath Shinde. Владелец: Intel Corp. Дата публикации: 2024-03-14.

Vector cache line write back processors, methods, systems, and instructions

Номер патента: EP3262524A1. Автор: Thomas Willhalm,Kshitij A. Doshi. Владелец: Intel Corp. Дата публикации: 2018-01-03.

Representing a cache line bit pattern via meta signaling

Номер патента: US20200057718A1. Автор: Joydeep Ray,Christopher E. Cox,Saher Abu Rahme. Владелец: Intel Corp. Дата публикации: 2020-02-20.

Subtractive Validation of Cache Lines for Virtual Machines

Номер патента: US20140201462A1. Автор: Luca Bert,Parag R. Maharana,Earl Cohen. Владелец: LSI Corp. Дата публикации: 2014-07-17.

Programmable error actions for a cache in a data processing system

Номер патента: WO2010059354A2. Автор: William C. Moyer,Gary L. Whisenhunt. Владелец: Freescale Semiconductor Inc.. Дата публикации: 2010-05-27.

Programmable error actions for a cache in a data processing system

Номер патента: WO2010059354A3. Автор: William C. Moyer,Gary L. Whisenhunt. Владелец: Freescale Semiconductor Inc.. Дата публикации: 2010-08-19.

Cache line data protection

Номер патента: US20240004759A1. Автор: Marco Sforzin,Paolo Amato. Владелец: Micron Technology Inc. Дата публикации: 2024-01-04.

Cache line memory and method therefor

Номер патента: WO2005119456A1. Автор: Perry H. Pelley. Владелец: Freescale Semiconductor, Inc.. Дата публикации: 2005-12-15.

Method and apparatus for injecting write data into a cache

Номер патента: WO2004070519A2. Автор: William A. Hughes,Patrick Conway. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2004-08-19.

Recording a cache coherency protocol trace for use with a separate memory value trace

Номер патента: US20230176971A1. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2023-06-08.

Method and apparatus for injecting write data into a cache

Номер патента: WO2004070519A3. Автор: Patrick Conway,William A Hughes. Владелец: Advanced Micro Devices Inc. Дата публикации: 2005-08-04.

Memory controller for allocating cache lines and method of operating the same

Номер патента: US11928056B2. Автор: Do Hun Kim. Владелец: SK hynix Inc. Дата публикации: 2024-03-12.

System, method and apparatus for secure functions and cache line data

Номер патента: WO2020217043A1. Автор: Andreas Lars SANDBERG,Prakash S Ramrakhyani. Владелец: ARM LIMITED. Дата публикации: 2020-10-29.

System, method and apparatus for secure functions and cache line data

Номер патента: US20200341901A1. Автор: Andreas Lars SANDBERG,Prakash S. RAMRAKHYANI. Владелец: ARM LTD. Дата публикации: 2020-10-29.

System and method for cache coherency in a cache with different cache location lengths

Номер патента: WO2006072064A3. Автор: Christopher Hughes,Yen-Kuang Chen,Iii James Tuck. Владелец: Iii James Tuck. Дата публикации: 2006-09-14.

Method and system for implementing a dynamic array data structure in a cache line

Номер патента: GB2516091A. Автор: Burkhard Steinmacher-Burow. Владелец: International Business Machines Corp. Дата публикации: 2015-01-14.

System and method for cache coherency in a cache with different cache location lengths

Номер патента: WO2006072064A2. Автор: Christopher Hughes,Yen-Kuang Chen,James Tuck Iii. Владелец: Intel Corporation. Дата публикации: 2006-07-06.

Memory systems having a cache system

Номер патента: US20200151103A1. Автор: Jung Hyun Kwon,Jin Woong SUH,Seung Gyu JEONG. Владелец: SK hynix Inc. Дата публикации: 2020-05-14.

Opportunistic late depth testing to prevent stalling for overlapping cache lines

Номер патента: EP4109391A1. Автор: Prasoonkumar Surti,Eric Hoekstra,Vasanth Ranganathan,Saikat Mandal. Владелец: Intel Corp. Дата публикации: 2022-12-28.

System and method for cache management using a cache status table

Номер патента: US20180374259A1. Автор: Lam V. Nguyen,Chris J. Goodman. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-12-27.

Techniques to control an insertion ratio for a cache

Номер патента: US20210089216A1. Автор: Ren Wang,Tsung-Yuan C. Tai,Sameh Gobriel,Yipeng Wang. Владелец: Intel Corp. Дата публикации: 2021-03-25.

Techniques to control an insertion ratio for a cache

Номер патента: US20190004709A1. Автор: Ren Wang,Tsung-Yuan Charlie Tai,Sameh Gobriel,Yipeng Wang. Владелец: Intel Corp. Дата публикации: 2019-01-03.

Method and system to alter a cache policy

Номер патента: EP1695193A2. Автор: Robert Royer, Jr.,Richard Coulson,Brian Leete. Владелец: Intel Corp. Дата публикации: 2006-08-30.

Method and system to detect a cached web page

Номер патента: US09436572B2. Автор: Diego Lagunas,Gregory Choi,Sathishwar Pottavathini. Владелец: eBay Inc. Дата публикации: 2016-09-06.

Technique for operating a cache storage to cache data associated with memory addresses

Номер патента: US11797454B2. Автор: Michael Andrew Campbell,Graeme Leslie Ingram. Владелец: ARM LTD. Дата публикации: 2023-10-24.

Supporting concurrent operations at fine granularity in a caching framework

Номер патента: US09971692B2. Автор: Mohit Saxena,Aayush Gupta,James L. Hafner. Владелец: International Business Machines Corp. Дата публикации: 2018-05-15.

Method and apparatus for a caching file server

Номер патента: US5452447A. Автор: Michael N. Nelson,Yousef A. Khalidi. Владелец: Sun Microsystems Inc. Дата публикации: 1995-09-19.

Method for selectively transferring data instructions to a cache memory

Номер патента: US5226138A. Автор: J. Herschel Shermis. Владелец: Sun Microsystems Inc. Дата публикации: 1993-07-06.

Cache control unit with a cache request transaction-oriented protocol

Номер патента: US5860158A. Автор: Le T. Nguyen,Yet-Ping Pai. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1999-01-12.

Prefetching to a cache based on buffer fullness

Номер патента: EP2917840A1. Автор: John Kalamatianos,Ravindra Nath Bhargava,Ramkumar Jayaseelan. Владелец: Advanced Micro Devices Inc. Дата публикации: 2015-09-16.

Reduced power mode of a cache unit

Номер патента: US20140359330A1. Автор: Alexander Gendler,Larisa Novakovsky,Ariel Sabba,Niv Tokman. Владелец: Intel Corp. Дата публикации: 2014-12-04.

Apparatus and method for managing a cache

Номер патента: US20200341536A1. Автор: Alex James Waugh. Владелец: ARM LTD. Дата публикации: 2020-10-29.

Device and method for prefetching content to a cache memory

Номер патента: EP3332329A1. Автор: Tomas Henriksson,Andreas KUTNAR,Darren Barnard. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2018-06-13.

Power gating a portion of a cache memory

Номер патента: US9176875B2. Автор: Ren Wang,Ahmad Samih,Eric Delano,Pinkesh J. Shah,Zeshan A. Chishti,Christian Maciocco,Tsung-Yuan Charlie Tai. Владелец: Intel Corp. Дата публикации: 2015-11-03.

System and method for data redundancy within a cache

Номер патента: US9852073B2. Автор: Scott David Peterson,Phillip E. Krueger. Владелец: Dell Products LP. Дата публикации: 2017-12-26.

Data operations using a cache table in a file system

Номер патента: EP4016312A1. Автор: Rajsekhar Das,Omar CAREY,Karel DANIHELKA. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2022-06-22.

Optimized configurable scheme for demand based resource sharing of request queues in a cache controller

Номер патента: US20020178334A1. Автор: Salvador Palanca,Lokpraveen Mosur. Владелец: Individual. Дата публикации: 2002-11-28.

Memory systems having a cache system and a host controller having a host queue

Номер патента: US11200171B2. Автор: Jung Hyun Kwon,Jin Woong SUH,Seung Gyu JEONG. Владелец: SK hynix Inc. Дата публикации: 2021-12-14.

Data operations using a cache table in a file system

Номер патента: US20200394155A1. Автор: Rajsekhar Das,Omar CAREY,Karel DANIHELKA. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2020-12-17.

Data operations using a cache table in a file system

Номер патента: WO2020251867A1. Автор: Rajsekhar Das,Omar CAREY,Karel DANIHELKA. Владелец: Microsoft Technology Licensing, LLC. Дата публикации: 2020-12-17.

Optimized configurable scheme for demand based resource sharing of request queues in a cache controller

Номер патента: US6782455B2. Автор: Salvador Palanca,Lokpraveen B. Mosur. Владелец: Intel Corp. Дата публикации: 2004-08-24.

Data processing circuit with a cache memory and apparatus containing such a circuit

Номер патента: EP1275046A1. Автор: Martijn J. L. Emons. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2003-01-15.

Method and apparatus for reducing read/write contention to a cache

Номер патента: WO2018112373A1. Автор: Xiaowei Jiang. Владелец: ALIBABA GROUP HOLDING LIMITED. Дата публикации: 2018-06-21.

Memory systems including a duplicate removing filter module that is separate from a cache module

Номер патента: US09465737B1. Автор: Sandeep Karmarkar,Paresh Phadke. Владелец: Toshiba Corp. Дата публикации: 2016-10-11.

Memory system including a main memory and a cache memory

Номер патента: CA1186804A. Автор: Wing N. Toy,Benjamin Zee,Lee E. Gallaher. Владелец: Western Electric Co Inc. Дата публикации: 1985-05-07.

Method and apparatus for fetching information from a cache memory

Номер патента: US6098150A. Автор: Vernon Brethour,Raymond A. Heald. Владелец: Sun Microsystems Inc. Дата публикации: 2000-08-01.

Methods and apparatus for controlling back-to-back burst reads in a cache system

Номер патента: US5603007A. Автор: Michael J. Dhuey,Farid A. Yazdy. Владелец: Apple Computer Inc. Дата публикации: 1997-02-11.

Method and apparatus for bypassing a cache

Номер патента: CA1187199A. Автор: Alan H. Duke,Michael H. Hartung,Frederick J. Marschner,Kenneth P. Nolan. Владелец: International Business Machines Corp. Дата публикации: 1985-05-14.

Method for logically isolating a cache memory bank from a memory bank group

Номер патента: US5638506A. Автор: Gregory W. Peterson,Leonard J. Kurzawa. Владелец: Storage Technology Corp. Дата публикации: 1997-06-10.

Systems and methods of managing and creating snapshots in a cache-based storage system

Номер патента: US20200250043A1. Автор: Shari Vietry,Joris Wils,Vikram Prabhakar. Владелец: EMC IP Holding Co LLC. Дата публикации: 2020-08-06.

Method and apparatus for filling lines in a cache

Номер патента: US20030018853A1. Автор: Amit Gur,Doron Schupper,Yakov Tokar,Jacob Efrat. Владелец: Individual. Дата публикации: 2003-01-23.

Managing concurrent accesses to a cache

Номер патента: US20130282985A1. Автор: Arun Iyengar,Sastry S. Duri,Robert O. Dryfoos,Paul M. Dantzig. Владелец: International Business Machines Corp. Дата публикации: 2013-10-24.

Instruction buffer apparatus of a cache unit

Номер патента: US4312036A. Автор: Marion G. Porter,Robert W. Norman, Jr.. Владелец: Honeywell Information Systems Inc. Дата публикации: 1982-01-19.

Data processing system for vector processing having a cache invalidation control unit

Номер патента: US4638431A. Автор: Hiroyuki Nishimura. Владелец: NEC Corp. Дата публикации: 1987-01-20.

Architecture and method for controlling a cache memory

Номер патента: US5920891A. Автор: Scott Swanstrom,Michael Wisor,Andy Steinbach. Владелец: Advanced Micro Devices Inc. Дата публикации: 1999-07-06.

Metadata management for a cache

Номер патента: US11526442B2. Автор: Chinnakrishnan Ballapuram,Saira Samar MALIK,Taeksang Song. Владелец: Micron Technology Inc. Дата публикации: 2022-12-13.

Device and method for prefetching content to a cache memory

Номер патента: WO2017028877A1. Автор: Tomas Henriksson,Andreas KUTNAR,Darren Barnard. Владелец: Huawei Technologies Co., Ltd.. Дата публикации: 2017-02-23.

Metadata management for a cache

Номер патента: US20220035739A1. Автор: Chinnakrishnan Ballapuram,Saira Samar MALIK,Taeksang Song. Владелец: Micron Technology Inc. Дата публикации: 2022-02-03.

Caching method and data storage system capable of prolonging service lifetime of a cache memory

Номер патента: US9471489B2. Автор: Ren-Shuo Liu,Chia-Lin Yang. Владелец: National Taiwan University NTU. Дата публикации: 2016-10-18.

Tag array access reduction in a cache memory

Номер патента: US20040243764A1. Автор: William Miller. Владелец: VIA Cyrix Inc. Дата публикации: 2004-12-02.

Providing combined data from a cache and a storage device

Номер патента: US20190361607A1. Автор: Meichun Hsu,Qiming Chen,Malu G. Castellanos. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2019-11-28.

Update of deduplication fingerprint index in a cache memory

Номер патента: US11860840B2. Автор: Sudhanshu Goswami. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2024-01-02.

Scratchpad memory in a cache

Номер патента: US11841796B2. Автор: Chinnakrishnan Ballapuram,Saira Samar MALIK,Taeksang Song. Владелец: Micron Technology Inc. Дата публикации: 2023-12-12.

Using a container image to determine a caching algorithm for a software application

Номер патента: US20230169002A1. Автор: Gabriel Zvi BenHanokh,Orit Wasserman,Yehoshua Salomon. Владелец: Red Hat Inc. Дата публикации: 2023-06-01.

Method, device, and system to avoid flushing the contents of a cache by not inserting data from large requests

Номер патента: US20070005889A1. Автор: Jeanna Matthews. Владелец: Intel Corp. Дата публикации: 2007-01-04.

Apparatus and method for providing coherence data for use when implementing a cache coherency protocol

Номер патента: US11934307B2. Автор: Joshua Randall,Jesse Garrett BEU. Владелец: ARM LTD. Дата публикации: 2024-03-19.

Pre-fetching data from buckets in remote storage for a cache

Номер патента: US20180196753A1. Автор: Ledion Bitincka,Alexandros Batsakis,Paul J. Lucas,Nicholas Robert Romito. Владелец: Splunk Inc. Дата публикации: 2018-07-12.

Method and system for selectively permitting cache memory access during a cache miss request

Номер патента: US7689770B2. Автор: Hiroyuki Kojima,Koken Shimizuno. Владелец: Fujitsu Ltd. Дата публикации: 2010-03-30.

Speculative read in a cache coherent microprocessor

Номер патента: US20140164714A1. Автор: William Lee,Thomas Benjamin Berg. Владелец: Individual. Дата публикации: 2014-06-12.

Storage array controller with a nonvolatile memory as a cache memory and control method of the same

Номер патента: US7055001B2. Автор: Sumihiro Miura. Владелец: HITACHI LTD. Дата публикации: 2006-05-30.

Methods and apparatus for controlling a cache memory

Номер патента: EP1518178A1. Автор: Hidetaka Sony Computer Ent. America Inc. MAGOSHI. Владелец: Sony Computer Entertainment Inc. Дата публикации: 2005-03-30.

Methods and apparatus for controlling a cache memory

Номер патента: WO2004003753A1. Автор: Hidetaka Magoshi. Владелец: SONY COMPUTER ENTERTAINMENT INC.. Дата публикации: 2004-01-08.

Apparatus having a cache and a loop buffer

Номер патента: US20050251669A1. Автор: Lawrence Booth. Владелец: Individual. Дата публикации: 2005-11-10.

Method for managing a cache memory

Номер патента: US20240320151A1. Автор: Olivier Savry. Владелец: Commissariat a lEnergie Atomique et aux Energies Alternatives CEA. Дата публикации: 2024-09-26.

Apparatus and method for a cache coherent shared memory multiprocessing system

Номер патента: US6065077A. Автор: Daniel D. Fu. Владелец: HotRail Inc. Дата публикации: 2000-05-16.

Multilevel controller for a cache memory interface in a multiprocessing system

Номер патента: CA1218162A. Автор: Thomas M. Steckler. Владелец: Burroughs Corp. Дата публикации: 1987-02-17.

Method and apparatus for limiting data occupancy in a cache

Номер патента: CA1180465A. Автор: Michael H. Hartung,Arlon L. Bastian,Marc E. Goldfeder. Владелец: Marc E. Goldfeder. Дата публикации: 1985-01-02.

Enhanced locked bus cycle control in a cache memory computer system

Номер патента: US5163143A. Автор: Mark Taylor,Paul R. Culley. Владелец: Compaq Computer Corp. Дата публикации: 1992-11-10.

Selective endpoint isolation for self-healing in a cache and memory coherent system

Номер патента: US20210240622A1. Автор: Perry Victor Lea. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2021-08-05.

Selective endpoint isolation for self-healing in a cache and memory coherent system

Номер патента: WO2021154404A1. Автор: Perry Victor Lea. Владелец: Microsoft Technology Licensing, LLC. Дата публикации: 2021-08-05.

Repeated conflict acknowledgements in a cache coherency protocol

Номер патента: US20080005483A1. Автор: Robert Beers,Aaron Spink. Владелец: Intel Corp. Дата публикации: 2008-01-03.

Access cache line from lower level cache

Номер патента: US20170123981A1. Автор: Anys Bacha. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2017-05-04.

Access cache line from lower level cache

Номер патента: US09965391B2. Автор: Anys Bacha. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2018-05-08.

Method and apparatus for combining uncacheable write data into cache-line-sized write buffers

Номер патента: US5561780A. Автор: Nitin Sarangdhar,Mandar Joshi,Andy Glew. Владелец: Intel Corp. Дата публикации: 1996-10-01.

Selectively performing lookups for cache lines

Номер патента: US20100122032A1. Автор: Robert E. Cypher,Haakan E. Zeffer. Владелец: Sun Microsystems Inc. Дата публикации: 2010-05-13.

Method and apparatus for supporting multiple cache line invalidations per cycle

Номер патента: WO2002084494A2. Автор: Marc Tremblay,Shailender Chaudhry. Владелец: SUN MICROSYSTEMS, INC.. Дата публикации: 2002-10-24.

Access cache line from lower level cache

Номер патента: WO2016003417A1. Автор: Anys Bacha. Владелец: Hewlett-Packard Development Company, L.P.. Дата публикации: 2016-01-07.

Power management for partial cache line sparing

Номер патента: US20200264681A1. Автор: Tao Xu,Yingwen CHEN. Владелец: Intel Corp. Дата публикации: 2020-08-20.

System, method, and computer program product for invalidatng cache lines

Номер патента: US20140019691A1. Автор: William Dally. Владелец: Nvidia Corp. Дата публикации: 2014-01-16.

Treating main memory as a collection of tagged cache lines for trace logging

Номер патента: EP4295233A1. Автор: Thomas Philip Speier,Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2023-12-27.

Using a caching layer for key-value storage in a database

Номер патента: EP4124970A1. Автор: Mark Nelson,Gabriel Zvi BenHanokh. Владелец: Red Hat Inc. Дата публикации: 2023-02-01.

Reducing information leakage between processes sharing a cache

Номер патента: US20080288789A1. Автор: Peter William Harris,David Paul Martin. Владелец: ARM LTD. Дата публикации: 2008-11-20.

Cache coherency protocol for encoding a cache line with a domain shared state

Номер патента: EP4254202B1. Автор: Jean-Francois Bastien. Владелец: Woven by Toyota Inc. Дата публикации: 2024-04-24.

EVICTION OF A CACHE LINE BASED ON A MODIFICATION OF A SECTOR OF THE CACHE LINE

Номер патента: US20210200683A1. Автор: Bavishi Dhawal,Walker Robert M.. Владелец: . Дата публикации: 2021-07-01.

PROMOTION OF A CACHE LINE SHARER TO CACHE LINE OWNER

Номер патента: US20160188470A1. Автор: FORREST Craig Stephen,KRUCKEMYER David A.. Владелец: . Дата публикации: 2016-06-30.

EVICTION OF A CACHE LINE BASED ON A MODIFICATION OF A SECTOR OF THE CACHE LINE

Номер патента: US20200278931A1. Автор: Bavishi Dhawal,Walker Robert M.. Владелец: . Дата публикации: 2020-09-03.

Method and system for removal of a cache agent

Номер патента: US09460013B2. Автор: Ali Vahidsafa,Venkatram Krishnaswamy,Thirumalai Swamy Suresh,David Richard Smentek. Владелец: Oracle International Corp. Дата публикации: 2016-10-04.

Accessing a Cache Based on an Address Translation Buffer Result

Номер патента: US20240193097A1. Автор: John Kalamatianos,Jagadish B. Kotra. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-06-13.

Power reduction using unmodified information in evicted cache lines

Номер патента: US20130019064A1. Автор: Mahesh K. Kumashikar,Ashok Jagannathan. Владелец: Intel Corp. Дата публикации: 2013-01-17.

Method and apparatus for handling non-temporal memory accesses in a cache

Номер патента: WO2006053334A1. Автор: Sailesh Kottapalli. Владелец: Intel Corporation. Дата публикации: 2006-05-18.

Data processing apparatus with a cache memory and method of using such an apparatus

Номер патента: US20020049889A1. Автор: Jan Hoogerbrugge,Paul Stravers. Владелец: Individual. Дата публикации: 2002-04-25.

Block update for flash memory utilizing a cache page and cache block

Номер патента: US8209487B2. Автор: Tsai-Cheng Lin. Владелец: Silicon Motion Inc. Дата публикации: 2012-06-26.

DEVICE AND METHODS FOR COMPRESSING A CACHE LINE

Номер патента: FR2834574B1. Автор: Wayne Dervon Kever. Владелец: Hewlett Packard Co. Дата публикации: 2005-12-30.

Method, system and apparatus for identifying a cache line

Номер патента: AU2010201718A1. Автор: David Charles Ross. Владелец: Canon Inc. Дата публикации: 2011-11-17.

Representing a cache line bit pattern via meta signaling

Номер патента: US20150186282A1. Автор: Joydeep Ray,Christopher E. Cox,Saher Abu Rahme. Владелец: Intel Corp. Дата публикации: 2015-07-02.

Tracking memory modifications at cache line granularity

Номер патента: US20240256449A1. Автор: David Boles. Владелец: Micron Technology Inc. Дата публикации: 2024-08-01.

Tracking memory modifications at cache line granularity

Номер патента: US11989126B2. Автор: David Boles. Владелец: Micron Technology Inc. Дата публикации: 2024-05-21.

Tracking memory modifications at cache line granularity

Номер патента: US20230367712A1. Автор: David Boles. Владелец: Micron Technology Inc. Дата публикации: 2023-11-16.

System and method for maintaining solvency within a cache

Номер патента: US09549037B2. Автор: Phillip E. Krueger,Christopher August Shaffer. Владелец: Dell Products LP. Дата публикации: 2017-01-17.

Atomic operations and histogram operations in a cache pipeline

Номер патента: US12141079B2. Автор: Timothy David Anderson,Naveen Bhoria,Pete Michael Hippleheuser. Владелец: Texas Instruments Inc. Дата публикации: 2024-11-12.

A cache structure with parity-protected clean data and ecc-protected dirty data

Номер патента: WO2015080870A1. Автор: Jungwon Suh,Xiangyu Dong. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2015-06-04.

Methods and apparatus for direct cache-line access to attached storage with cache

Номер патента: US09672148B1. Автор: Adrian Michaud,Roy E. Clark. Владелец: EMC IP Holding Co LLC. Дата публикации: 2017-06-06.

Configuring cache policies for a cache based on combined cache policy testing

Номер патента: EP4172789A4. Автор: John Kelley,Paul MOYER. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-07-24.

MAINTAINING CACHE CONSISTENCY IN A CACHE FOR CACHE EVICTION POLICIES SUPPORTING DEPENDENCIES

Номер патента: US20140304476A1. Автор: BACHAR Yariv,LEVY Asaf,KUVENT Aviv,Muradov Konstantin. Владелец: . Дата публикации: 2014-10-09.

Cryptographic cache lines for a trusted execution environment

Номер патента: US09904805B2. Автор: Francis X. McKeen,Siddhartha Chhabra,Saeedeh Komijani,Carlos V. Rozas,Tamara S. Lehman. Владелец: Intel Corp. Дата публикации: 2018-02-27.

Remote permissions provisioning for storage in a cache and device therefor

Номер патента: US20120216002A1. Автор: William C. Moyer,Joseph C. Circello. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2012-08-23.

System and method for controlling access to content carried in a caching architecture

Номер патента: US7577754B2. Автор: Bradley R. Smith,J J Garcia-Luna-Aceves. Владелец: Adara Networks Inc. Дата публикации: 2009-08-18.

Energy-efficient dynamic dram cache sizing via selective refresh of a cache in a dram

Номер патента: US09990293B2. Автор: Yan Solihin. Владелец: EMPIRE TECHNOLOGY DEVELOPMENT LLC. Дата публикации: 2018-06-05.

Methods and systems for throttling writes to a caching device in response to read misses

Номер патента: US09665495B2. Автор: Umesh Maheshwari,Varun Mehta. Владелец: Nimble Storage Inc. Дата публикации: 2017-05-30.

Apparatus and method for determining a cache line in an n-way set associative cache

Номер патента: US20120173844A1. Автор: Deepak Lala,Maghawan Punde. Владелец: LSI Corp. Дата публикации: 2012-07-05.

Handling cache miss in an instruction crossing a cache line boundary

Номер патента: IL187464A0. Автор: . Владелец: Qualcomm Inc. Дата публикации: 2008-03-20.

Apparatus and method for allocation and initialization of a cache line

Номер патента: TW200415514A. Автор: Rodney E Hooker. Владелец: IP First LLC. Дата публикации: 2004-08-16.

Replicating test case data into a cache with non-naturally aligned data boundaries

Номер патента: US09959183B2. Автор: Shakti Kapoor,Manoj Dusanapudi. Владелец: International Business Machines Corp. Дата публикации: 2018-05-01.

Replicating test case data into a cache with non-naturally aligned data boundaries

Номер патента: US09959182B2. Автор: Shakti Kapoor,Manoj Dusanapudi. Владелец: International Business Machines Corp. Дата публикации: 2018-05-01.

A cache mechanism

Номер патента: WO2005091147A1. Автор: Youfeng Wu,John Shen,Bryan Black,Ryan Rakvic. Владелец: Intel Corporation. Дата публикации: 2005-09-29.

System and method for cache coherency in a cache with different cache location lengths

Номер патента: TWI298457B. Автор: Christopher Hughes,Yen Kuang Chen,Tuck, Iii. Владелец: Intel Corp. Дата публикации: 2008-07-01.

System and method for a cache in a multi-core processor

Номер патента: US09734064B2. Автор: Martin Vorbach. Владелец: HYPERION CORE Inc. Дата публикации: 2017-08-15.

Representing a cache line bit pattern via meta signaling

Номер патента: US20200057718A1. Автор: Joydeep Ray,Christopher E. Cox,Saher Abu Rahme. Владелец: Intel Corp. Дата публикации: 2020-02-20.

REPRESENTING A CACHE LINE BIT PATTERN VIA META SIGNALING

Номер патента: US20170103019A1. Автор: Ray Joydeep,COX Christopher E.,RAHME Saher Abu. Владелец: . Дата публикации: 2017-04-13.

REPRESENTING A CACHE LINE BIT PATTERN VIA META SIGNALING

Номер патента: US20150186282A1. Автор: Ray Joydeep,COX Christopher E.,RAHME Saher Abu. Владелец: . Дата публикации: 2015-07-02.

Method and system for implementing a dynamic array data structure in a cache line

Номер патента: DE112014003226T5. Автор: Burkhard Steinmacher-Burow. Владелец: International Business Machines Corp. Дата публикации: 2016-04-28.

Writing store data of multiple store operations into a cache line in a single cycle

Номер патента: US11520704B1. Автор: Bryan Lloyd,Robert A. Cordes. Владелец: International Business Machines Corp. Дата публикации: 2022-12-06.

Method and system to achieve zero cycle penalty for access crossing a cache line

Номер патента: EP1031086A1. Автор: Venkat Mattela,Muhammad Afsar. Владелец: SIEMENS AG. Дата публикации: 2000-08-30.

Method and system for implementing a bit array in a cache line

Номер патента: GB201312446D0. Автор: . Владелец: International Business Machines Corp. Дата публикации: 2013-08-28.

Method and system for implementing a bit array in a cache line

Номер патента: GB201601479D0. Автор: . Владелец: International Business Machines Corp. Дата публикации: 2016-03-09.

Apparatus and method for allocation and initialization of a cache line

Номер патента: TWI220223B. Автор: Rodney E Hooker. Владелец: IP First LLC. Дата публикации: 2004-08-11.

Lock warning mechanism for a cache

Номер патента: US5029072A. Автор: William C. Moyer,Ralph McGarity,James G. Gay,Jesse R. Wilson. Владелец: Motorola Inc. Дата публикации: 1991-07-02.

Evicting data from a cache via a batch file

Номер патента: US20120054444A1. Автор: HAO WANG. Владелец: International Business Machines Corp. Дата публикации: 2012-03-01.

Method and apparatus for partial cache line sparing

Номер патента: US09910728B2. Автор: Rajat Agarwal,Debaleena Das,Brian S. Morris. Владелец: Intel Corp. Дата публикации: 2018-03-06.

Rotator circular buffer with entries to store divided bundles of instructions from each cache line for optimized instruction supply

Номер патента: US6539469B1. Автор: Jesse Pan. Владелец: Intel Corp. Дата публикации: 2003-03-25.

Devices transferring cache lines, including metadata on external links

Номер патента: US11880686B2. Автор: Robert James Safranek. Владелец: Ampere Computing LLC. Дата публикации: 2024-01-23.

Devices transferring cache lines, including metadata on external links

Номер патента: US20230409332A1. Автор: Robert James Safranek. Владелец: Ampere Computing LLC. Дата публикации: 2023-12-21.

Devices transferring cache lines, including metadata on external links

Номер патента: US20240134650A1. Автор: Robert James Safranek. Владелец: Ampere Computing LLC. Дата публикации: 2024-04-25.

Method and apparatus for partial cache line sparing

Номер патента: US20170185473A1. Автор: Rajat Agarwal,Debaleena Das,Brian S. Morris. Владелец: Intel Corp. Дата публикации: 2017-06-29.

Method and apparatus for partial cache line sparing

Номер патента: US20180196709A1. Автор: Rajat Agarwal,Debaleena Das,Brian S. Morris. Владелец: Intel Corp. Дата публикации: 2018-07-12.

Method and apparatus for partial cache line sparing

Номер патента: WO2017112269A1. Автор: Rajat Agarwal,Debaleena Das,Brian S. Morris. Владелец: Intel Corporation. Дата публикации: 2017-06-29.

Systems and methods for a cache-sensitive index using partial keys

Номер патента: US9613128B2. Автор: Michael Bentkofsky,Florent Guiliani. Владелец: Verisign Inc. Дата публикации: 2017-04-04.

Systems and methods for a cache-sensitive index using partial keys

Номер патента: US09613128B2. Автор: Michael Bentkofsky,Florent Guiliani. Владелец: Verisign Inc. Дата публикации: 2017-04-04.

System and method for secure loading data in a cache memory

Номер патента: US09563769B2. Автор: Patrick Servet,Didier Hunacek,Marco Macchetti. Владелец: Nagravision SA. Дата публикации: 2017-02-07.

A cache updating system and a method thereof

Номер патента: EP4035027A1. Автор: Emrah CETINER,Kaan ERDEMIR. Владелец: Loodos Bilisim Teknolojileri San Ve Tic Ltd Sti. Дата публикации: 2022-08-03.

A cache updating system and a method thereof

Номер патента: WO2021262118A1. Автор: Emrah CETINER,Kaan ERDEMIR. Владелец: Loodos Bilisim Teknolojileri San. Ve Tic. Ltd. Sti.. Дата публикации: 2021-12-30.

Locating cryptographic keys stored in a cache

Номер патента: US09430659B2. Автор: Joakim Tolfmans. Владелец: NetApp Inc. Дата публикации: 2016-08-30.

Method and device for protecting against fault attack(s) an electronic device using a cache memory

Номер патента: EP2877957A1. Автор: Laurent Gauteron,Karine Villegas. Владелец: GEMALTO SA. Дата публикации: 2015-06-03.

System and method for the synchronization of a file in a cache

Номер патента: US09594768B2. Автор: David Thomas,Scott Wells. Владелец: Open Text SA ULC. Дата публикации: 2017-03-14.

System and method for managing a cache hosted by a data processing system using a digital twin

Номер патента: US20240362010A1. Автор: Tomer Kushnir,Maxim Balin,Ofir Ezrielev. Владелец: Dell Products LP. Дата публикации: 2024-10-31.

Maintaining and using a cache of child-to-parent mappings in a content-addressable storage system

Номер патента: US09659023B2. Автор: Bertrand Serlet. Владелец: UpThere Inc. Дата публикации: 2017-05-23.

A cached processor.

Номер патента: GB2275119A. Автор: Llan Pardo,Yair Libman. Владелец: Motorola Inc. Дата публикации: 1994-08-17.

Locating cryptographic keys stored in a cache

Номер патента: US20150341170A1. Автор: Joakim Tolfmans. Владелец: NetApp Inc. Дата публикации: 2015-11-26.

Indication of updates to a cached version of a document

Номер патента: WO2020060634A1. Автор: Manish Kumar Shukla,Arturo GOICOCHEA. Владелец: Microsoft Technology Licensing, LLC. Дата публикации: 2020-03-26.

Populating a cache system based on privileges

Номер патента: US8321460B2. Автор: Terence Joseph MUNDAY. Владелец: Oracle International Corp. Дата публикации: 2012-11-27.

Method and device for protecting against fault attack(s) an electronic device using a cache memory

Номер патента: WO2014016218A1. Автор: Laurent Gauteron,Karine Villegas. Владелец: GEMALTO SA. Дата публикации: 2014-01-30.

Generation of application control blocks for an ims database using a cache memory

Номер патента: US20170272533A1. Автор: Gabriel Bartal,Miloslav Pekar,Vaclav Koudelka,Jiri Vandas. Владелец: CA Inc. Дата публикации: 2017-09-21.

System and method for saving data stored in a cache memory as an invisible file

Номер патента: US9471446B2. Автор: Yoshihisa Chujo. Владелец: Fujitsu Ltd. Дата публикации: 2016-10-18.

Method and arrangement for controlling requests to a shared electronic resource

Номер патента: US09891840B2. Автор: Tomas Henriksson,Darren Barnard. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2018-02-13.

Apparatus and methods for information transfer using a cached server

Номер патента: US7899886B2. Автор: Jun Li,Kumar Ramaswamy. Владелец: Thomson Licensing SAS. Дата публикации: 2011-03-01.

Electronic system for dynamically propagating data from a database to a cache

Номер патента: US11782927B2. Автор: Saurabh Arora. Владелец: Bank of America Corp. Дата публикации: 2023-10-10.

System for utilizing a cache effectively

Номер патента: US20160162223A1. Автор: Kei Tamagawa. Владелец: Canon Inc. Дата публикации: 2016-06-09.

System for utilizing a cache effectively

Номер патента: US9612780B2. Автор: Kei Tamagawa. Владелец: Canon Inc. Дата публикации: 2017-04-04.

Preventing read disturbance accumulation in a cache memory

Номер патента: US20200192752A1. Автор: Hossein Asadi,Elham Cheshmikhanikhanghah,Hamed Farbeh. Владелец: High Performance Data Storage Hpds. Дата публикации: 2020-06-18.

Preventing read disturbance accumulation in a cache memory

Номер патента: WO2020170224A1. Автор: Hossein Asadi,Elham Cheshmikhanikhanghah,Hamed Farbeh. Владелец: Hamed Farbeh. Дата публикации: 2020-08-27.

Preventing read disturbance accumulation in a cache memory

Номер патента: US11249841B2. Автор: Hossein Asadi,Elham Cheshmikhanikhanghah,Hamed Farbeh. Владелец: High Performance Data Storage. Дата публикации: 2022-02-15.

Method and system for testing a cache memory architecture

Номер патента: WO2013103877A1. Автор: William Judge YOHN. Владелец: UNISYS CORPORATION. Дата публикации: 2013-07-11.

Method, apparatus and system for rendering using a cache

Номер патента: WO2005088536A1. Автор: Ronald N. Perry,Sarah F. Frisken. Владелец: MITSUBISHI DENKI KABUSHIKI KAISHA. Дата публикации: 2005-09-22.

Layering A Line with Multiple Layers for Rendering a Soft Brushstroke

Номер патента: US20130342560A1. Автор: Pushkar Prakas Joshi. Владелец: MOTOROLA MOBILITY LLC. Дата публикации: 2013-12-26.

RECORDING A TRACE OF CODE EXECUTION USING RESERVED CACHE LINES IN A CACHE

Номер патента: US20200081820A1. Автор: MOLA Jordi. Владелец: . Дата публикации: 2020-03-12.

Recording a trace of code execution using reserved cache lines in a cache

Номер патента: US11194696B2. Автор: Jordi Mola. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2021-12-07.

Replicating test case data into a cache and cache inhibited memory

Номер патента: US20180019021A1. Автор: Shakti Kapoor,Manoj Dusanapudi. Владелец: International Business Machines Corp. Дата публикации: 2018-01-18.

Methods and systems for implementing a cache model in a prefetching system

Номер патента: US09460229B2. Автор: Peter Lepeska,William B. Sebastian. Владелец: Viasat Inc. Дата публикации: 2016-10-04.

Methods and systems for implementing a cache model in a prefetching system

Номер патента: US20090100228A1. Автор: Peter Lepeska,William B. Sebastian. Владелец: Viasat Inc. Дата публикации: 2009-04-16.

Method and apparatus for improving CAM learn throughput using a cache

Номер патента: US09559987B1. Автор: Marc A. Schaub,Venkata Rangavajjhala. Владелец: Tellabs Operations Inc. Дата публикации: 2017-01-31.

A cache static RAM having a test circuit therein

Номер патента: GB2305507B. Автор: Jin Kook Choi. Владелец: Hyundai Electronics Industries Co Ltd. Дата публикации: 2000-03-15.

System and method for performing speech synthesis with a cache of phoneme sequences

Номер патента: US20090043585A1. Автор: Alistair D. Conkie. Владелец: AT&T Corp. Дата публикации: 2009-02-12.

System and method for performing speech synthesis with a cache of phoneme sequences

Номер патента: US8214217B2. Автор: Alistair D. Conkie. Владелец: AT&T Intellectual Property II LP. Дата публикации: 2012-07-03.

System and method for performing speech synthesis with a cache of phoneme sequences

Номер патента: US20120010877A1. Автор: Alistair D. Conkie. Владелец: AT&T Intellectual Property II LP. Дата публикации: 2012-01-12.

Selective tile download using a cache of transmitter parameters

Номер патента: WO2017019342A1. Автор: Gengsheng Zhang,Sundar Raman,Weihua Gao. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2017-02-02.

Compact solid-state variable optical delay line with a large continuous tuning range

Номер патента: US20050031260A1. Автор: Christi Madsen. Владелец: Lucent Technologies Inc. Дата публикации: 2005-02-10.

Variable optical delay line with a large continuous tuning range

Номер патента: US7212695B2. Автор: Christi Kay Madsen,Jane D. LeGrange,Albin Lloyd Kasper. Владелец: Lucent Technologies Inc. Дата публикации: 2007-05-01.

Precision measuring gauge having sonic delay line with free-standing mode converter armature

Номер патента: US4803427A. Автор: Roy G. Mason,Leif Andreasen. Владелец: Amcon Inc. Дата публикации: 1989-02-07.

Luminaire assembly with suspension point over center of mass that is not vertically in-line with major axis of shade

Номер патента: WO2015123765A1. Автор: Matthew Kennedy. Владелец: Matthew Kennedy. Дата публикации: 2015-08-27.

Structure and fabrication method of flat panel display comprising address line with mending layer

Номер патента: US20020030184A1. Автор: Biing-Seng Wu. Владелец: Chi Mei Optoelectronics Corp. Дата публикации: 2002-03-14.

Apparatuses and methods for repairing mutliple bit lines with a same column select value

Номер патента: US20240029781A1. Автор: John F. Schreck,Jason M. Johnson. Владелец: Micron Technology Inc. Дата публикации: 2024-01-25.

Method for adapting the behavior of a cache, and corresponding cache

Номер патента: EP3014834A1. Автор: Remi Houdaille,Stephane Gouache,Charline Taibi. Владелец: Thomson Licensing SAS. Дата публикации: 2016-05-04.

Method for adapting the behavior of a cache, and corresponding cache

Номер патента: WO2014206742A1. Автор: Remi Houdaille,Stephane Gouache,Charline Taibi. Владелец: THOMSON LICENSING. Дата публикации: 2014-12-31.

Secure resource name resolution using a cache

Номер патента: WO2010017023A3. Автор: Rob M. Trace,Libby Meren. Владелец: MICROSOFT CORPORATION. Дата публикации: 2010-04-01.

Secure resource name resolution using a cache

Номер патента: EP2310950A2. Автор: Rob M. Trace,Libby Meren. Владелец: Microsoft Corp. Дата публикации: 2011-04-20.

Secure resource name resolution using a cache

Номер патента: US09813337B2. Автор: Rob M. Trace,Libby Meren. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2017-11-07.

Secure resource name resolution using a cache

Номер патента: WO2010017023A2. Автор: Rob M. Trace,Libby Meren. Владелец: MICROSOFT CORPORATION. Дата публикации: 2010-02-11.

System and method for populating a cache using behavioral adaptive policies

Номер патента: US09426247B2. Автор: Joaquin J. Aviles,Mark U. Cree,Gregory A. Dahl. Владелец: NetApp Inc. Дата публикации: 2016-08-23.

Method for delegating the delivery of content items to a cache server

Номер патента: US20230224378A1. Автор: Gael Fromentoux,Frederic Fieau,Emile Stephan. Владелец: ORANGE SA. Дата публикации: 2023-07-13.

Method and system for providing a cache guide

Номер патента: WO2004023785A3. Автор: Ting Wang,Robert Eugene Trzybinski,Terry Wayne Lockridge. Владелец: Terry Wayne Lockridge. Дата публикации: 2004-07-15.

Providing information to a core network relating to a cache in an access network

Номер патента: EP2697990A1. Автор: Lars Westberg,Hans Eriksson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2014-02-19.

System and method for domain name registration using a cache

Номер патента: US20180287991A1. Автор: James Gould,Raja Chawat,Anjaneyulu Sadineni,Sunil Mundluri. Владелец: Verisign Inc. Дата публикации: 2018-10-04.

Providing information to a core network relating to a cache in an access network

Номер патента: US9787796B2. Автор: Lars Westberg,Hans Eriksson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2017-10-10.

Providing information to a core network relating to a cache in an access network

Номер патента: US20160248878A1. Автор: Lars Westberg,Hans Eriksson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2016-08-25.

Method and system for providing a cache guide

Номер патента: EP1540936A2. Автор: Ting Wang,Robert Eugene Trzybinski,Terry Wayne Lockridge. Владелец: Thomson Licensing SAS. Дата публикации: 2005-06-15.

Providing information to a core network relating to a cache in an access network

Номер патента: US9357581B2. Автор: Lars Westberg,Hans Eriksson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2016-05-31.

Providing information to a core network relating to a cache in an access network

Номер патента: US20170366640A1. Автор: Lars Westberg,Hans Eriksson. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2017-12-21.

System and method for domain name registration using a cache

Номер патента: US20220377049A1. Автор: James Gould,Raja Chawat,Anjaneyulu Sadineni,Sunil Mundluri. Владелец: Verisign Inc. Дата публикации: 2022-11-24.

System and method for domain name registration using a cache

Номер патента: EP3383000A3. Автор: James Gould,Raja Chawat,Anjaneyulu Sadineni,Sunil Mundluri. Владелец: Verisign Inc. Дата публикации: 2018-11-28.

Control Apparatus Applying Arbitration To Plurality Of Received Control Requests

Номер патента: US20140005890A1. Автор: Hideaki Tanaka. Владелец: Denso Corp. Дата публикации: 2014-01-02.

Method for controlling access to content implemented by a cache server

Номер патента: US20230247110A1. Автор: Gael Fromentoux,Frederic Fieau,Emile Stephan. Владелец: ORANGE SA. Дата публикации: 2023-08-03.

Set of parts for mounting window lining and method of window lining with its application

Номер патента: RU2599391C2. Автор: Андерс Кель Бюлов. Владелец: Вкр Холдинг А/С. Дата публикации: 2016-10-10.

Fluid transfer line with locking modules

Номер патента: RU2551826C2. Автор: Себастьян ЭЙКЕМ. Владелец: Ксб С.А.С.. Дата публикации: 2015-05-27.

A modular roving frame for a spinning line with at least one spinning frame

Номер патента: WO2024157099A1. Автор: Rosario Assenza,Massimo Galli,Luca Soliani. Владелец: MARZOLI MACHINES TEXTILE S.r.l.. Дата публикации: 2024-08-02.

Automatic packaging of articles: container lined with a top and bottom web of plastics material

Номер патента: NZ215441A. Автор: Fuller A T Baden,A N Jones,A N Ferrar. Владелец: Bunzl Flexpack Ltd. Дата публикации: 1987-07-31.

Differential mode transmission lines with weak coupling structure

Номер патента: US20130049878A1. Автор: Che-Ming Hsu,Guang-Hwa Shiue. Владелец: CHUNG YUAN CHRISTIAN UNIVERSITY. Дата публикации: 2013-02-28.

Apparatus and method for tapping a valve of a host pipe lined with a liner

Номер патента: CA3199226A1. Автор: Vadim Kosseniouk,Shaun Mckaigue. Владелец: Fer Pal Construction Ltd. Дата публикации: 2023-11-06.

Jumper lines with pumps

Номер патента: AU2022426698A1. Автор: Douglas A. SAHM. Владелец: TPE Midstream LLC. Дата публикации: 2024-07-11.

Method for top sealing a cardboard tray lined with a plastic foil and cardboard tray therefor

Номер патента: AU2021208295B2. Автор: Ronald Zwaga. Владелец: PACKABLE BV. Дата публикации: 2023-11-23.

Jumper lines with pumps

Номер патента: CA3242668A1. Автор: Douglas A. SAHM. Владелец: TPE Midstream LLC. Дата публикации: 2023-07-06.

Method of manufacturing memory device having word lines with improved resistance

Номер патента: US20240276701A1. Автор: Jung-Yu Wu. Владелец: Nanya Technology Corp. Дата публикации: 2024-08-15.

Jumper lines with pumps

Номер патента: WO2023129662A1. Автор: Douglas A. SAHM. Владелец: TPE Midstream LLC. Дата публикации: 2023-07-06.

Section of pipe lined with resin mortar and corresponding method

Номер патента: RU2546160C2. Автор: Виктория ЛАЖ,Янн МОННЭН. Владелец: Сэн-Гобэн Пам. Дата публикации: 2015-04-10.

High Density Skip Layer Transmission Line with Plated Slot

Номер патента: US20220217835A1. Автор: Carlos Mariscal. Владелец: Intel Corp. Дата публикации: 2022-07-07.

On-chip dual-mode transmission line with spoof surface plasmon based on balun

Номер патента: US20240258672A1. Автор: Kai Lu,Jiemin Wu,Chenchen LI,Tiejun CUI,Di BAO. Владелец: SOUTHEAST UNIVERSITY. Дата публикации: 2024-08-01.

Suspended transmission line with embedded signal channeling device

Номер патента: US20020180557A1. Автор: James Sherman,Elvin Chou. Владелец: Raytheon Co. Дата публикации: 2002-12-05.

Conductive lines with reduced pitch

Номер патента: WO2002054493A1. Автор: Gerhard Mueller,Young-Jin Park. Владелец: Infineon Technologies North America Corp.. Дата публикации: 2002-07-11.

Heatable media line having at least one media line with two connector ends

Номер патента: US09927056B2. Автор: Otfried Schwarzkopf,Tobias Etscheid. Владелец: VOSS Automotive GmbH. Дата публикации: 2018-03-27.

Improved gypsum board lined with mats

Номер патента: RU2363822C2. Автор: Брайан Г. РЭНДАЛЛ,Расселл С. СМИТ. Владелец: Джи-Пи Джипсум Корпорейшн. Дата публикации: 2009-08-10.

Polyester film coated in-line with an silane

Номер патента: US4954396A. Автор: David Rudd,Sandra W. Rice,Howard W. Swofford,Grover L. Farrar. Владелец: Hoechst Celanese Corp. Дата публикации: 1990-09-04.

Delay line with low reflection attenuation for transit-time tubes

Номер патента: US3924151A. Автор: Franz Gross. Владелец: SIEMENS AG. Дата публикации: 1975-12-02.

Method for preparing fine metal lines with high aspect ratio

Номер патента: US11837499B2. Автор: Chih-Wei Huang. Владелец: Nanya Technology Corp. Дата публикации: 2023-12-05.

Method for preparing fine metal lines with high aspect ratio

Номер патента: US20240038585A1. Автор: Chih-Wei Huang. Владелец: Nanya Technology Corp. Дата публикации: 2024-02-01.

METHOD OF GENERATING iPSC LINES WITH TOTIPOTENT PROPERTIES

Номер патента: WO2023194618A1. Автор: Dmitry Bulavin,Bogdan GRIGORASH. Владелец: Université Cote D'azur. Дата публикации: 2023-10-12.

Apparatus and method for tapping a valve of a host pipe lined with a liner

Номер патента: US20230358354A1. Автор: Vadim Kosseniouk,Shaun Mckaigue. Владелец: Fer Pal Construction Ltd. Дата публикации: 2023-11-09.

Fishing lines with structure "core-shell" comprising short fibers

Номер патента: RU2485227C2. Автор: Сигеру НАКАНИСИ. Владелец: Уай. Джи. Кей КО., ЛТД.. Дата публикации: 2013-06-20.

Collecting line with a plurality of branch-lines

Номер патента: CA1136939A. Автор: Siegfried Biernath. Владелец: Kloeckner Humboldt Deutz AG. Дата публикации: 1982-12-07.

Gas-insulated transmission line with closed particle trap

Номер патента: CA1093650A. Автор: Philip C. Bolin. Владелец: Westinghouse Electric Corp. Дата публикации: 1981-01-13.

Memory device having word line with improved adhesion between work function member and conductive layer

Номер патента: US11937420B2. Автор: Yueh Hsu,Wei-Tong Chen. Владелец: Nanya Technology Corp. Дата публикации: 2024-03-19.

Memory device having word lines with improved resistance

Номер патента: US20230197570A1. Автор: Jung-Yu Wu. Владелец: Nanya Technology Corp. Дата публикации: 2023-06-22.

Flexible fluid delivery line with adjustable end fitting retention bracket

Номер патента: WO2009086386A1. Автор: Frank Parker. Владелец: Frank Parker. Дата публикации: 2009-07-09.

Memory device having word lines with improved resistance

Номер патента: US11901267B2. Автор: Jung-Yu Wu. Владелец: Nanya Technology Corp. Дата публикации: 2024-02-13.

Pulp molded product line with roll forming function

Номер патента: US20230228039A1. Автор: Kai Wang,Junhui Hu,Gang CEN,Yaohua Pan,Qingjun HU. Владелец: Shurcon Manufacturing (zhejiang) Co Ltd. Дата публикации: 2023-07-20.

Wall lining with attachment means

Номер патента: CA1101734A. Автор: Robert B. Winsor. Владелец: Iec Holden Ltd. Дата публикации: 1981-05-26.

Fiber optical communication line with shut off control

Номер патента: US5355250A. Автор: Giorgio Grasso,Aldo Righetti,Mario Tamburello. Владелец: Pirelli Cavi SpA. Дата публикации: 1994-10-11.

Apparatus and method for virtual private telephone line with automatic ring down

Номер патента: US5577113A. Автор: Paul M. Bray,Douglas R. Cardy,Charles P. Shelton. Владелец: DSC Communications Corp. Дата публикации: 1996-11-19.

Telpher line with contactless energy and data transmission

Номер патента: CA2459978A1. Автор: Norbert Futschek. Владелец: LJU Industrieelektronik GmbH. Дата публикации: 2003-04-03.

Suspended transmission line with embedded amplifier

Номер патента: US6518844B1. Автор: James R. Sherman,Ofira M. Von Stein. Владелец: Raytheon Co. Дата публикации: 2003-02-11.

Transmission lines with slotted shield

Номер патента: US20240154286A1. Автор: Bo Yu,Bo PAN,Xuanyi Dong. Владелец: Skyworks Solutions Inc. Дата публикации: 2024-05-09.

Overhead power distribution line with lightning protection

Номер патента: CA3080416A1. Автор: JIANG FANG,Bin Ma,Qing Huang,Jie Yu,Dequan Li. Владелец: Jiangsu Shemar Electric Co Ltd. Дата публикации: 2019-05-09.

Cell line with METTL3 gene knocked out, its construction method and interference vector

Номер патента: US20220010272A1. Автор: Jing Zhao,Yizhen WANG,Xin Zong. Владелец: Zhejiang University ZJU. Дата публикации: 2022-01-13.

Fishing line with a reinforced leader

Номер патента: US4514927A. Автор: Hiromu Fukemoto. Владелец: Individual. Дата публикации: 1985-05-07.

Cell line with METTL3 gene knocked out, its construction method and interference vector

Номер патента: US11339370B2. Автор: Jing Zhao,Yizhen WANG,Xin Zong. Владелец: Zhejiang University ZJU. Дата публикации: 2022-05-24.

Methods for establishing a connection to a server with a cached certificate and devices thereof

Номер патента: WO2024137079A1. Автор: LIANG Cheng,Saxon Amdahl,Neha Kochar. Владелец: F5, Inc.. Дата публикации: 2024-06-27.

Method of delegating the delivery of content to a cache server

Номер патента: FR3110801A1. Автор: Gael Fromentoux,Frederic Fieau,Emile Stephan. Владелец: ORANGE SA. Дата публикации: 2021-11-26.

Setting harq timing for pdsch with pending pdsch-to-harq-timing-indicator

Номер патента: CA3137409C. Автор: Johan Rune,Sorour Falahati,Reem Karaki,Yuhang Liu. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-06-11.

Setting HARQ timing for PDSCH with pending PDSCH-to-HARQ-timing-indicator

Номер патента: US12004185B2. Автор: Johan Rune,Sorour Falahati,Reem Karaki,Yuhang Liu. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-06-04.

Optimized multicast forwarding with a cache

Номер патента: EP3641247A1. Автор: Babu SINGARAYAN,Sharmila Koppula,Sunanda L. Kommula,Sri Karthik Goud GADELA. Владелец: Juniper Networks Inc. Дата публикации: 2020-04-22.

Platform-as-a-service with proxy-controlled request routing

Номер патента: US09736259B2. Автор: Thomas Dacre Drapeau,James M. Long, III,Travis D. Terry. Владелец: iHeartMedia Management Services Inc. Дата публикации: 2017-08-15.

Carrier system for overhead high voltage power lines with a triangular arrangement of wires

Номер патента: SK6589Y1. Автор: Frantisek Kadlec. Владелец: Energetika Servis S R O. Дата публикации: 2013-11-04.

Assembly on an apparatus for hauling in and winding up a fishing line with attached snells

Номер патента: CA1189059A. Автор: Jýrgen Jýrgensen-Dahl. Владелец: JOERGENSEN DAHL JOERGEN. Дата публикации: 1985-06-18.

Nasal cannula assembly having a gas sampling line with a tip, tube and clip

Номер патента: CA194592S. Автор: . Владелец: Fisher and Paykel Healthcare Ltd. Дата публикации: 2020-12-11.

Multiple section electric power line with single fluid cooling station

Номер патента: CA1133077A. Автор: Giuseppe Bianchi. Владелец: Cavi Pirelli SpA. Дата публикации: 1982-10-05.

LOCKING A CACHE LINE FOR WRITE OPERATIONS ON A BUS

Номер патента: US20120084514A1. Автор: . Владелец: INTERNATIONAL BUSINESS MACHINES CORPORATION. Дата публикации: 2012-04-05.