• Главная
  • Computer memory systems employing localized generation of global bit line (gbl) clock signal to reduce clock signal read path divergenge for improved signal tracking, and related methods

Computer memory systems employing localized generation of global bit line (gbl) clock signal to reduce clock signal read path divergenge for improved signal tracking, and related methods

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Memory device, a memory system and an operating method of the memory device

Номер патента: US12073914B2. Автор: Kyungryun Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-08-27.

Memory device, a memory system and an operating method of the memory device

Номер патента: EP4123648A1. Автор: Kyungryun Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2023-01-25.

Multi-frequency synchronizing clock signal generator

Номер патента: US6914852B2. Автор: Joo S. Choi. Владелец: Micron Technology Inc. Дата публикации: 2005-07-05.

Semiconductor device outputting read data in synchronization with clock signal

Номер патента: US9135979B2. Автор: Yuki Nakamura,Takuyo Kodama. Владелец: PS4 Luxco SARL. Дата публикации: 2015-09-15.

Apparatuses and methods for generating clock signals

Номер патента: US20240038289A1. Автор: Hiroki Takahashi,Yoshinori Matsui,Shunichi Saito,Osamu Nagashima,Keun Soo Song. Владелец: Micron Technology Inc. Дата публикации: 2024-02-01.

Latency optimized resynchronization solution for ddr/ddr2 sdram read path

Номер патента: WO2007125519A3. Автор: Jan Vink. Владелец: Jan Vink. Дата публикации: 2008-01-10.

Semiconductor memory devices, methods of operating semiconductor memory devices and memory systems

Номер патента: US20180158494A1. Автор: Min-Sang Park. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-06-07.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US8374044B2. Автор: Seiji Narui. Владелец: Elpida Memory Inc. Дата публикации: 2013-02-12.

Semiconductor memory devices having hierarchical bit-line structures

Номер патента: US20100124135A1. Автор: Jin-Young Kim,Ki-whan Song. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2010-05-20.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US20130301370A1. Автор: Seiji Narui. Владелец: PS4 Luxco SARL. Дата публикации: 2013-11-14.

Self-feedback control pipeline architecture for memory read path applications

Номер патента: US20090175101A1. Автор: Jeng-Tzong Shih,Ming Hung Wang. Владелец: Etron Technology Inc. Дата публикации: 2009-07-09.

Self-feedback control pipeline architecture for memory read path applications

Номер патента: US7796463B2. Автор: Jeng-Tzong Shih,Ming Hung Wang. Владелец: Etron Technology Inc. Дата публикации: 2010-09-14.

Self-feedback control pipeline architecture for memory read path applications

Номер патента: US20080285363A1. Автор: Jeng-Tzong Shih,Ming Hung Wang. Владелец: Etron Technology Inc. Дата публикации: 2008-11-20.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US20130058180A1. Автор: Seiji Narui. Владелец: Elpida Memory Inc. Дата публикации: 2013-03-07.

Circuit for generating a clock signal to separate bit lines in a semiconductor memory device

Номер патента: US5402378A. Автор: Yong-Sik Seok,Kyung-Youl Min. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1995-03-28.

Synchronous type semiconductor memory system with less power consumption

Номер патента: US6240048B1. Автор: Yasushi Matsubara. Владелец: NEC Corp. Дата публикации: 2001-05-29.

Semiconductor device and memory system

Номер патента: US20220059155A1. Автор: Youngdon CHOI,Junghwan Choi,Jindo BYUN,Yonghoon Son,Hyeokjun CHOI. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2022-02-24.

Compute in memory system

Номер патента: US12073869B2. Автор: Mahmut Sinangil. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-08-27.

Memory device and memory system having the same

Номер патента: US09928917B2. Автор: Hyun-Jin Shin,Ho Young SHIN. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-03-27.

Compute in memory system

Номер патента: US20210158854A1. Автор: Mahmut Sinangil. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2021-05-27.

Clock signal processing circuit, semiconductor apparatus, and semiconductor system

Номер патента: US20220328081A1. Автор: Gi Moon HONG. Владелец: SK hynix Inc. Дата публикации: 2022-10-13.

Nonvolatile memory devices and memory systems

Номер патента: US20190074048A1. Автор: Hee-Won Lee,Dong-Hun Kwak,Jun-Ho SEO,Hee-Woong Kang. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2019-03-07.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US20120300529A1. Автор: Seiji Narui. Владелец: Elpida Memory Inc. Дата публикации: 2012-11-29.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US8773884B2. Автор: Seiji Narui. Владелец: Longitude Semiconductor SARL. Дата публикации: 2014-07-08.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US20140104919A1. Автор: Seiji Narui. Владелец: Longitude Semiconductor SARL. Дата публикации: 2014-04-17.

Semiconductor device having hierarchically structured bit lines and system including the same

Номер патента: US20130294135A1. Автор: Seiji Narui. Владелец: PS5 Luxco SARL. Дата публикации: 2013-11-07.

Bit line pre-charge circuit and method

Номер патента: US20230053795A1. Автор: Cheng Lee,Yu-Hao Hsu,Hau-Tai Shieh,Che-Ju Yeh. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-02-23.

Techniques and devices to reduce bus cross talk for memory systems

Номер патента: US20240321340A1. Автор: Martin Brox,Natalija Jovanovic,Milena Tsvetkova Ivanov. Владелец: Micron Technology Inc. Дата публикации: 2024-09-26.

Techniques and devices to reduce bus cross talk for memory systems

Номер патента: WO2024205813A1. Автор: Martin Brox,Natalija Jovanovic,Milena Tsvetkova Ivanov. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2024-10-03.

Bit line control circuit for semiconductor memory device

Номер патента: US20070070706A1. Автор: Khil-Ohk Kang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-03-29.

Replica bit-line control circuit

Номер патента: US09886206B1. Автор: Pengjun WANG,Huihong ZHANG,Daohui GONG,Keji ZHOU. Владелец: Ningbo University. Дата публикации: 2018-02-06.

Semiconductor storage device and test method thereof using a common bit line

Номер патента: US09697911B2. Автор: Makoto Yabuuchi. Владелец: Renesas Electronics Corp. Дата публикации: 2017-07-04.

Semiconductor storage device and test method thereof using a common bit line

Номер патента: US09508419B2. Автор: Makoto Yabuuchi. Владелец: Renesas Electronics Corp. Дата публикации: 2016-11-29.

Dynamic semiconductor memory device and memory system having the same

Номер патента: US20200176052A1. Автор: Kwang Hyun Kim,Chul Hwan Choo. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2020-06-04.

Compute memory

Номер патента: US09697877B2. Автор: MinGu Kang,Min-Sun Keel,Naresh Shanbhag. Владелец: University of Illinois. Дата публикации: 2017-07-04.

Memory device with hierarchy bit line

Номер патента: US20070201271A1. Автор: Hee Kang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2007-08-30.

Semiconductor memory device having segmented cell bit line

Номер патента: EP4326023A2. Автор: Sang-Yun Kim,Younghun Seo,Juwon LIM. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-02-21.

Semiconductor memory device having segmented cell bit line

Номер патента: EP4326023A3. Автор: Sang-Yun Kim,Younghun Seo,Juwon LIM. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-06-05.

Bias-controlled bit-line sensing scheme for edram

Номер патента: US20190228812A1. Автор: Abraham Mathews,Donald W. Plass. Владелец: International Business Machines Corp. Дата публикации: 2019-07-25.

Semiconductor device having hierarchically structured bit lines

Номер патента: US9236149B2. Автор: Noriaki Mochida. Владелец: PS4 Luxco SARL. Дата публикации: 2016-01-12.

Semiconductor Device Having Hierarchically Structured Bit Lines

Номер патента: US20160125961A1. Автор: Noriaki Mochida. Владелец: Longitude Semiconductor SARL. Дата публикации: 2016-05-05.

Semiconductor device having hierarchically structured bit lines

Номер патента: US09666306B2. Автор: Noriaki Mochida. Владелец: Longitude Semiconductor SARL. Дата публикации: 2017-05-30.

Semiconductor memory device with column to be selected by bit line selection signal

Номер патента: US20060171226A1. Автор: Daisuke Kato,Yasuyuki Kajitani,Mariko Kaku. Владелец: Individual. Дата публикации: 2006-08-03.

Synchronous DRAM cache using write signal to determine single or burst write

Номер патента: US5953739A. Автор: Mirmajid Seyyedy,Paul S. Zagar. Владелец: Micron Technology Inc. Дата публикации: 1999-09-14.

Semiconductor device having hierarchical bit line structure

Номер патента: US8964439B2. Автор: Kyoichi Nagata. Владелец: PS4 Luxco SARL. Дата публикации: 2015-02-24.

Semiconductor device having hierarchical bit line structure

Номер патента: US20130215698A1. Автор: Kyoichi Nagata. Владелец: Elpida Memory Inc. Дата публикации: 2013-08-22.

Computer memory interface apparatus

Номер патента: CA1087753A. Автор: Robert B. Johnson,Chester M. Nibby, Jr.,Paul S. Feldman. Владелец: Honeywell Information Systems Inc. Дата публикации: 1980-10-14.

Dynamic Random Access Memory System Including Single-Ended Sense Amplifiers And Methods For Operating Same

Номер патента: US20240221823A1. Автор: Richard S. Roy. Владелец: Atomera Inc. Дата публикации: 2024-07-04.

Dynamic random access memory system including single-ended sense amplifiers and methods for operating same

Номер патента: WO2024145620A3. Автор: RICHARD ROY. Владелец: Atomera Incorporated. Дата публикации: 2024-08-02.

Dynamic random access memory system including single-ended sense amplifiers and methods for operating same

Номер патента: WO2024145620A2. Автор: RICHARD ROY. Владелец: Atomera Incorporated. Дата публикации: 2024-07-04.

Dynamic random access memory system including single-ended sense amplifiers and methods for operating same

Номер патента: WO2024145620A4. Автор: RICHARD ROY. Владелец: Atomera Incorporated. Дата публикации: 2024-09-26.

Memory system

Номер патента: US20020167856A1. Автор: Toshio Sunaga. Владелец: International Business Machines Corp. Дата публикации: 2002-11-14.

Bit-line sense amplifier, semiconductor memory device and memory system including the same

Номер патента: US09449670B2. Автор: Jung-Bae Lee,Hyung-Sik You. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-09-20.

Memory System

Номер патента: US20210098051A1. Автор: Shih-Hao Lin,Chia-Hao Pao,Kian-Long Lim. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2021-04-01.

Bit switch circuit and bit line selection method

Номер патента: US5963486A. Автор: George McNeil Lattimore,Gus Wai-Yen Yeung,Robert Anthony Ross, Jr.. Владелец: International Business Machines Corp. Дата публикации: 1999-10-05.

Multi-site testing of computer memory devices and serial io ports

Номер патента: US20140026006A1. Автор: Chinsong Sul. Владелец: Silicon Image Inc. Дата публикации: 2014-01-23.

Computing memory systems

Номер патента: WO2021030750A1. Автор: Yu Lu,Chieh-Yu Lin. Владелец: SuperMem, Inc.. Дата публикации: 2021-02-18.

Computing memory systems

Номер патента: WO2021030750A8. Автор: Yu Lu,Chieh-Yu Lin. Владелец: SuperMem, Inc.. Дата публикации: 2021-09-16.

Global bit select circuit interface with simplified write bit line precharging

Номер патента: US20110211401A1. Автор: Yuen Hung Chan,Antonia R. Pelella. Владелец: International Business Machines Corp. Дата публикации: 2011-09-01.

Gate signal control circuit for ddr memory system

Номер патента: US20220164136A1. Автор: Sivaramakrishnan Subramanian,Sridhar Cheruku,Hong-Yi Wu,Ko-Ching Chao. Владелец: Faraday Technology Corp. Дата публикации: 2022-05-26.

A method of synchronizing read timing in a high speed memory system

Номер патента: EP1374244A2. Автор: Troy A. Manning,Brent Keeth,Chris G. Martin,Jeffery W. Janzen. Владелец: Micron Technology Inc. Дата публикации: 2004-01-02.

A method of synchronizing read timing in a high speed memory system

Номер патента: WO2002069341A3. Автор: Brent Keeth,Troy A Manning,Chris G Martin,Jeffery W Janzen. Владелец: Micron Technology Inc. Дата публикации: 2002-11-28.

A method of synchronizing read timing in a high speed memory system

Номер патента: EP1374244B1. Автор: Troy A. Manning,Brent Keeth,Chris G. Martin,Jeffery W. Janzen. Владелец: Micron Technology Inc. Дата публикации: 2005-08-31.

A method of synchronizing read timing in a high speed memory system

Номер патента: WO2002069341A2. Автор: Troy A. Manning,Brent Keeth,Chris G. Martin,Jeffery W. Janzen. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2002-09-06.

Semiconductor memory device and memory system including the same

Номер патента: US20230307022A1. Автор: Youngdon CHOI,Junghwan Choi,Hojun Yoon,Youngchul Cho,Changsik YOO. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2023-09-28.

Memory system including on-die termination and method of controlling on-die termination thereof

Номер патента: US20190050352A1. Автор: Sung-Joon Kim,Changho YUN. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2019-02-14.

Memory system including on-die termination and method of controlling on-die termination thereof

Номер патента: US10108563B2. Автор: Sung-Joon Kim,Changho YUN. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-10-23.

Writeback control for read-destructive computer memory

Номер патента: NL2030081B1. Автор: LASLO Ori,Kirshenboim Gilad. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2023-06-22.

Method and apparatus for calibrating write timing in a memory system

Номер патента: US09881662B2. Автор: Steven C. Woo,Ian Shaeffer,Thomas J. Giovannini,Alok Gupta. Владелец: RAMBUS INC. Дата публикации: 2018-01-30.

Method and apparatus for calibrating write timing in a memory system

Номер патента: US09552865B2. Автор: Steven C. Woo,Ian Shaeffer,Thomas J. Giovannini,Alok Gupta. Владелец: RAMBUS INC. Дата публикации: 2017-01-24.

Configurable computer memory architecture

Номер патента: US20220102333A1. Автор: Dimin Niu,Hongzhong Zheng,Shuangchen Li. Владелец: Alibaba Group Holding Ltd. Дата публикации: 2022-03-31.

Data path interface circuit, memory and memory system

Номер патента: US20220092007A1. Автор: Kangling JI. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2022-03-24.

Memory and memory system including the same

Номер патента: US09418724B2. Автор: Choung-Ki Song. Владелец: SK hynix Inc. Дата публикации: 2016-08-16.

Semiconductor memory device and memory system including the same

Номер патента: US12009057B2. Автор: Youngdon CHOI,Junghwan Choi,Hojun Yoon,Youngchul Cho,Changsik YOO. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-06-11.

Semicondutor memory device and memory system including the same

Номер патента: US09824755B2. Автор: Chul-woo Park,Kwang-Il Park,Young-Soo Sohn,Hak-soo Yu. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-11-21.

Data path interface circuit, memory and memory system

Номер патента: US11847073B2. Автор: Kangling JI. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-12-19.

Memory system

Номер патента: US20240071477A1. Автор: Kazutaka IKEGAMI,Rieko FUNATSUKI,Hidehiro Shiga,Nobuyuki Momo. Владелец: Kioxia Corp. Дата публикации: 2024-02-29.

Dynamic Memory Refresh Interval to Reduce Bandwidth Penalty

Номер патента: US20210134356A1. Автор: Gil Golov. Владелец: Micron Technology Inc. Дата публикации: 2021-05-06.

Dynamic Memory Refresh Interval to Reduce Bandwidth Penalty

Номер патента: US20190385666A1. Автор: Gil Golov. Владелец: Micron Technology Inc. Дата публикации: 2019-12-19.

Dynamic memory refresh interval to reduce bandwidth penalty

Номер патента: US11657865B2. Автор: Gil Golov. Владелец: Micron Technology Inc. Дата публикации: 2023-05-23.

Memory system and operating method thereof

Номер патента: US20230376370A1. Автор: Gi Bbeum HAN. Владелец: SK hynix Inc. Дата публикации: 2023-11-23.

Method and apparatus for calibrating write timing in a memory system

Номер патента: US20230410880A1. Автор: Steven C. Woo,Ian Shaeffer,Thomas J. Giovannini,Alok Gupta. Владелец: RAMBUS INC. Дата публикации: 2023-12-21.

Computational memory cell and processing array device using the memory cells for XOR and XNOR computations

Номер патента: US11763881B2. Автор: Lee-Lean Shu,Eli Ehrman. Владелец: GSI Technology Inc. Дата публикации: 2023-09-19.

Write data path to reduce charge leakage of negative boost

Номер патента: US09865337B1. Автор: Chulmin Jung,Po-Hung Chen,Raghav Gupta,Mukund Narasimhan,Fahad Ahmed,Rahul Sahu,Pradeep Raj. Владелец: Qualcomm Inc. Дата публикации: 2018-01-09.

Write data path to reduce charge leakage of negative boost

Номер патента: SG11201907118WA. Автор: Chulmin Jung,Po-Hung Chen,Raghav Gupta,Mukund Narasimhan,Fahad Ahmed,Rahul Sahu,Pradeep Raj. Владелец: Qualcomm Inc. Дата публикации: 2019-10-30.

Driver-Sense Circuit Arrangements in Memory Systems

Номер патента: GB1163789A. Автор: . Владелец: Radio Corporation of America. Дата публикации: 1969-09-10.

Improving memory read stability using selective precharge of bit line sections

Номер патента: CA2709400C. Автор: Nan Chen,Sei Seung Yoon,Mohamed H. Abu-Rahma,Ritu Chaba. Владелец: Qualcomm Inc. Дата публикации: 2013-12-17.

Write data path to reduce charge leakage of negative boost

Номер патента: EP3602556A1. Автор: Chulmin Jung,Po-Hung Chen,Raghav Gupta,Mukund Narasimhan,Fahad Ahmed,Rahul Sahu,Pradeep Raj. Владелец: Qualcomm Inc. Дата публикации: 2020-02-05.

Negative bit line control mechanism

Номер патента: US20240312514A1. Автор: Jiann-Tseng Huang,Weinan Liao. Владелец: MediaTek Inc. Дата публикации: 2024-09-19.

Negative bit line control mechanism

Номер патента: EP4432280A1. Автор: Jiann-Tseng Huang,Weinan Liao. Владелец: MediaTek Inc. Дата публикации: 2024-09-18.

Semiconductor memory device having transfer gate array associated with monitoring circuit for bit line pair

Номер патента: US5235546A. Автор: Hiroshi Nakayama. Владелец: NEC Corp. Дата публикации: 1993-08-10.

Reconfigurable Compute Memory Having Selection Logic to Control Compute Operations

Номер патента: US20240249769A1. Автор: Bindiganavale S. Nataraj. Владелец: Numem Inc. Дата публикации: 2024-07-25.

Global bit select circuit with write around capability

Номер патента: US20130272057A1. Автор: Antonio R. Pelella. Владелец: International Business Machines Corp. Дата публикации: 2013-10-17.

Memory centric computational memory system

Номер патента: US20230393781A1. Автор: Robert D. Norman. Владелец: Sunrise Memory Corp. Дата публикации: 2023-12-07.

Memory centric system incorporating computational memory

Номер патента: US11789644B2. Автор: Robert D. Norman. Владелец: Sunrise Memory Corp. Дата публикации: 2023-10-17.

Memory System Having Distributed Read Access Delays

Номер патента: US20100027357A1. Автор: Fumihiro Kono. Владелец: Individual. Дата публикации: 2010-02-04.

Memory system

Номер патента: US20090238023A1. Автор: Jui-Lung Chen,Chia-Chiuan Chang,Wei-Shung Chen,Yi-Hsun Chung. Владелец: Vanguard International Semiconductor Corp. Дата публикации: 2009-09-24.

Memory system having distributed read access delays

Номер патента: US7733717B2. Автор: Fumihiro Kono. Владелец: Toshiba Corp. Дата публикации: 2010-06-08.

Sram-based process in memory system

Номер патента: WO2020112485A1. Автор: Thomas Chen,Zhengya Zhang,Jacob Christopher BOTIMER,Shiming SONG. Владелец: THE REGENTS OF THE UNIVERSITY OF MICHIGAN. Дата публикации: 2020-06-04.

Data paths using a first signal to capture data and a second signal to output data and methods for providing data

Номер патента: US09478270B2. Автор: Eric Lee. Владелец: Micron Technology Inc. Дата публикации: 2016-10-25.

Single bit line smt mram array architecture and the programming method

Номер патента: EP2427884A1. Автор: Hsu Kai Yang. Владелец: MagIC Technologies Inc. Дата публикации: 2012-03-14.

Single bit line smt mram array architecture and the programming method

Номер патента: WO2010129040A1. Автор: Hsu Kai Yang. Владелец: MAGIC TECHNOLOGIES, INC.. Дата публикации: 2010-11-11.

Shared built-in self-analysis of memory systems employing a memory array tile architecture

Номер патента: US09653183B1. Автор: Jung Pill Kim,Sungryul KIM,Hyunsuk Shin. Владелец: Qualcomm Inc. Дата публикации: 2017-05-16.

Clock driver, operating method thereof, memory device including clock driver, and memory system

Номер патента: EP4407619A1. Автор: Bumsoo LEE. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-07-31.

Memory System for seamless switching

Номер патента: US20090282280A1. Автор: Hoe-ju Chung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-11-12.

Memory controller, memory system including the same and method of operating memory controller

Номер патента: US09568941B2. Автор: Jin-Su Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-02-14.

Semiconductor memory device and memory system having the same

Номер патента: US20120087201A1. Автор: Jinyeong MOON. Владелец: Individual. Дата публикации: 2012-04-12.

Semiconductor memory device and memory system having the same

Номер патента: US20100322021A1. Автор: Ho-Young Kim,Ho-Cheol Lee,Jung-Bae Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2010-12-23.

Memory device including memory package and memory system including the memory device

Номер патента: US20240194233A1. Автор: Sung Geun Kang,In Bo Shim,Su Il Jin,Eun Kyu CHOI. Владелец: SK hynix Inc. Дата публикации: 2024-06-13.

Semiconductor memory device and memory system having the same

Номер патента: US20120188834A1. Автор: Ho-Young Kim,Ho-Cheol Lee,Jung-Bae Lee. Владелец: Individual. Дата публикации: 2012-07-26.

Clock signal generator and method of operating the same

Номер патента: US20240249781A1. Автор: Keiichi Kushida. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-07-25.

Memory system

Номер патента: US11798605B2. Автор: Kenji Sakaue. Владелец: Kioxia Corp. Дата публикации: 2023-10-24.

Multiple read port memory system with a single port memory cell

Номер патента: US20140198595A1. Автор: Jagreet S. Atwal,Thoai Thai Le. Владелец: International Business Machines Corp. Дата публикации: 2014-07-17.

Apparatuses and methods for providing active and inactive clock signals to a command path circuit

Номер патента: US09424899B2. Автор: Kallol Mazumder. Владелец: Micron Technology Inc. Дата публикации: 2016-08-23.

Memory system

Номер патента: US20210158885A1. Автор: Hongseok Kim,EHyun NAM,Kyoungseok RHA. Владелец: Fadu Inc. Дата публикации: 2021-05-27.

Memory system with encoding

Номер патента: US09824732B2. Автор: Albert S. Weiner. Владелец: Atmel Corp. Дата публикации: 2017-11-21.

Computer memory

Номер патента: EP4402680A1. Автор: Stephen Byram Furber,Michael Wynn HOPKINS. Владелец: Individual. Дата публикации: 2024-07-24.

Flash memory vds compensation techniques to reduce programming variability

Номер патента: WO1998044510A1. Автор: Stephen N. Keeney. Владелец: Intel Corporation. Дата публикации: 1998-10-08.

Memory system

Номер патента: US20140010020A1. Автор: Koichi Fukuda. Владелец: Toshiba Corp. Дата публикации: 2014-01-09.

Programming memory with sensing-based bit line compensation to reduce channel -to-floating gate coupling

Номер патента: EP2504837A1. Автор: Yan Li. Владелец: SanDisk Technologies LLC. Дата публикации: 2012-10-03.

Modifying program pulses based on inter-pulse period to reduce program noise

Номер патента: WO2016053544A1. Автор: Yingda Dong,Liang PANG,Jiahui Yuan. Владелец: SANDISK TECHNOLOGIES INC.. Дата публикации: 2016-04-07.

Memory device and memory system including the same

Номер патента: US09620191B2. Автор: Suk-Soo Pyo. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-04-11.

Programming memory with direct bit line driving to reduce channel-to-floating gate coupling

Номер патента: EP2504839A1. Автор: Yan Li. Владелец: SanDisk Technologies LLC. Дата публикации: 2012-10-03.

Programming memory with direct bit line driving to reduce channel-to-floating gate coupling

Номер патента: WO2011066235A1. Автор: Yan Li. Владелец: SanDisk Corporation. Дата публикации: 2011-06-03.

Computer memory

Номер патента: WO2023041919A1. Автор: Stephen Byram Furber,Michael Wynn HOPKINS. Владелец: THE UNIVERSITY OF MANCHESTER. Дата публикации: 2023-03-23.

Memory systems and memory programming methods

Номер патента: US09633728B2. Автор: Makoto Kitagawa,Yogesh Luthra. Владелец: Micron Technology Inc. Дата публикации: 2017-04-25.

Semiconductor storage device and memory system

Номер патента: US09570173B2. Автор: Masahiro Yoshihara,Naofumi ABIKO. Владелец: Toshiba Corp. Дата публикации: 2017-02-14.

Memory system with physical unclonable function

Номер патента: US20230317160A1. Автор: Meng-Sheng CHANG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-10-05.

Memory system with physical unclonable function

Номер патента: US11990183B2. Автор: Meng-Sheng CHANG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-05-21.

Adaptive bias decoder for non-volatile memory system

Номер патента: US20240112736A1. Автор: Hieu Van Tran,Anh Ly,Thuan Vu,Stanley Hong,Nhan Do,Mark REITEN,Stephen Trinh. Владелец: Silicon Storage Technology Inc. Дата публикации: 2024-04-04.

Adaptive bias decoder for non-volatile memory system

Номер патента: US20240127890A1. Автор: Hieu Van Tran,Anh Ly,Thuan Vu,Stanley Hong,Nhan Do,Mark REITEN,Stephen Trinh. Владелец: Silicon Storage Technology Inc. Дата публикации: 2024-04-18.

Adaptive bias decoder for non-volatile memory system

Номер патента: US20240105263A1. Автор: Hieu Van Tran,Anh Ly,Thuan Vu,Stanley Hong,Nhan Do,Mark REITEN,Stephen Trinh. Владелец: Silicon Storage Technology Inc. Дата публикации: 2024-03-28.

Clock driver, operating method thereof, memory device including clock driver, and memory system

Номер патента: US20240248511A1. Автор: Bumsoo LEE. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-07-25.

Integrated circuit comprising circuitry to change a clock signal frequency while a data signal is valid

Номер патента: US09893720B2. Автор: Jared L. Zerbe,Brian Hing-Kit Tsang. Владелец: RAMBUS INC. Дата публикации: 2018-02-13.

Self test for the phase angle of the data read clock signal DQS

Номер патента: US20060064620A1. Автор: Justus Kuhn,Wolfgang Spirkl. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2006-03-23.

Memory system tester using test pad real time monitoring

Номер патента: US11763908B2. Автор: Andrea Pozzato,Mauro Luigi Sali,Andrea Vigilante,Gianluca Scalisi,Andrea Salvioni. Владелец: Micron Technology Inc. Дата публикации: 2023-09-19.

Clock signal generating circuit, memory storage device and clock signal generating method

Номер патента: CN106685359A. Автор: 郑文隆,黄子嘉,陈安忠. Владелец: Hefei Core Electronics Co Ltd. Дата публикации: 2017-05-17.

Switches to reduce routing rails of memory system

Номер патента: US12062408B2. Автор: Yih Wang,Yi-Ching Liu,Chia-En HUANG,Meng-Sheng CHANG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-08-13.

Switches to reduce routing rails of memory system

Номер патента: US20240355364A1. Автор: Yih Wang,Yi-Ching Liu,Chia-En HUANG,Meng-Sheng CHANG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-10-24.

Switches to reduce routing rails of memory system

Номер патента: US20240021220A1. Автор: Yih Wang,Yi-Ching Liu,Chia-En HUANG,Meng-Sheng CHANG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-01-18.

Switches to reduce routing rails of memory system

Номер патента: US11756591B2. Автор: Yih Wang,Yi-Ching Liu,Chia-En HUANG,Meng-Sheng CHANG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-09-12.

Memory system related to clock synchronization

Номер патента: US20230305592A1. Автор: Sang Sic Yoon,Kyu Dong HWANG. Владелец: SK hynix Inc. Дата публикации: 2023-09-28.

Semiconductor device and memory system

Номер патента: US20230047923A1. Автор: Kyoungho KIM,Chulwoo Kim,Hyunsu Park,Jincheol SIM. Владелец: KOREA UNIVERSITY RESEARCH AND BUSINESS FOUNDATION. Дата публикации: 2023-02-16.

Memory system and memory physical layer interface circuit

Номер патента: US09570130B2. Автор: Shih-Chang Chen,Chih-Wei Chang,Fu-Chin Tsai,Gerchih Chou,Chun-Chi Yu. Владелец: Realtek Semiconductor Corp. Дата публикации: 2017-02-14.

Signal retiming within memory systems

Номер патента: US20240363153A1. Автор: Gyan Prakash,Nidhir Kumar,Sandeep Dwivedi. Владелец: Micron Technology Inc. Дата публикации: 2024-10-31.

Fifo memory system and fifo memory control method

Номер патента: US20240078201A1. Автор: Liming Xiu,Xiangye Wei. Владелец: Beijing BOE Technology Development Co Ltd. Дата публикации: 2024-03-07.

Semiconductor memory device and method for generating bit line equalizing signal

Номер патента: US20120176848A1. Автор: Chang-Ho Do. Владелец: Individual. Дата публикации: 2012-07-12.

Bit line equalizing control circuit of a semiconductor memory apparatus

Номер патента: US20090303822A1. Автор: Woo Seok Song. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-12-10.

Bit line equalizing control circuit of a semiconductor memory apparatus

Номер патента: US7978551B2. Автор: Woo-Seok Song. Владелец: Hynix Semiconductor Inc. Дата публикации: 2011-07-12.

Systems and methods for issuing address and data signals to a memory array

Номер патента: US20100208533A1. Автор: Jason Brown,Venkatraghavan Bringivijayaraghavan. Владелец: Micron Technology Inc. Дата публикации: 2010-08-19.

Semiconductor memory device and method for generating bit line equalizing signal

Номер патента: US20100008162A1. Автор: Chang-Ho Do. Владелец: Hynix Semiconductor Inc. Дата публикации: 2010-01-14.

Systems and methods for issuing address and data signals to a memory array

Номер патента: US20100054058A1. Автор: Jason Brown,Venkatraghavan Bringivijayaraghavan. Владелец: Micron Technology Inc. Дата публикации: 2010-03-04.

Read circuit and memory system

Номер патента: US20240274166A1. Автор: Toru Tanzawa. Владелец: Shizuoka University NUC. Дата публикации: 2024-08-15.

Differential sensing circuit with dynamic voltage reference for single-ended bit line memory

Номер патента: US09659606B2. Автор: Shih-Huang Huang,Rei-Fu Huang. Владелец: MediaTek Inc. Дата публикации: 2017-05-23.

Memory system and memory access interface device thereof

Номер патента: US11823770B1. Автор: Chih-Wei Chang,Fu-Chin Tsai,Ger-Chih Chou,Chun-Chi Yu,Li-Jun Gu. Владелец: Realtek Semiconductor Corp. Дата публикации: 2023-11-21.

Memory system and memory access interface device thereof

Номер патента: US20230360683A1. Автор: Chih-Wei Chang,Fu-Chin Tsai,Ger-Chih Chou,Chun-Chi Yu,Li-Jun Gu. Владелец: Realtek Semiconductor Corp. Дата публикации: 2023-11-09.

Memory system and memory access interface device thereof

Номер патента: US20240135999A1. Автор: Chih-Wei Chang,Fu-Chin Tsai,Ger-Chih Chou,Chun-Chi Yu. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-04-25.

Memory control circuit unit, memory storage device, and clock signal control method

Номер патента: US20240111448A1. Автор: Ming-Chien Huang. Владелец: Phison Electronics Corp. Дата публикации: 2024-04-04.

Controller, memory system and operating method of memory system

Номер патента: US20240363189A1. Автор: Young Ook SONG. Владелец: SK hynix Inc. Дата публикации: 2024-10-31.

Nonvolatile memory devices, memory systems and related control methods

Номер патента: US20160254038A1. Автор: Dongkyo Shim,Donghun Kwak,Hyun jun YOON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-09-01.

Nonvolatile memory device for performing duty correction operation, memory system, and operating method thereof

Номер патента: US09583162B1. Автор: Hoon Choi. Владелец: SK hynix Inc. Дата публикации: 2017-02-28.

Nonvolatile memory devices, memory systems and related control methods

Номер патента: US09520168B2. Автор: Dongkyo Shim,Donghun Kwak,Hyun jun YOON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-12-13.

Apparatuses and methods for providing strobe signals to memories

Номер патента: US9171597B2. Автор: Nathan A. Eckel. Владелец: Micron Technology Inc. Дата публикации: 2015-10-27.

Clock signal generation circuit

Номер патента: US20120249201A1. Автор: Nam Pyo Hong. Владелец: Hynix Semiconductor Inc. Дата публикации: 2012-10-04.

Method for generating a clock signal

Номер патента: US20120159229A1. Автор: Leel S. Janzen. Владелец: Round Rock Research LLC. Дата публикации: 2012-06-21.

Apparatus and method for generating a delayed clock signal

Номер патента: US20100023793A1. Автор: Leel S. Janzen. Владелец: Round Rock Research LLC. Дата публикации: 2010-01-28.

Nonvolatile memory system using control signals to transmit varied signals via data pins

Номер патента: US09886378B2. Автор: Hyotaek Leem. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-02-06.

Silicon-on-insulator (soi) circuitry for low-voltage memory bit-line and word-line decoders

Номер патента: US20230162789A1. Автор: Lior Dagan. Владелец: Weebit Nano Ltd. Дата публикации: 2023-05-25.

Bit line precharge in embedded memory

Номер патента: US7286423B2. Автор: Ravindraraj Ramaraju. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2007-10-23.

Flash memory system using complementary voltage supplies

Номер патента: US09508443B2. Автор: Hieu Van Tran,Anh Ly,Thuan Vu,Hung Quoc Nguyen. Владелец: Silicon Storage Technology Inc. Дата публикации: 2016-11-29.

Address Fault Detection In A Flash Memory System

Номер патента: US20180277174A1. Автор: Hieu Van Tran,Nhan Do,Xian Liu. Владелец: Silicon Storage Technology Inc. Дата публикации: 2018-09-27.

Address fault detection in a flash memory system

Номер патента: EP3602562A1. Автор: Hieu Van Tran,Nhan Do,Xian Liu. Владелец: Silicon Storage Technology Inc. Дата публикации: 2020-02-05.

Semiconductor memory device including three-dimensional array structure and memory system including the same

Номер патента: US09767906B2. Автор: Jung Ryul Ahn. Владелец: SK hynix Inc. Дата публикации: 2017-09-19.

Self-selecting local bit line for a three-dimensional memory array

Номер патента: US09613689B1. Автор: Seje TAKAKI. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-04-04.

Flash array implementation with local and global bit lines

Номер патента: US6847552B2. Автор: Christophe Chevallier. Владелец: Micron Technology Inc. Дата публикации: 2005-01-25.

Computer memory power management

Номер патента: US20150143199A1. Автор: Diyanesh B. Chinnakkonda Vidyapoornachary,Joab D. Henderson,Marc A. Gollub. Владелец: International Business Machines Corp. Дата публикации: 2015-05-21.

Memory system using schottky diodes to reduce load capacitance

Номер патента: US5699541A. Автор: Kenichi Kurosawa,Michio Morioka,Shin Kokura,Tetsuaki Nakamikawa,Sakou Ishikawa. Владелец: HITACHI LTD. Дата публикации: 1997-12-16.

Computer memory management method and system

Номер патента: WO2017092193A1. Автор: Zixiong Wang. Владелец: Huawei Technologies Co., Ltd.. Дата публикации: 2017-06-08.

Computer memory management method and system

Номер патента: US09747049B2. Автор: Zixiong Wang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2017-08-29.

Memory device, method of controlling memory device, and memory system

Номер патента: US09466367B2. Автор: Kenichi Murooka. Владелец: Toshiba Corp. Дата публикации: 2016-10-11.

Computer memory power management

Номер патента: US20150143200A1. Автор: Diyanesh B. Chinnakkonda Vidyapoornachary,Joab D. Henderson,Marc A. Gollub. Владелец: International Business Machines Corp. Дата публикации: 2015-05-21.

Motherboard memory slot ribbon cable and methods, apparatus and systems employing same

Номер патента: US20030016040A1. Автор: Steven Brunelle,Saeed Momenpour. Владелец: Individual. Дата публикации: 2003-01-23.

Flash memory device and bit line charging method thereof

Номер патента: US20210375369A1. Автор: Chih-Ting Hu. Владелец: Macronix International Co Ltd. Дата публикации: 2021-12-02.

Multiple discharge capable bit line

Номер патента: WO2003028035A1. Автор: Anup S. Mehta,Farzad Chehrazi,Shaishav A. Desai,Devendra N. Tawari. Владелец: SUN MICROSYSTEMS, INC.. Дата публикации: 2003-04-03.

Multiple bit line column redundancy

Номер патента: US20030035319A1. Автор: Frankie Roohparvar,Ebrahim Abedifard. Владелец: Micron Technology Inc. Дата публикации: 2003-02-20.

Memory system capable of generating notification signals

Номер патента: US09959185B2. Автор: Hsin-Wen Chen. Владелец: United Microelectronics Corp. Дата публикации: 2018-05-01.

Memory system and memory access interface device thereof

Номер патента: US20240233837A9. Автор: Chih-Wei Chang,Fu-Chin Tsai,Ger-Chih Chou,Chun-Chi Yu. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-07-11.

Computer memory management method and system

Номер патента: US20170160959A1. Автор: Zixiong Wang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2017-06-08.

Device and method with computational memory

Номер патента: EP4345693A1. Автор: Seungchul Jung,Hyungwoo Lee,Soon-Wan KWON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-04-03.

Device and method with computational memory

Номер патента: US20240112708A1. Автор: Seungchul Jung,Hyungwoo Lee,Soon-Wan KWON. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-04-04.

Memory, programming method therefor and memory system

Номер патента: US12068035B2. Автор: Zhipeng DONG. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-08-20.

Adaptive selective bit line pre-charge for current savings and fast programming

Номер патента: US09595345B2. Автор: Yee Lih Koh,Cynthia Hsu,YenLung Li,Man L Mui. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-03-14.

Memory device with bit lines disconnected from nand strings for fast programming

Номер патента: US20200243138A1. Автор: Xiang Yang,Deepanshu Dutta,Huai-Yuan Tseng. Владелец: SanDisk Technologies LLC. Дата публикации: 2020-07-30.

Programming memory with sensing-based bit line compensation to reduce channel -to-floating gate coupling

Номер патента: WO2011066228A1. Автор: Yan Li. Владелец: SanDisk Corporation. Дата публикации: 2011-06-03.

Loop dependent bit line and read biases in a memory device

Номер патента: US20240304262A1. Автор: Xiang Yang,Abhijith Prakash. Владелец: Western Digital Technologies Inc. Дата публикации: 2024-09-12.

Memory device, the operation method thereof and memory system

Номер патента: US12112802B2. Автор: JING Wei,Zhihong Li,Masao Kuriyama. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-10-08.

Computer memory test structure

Номер патента: US20130173974A1. Автор: Sungjoon Kim,Chinsong Sul. Владелец: Silicon Image Inc. Дата публикации: 2013-07-04.

Computer memory test structure

Номер патента: US20140115414A1. Автор: Sungjoon Kim,Chinsong Sul. Владелец: Silicon Image Inc. Дата публикации: 2014-04-24.

Computer memory test structure

Номер патента: EP2449557A1. Автор: Sungjoon Kim,Chinsong Sul. Владелец: Silicon Image Inc. Дата публикации: 2012-05-09.

Computer memory test structure

Номер патента: WO2011002621A1. Автор: Sungjoon Kim,Chinsong Sul. Владелец: SILICON IMAGE, INC.. Дата публикации: 2011-01-06.

Memory system

Номер патента: US20220068402A1. Автор: Hideki Yamada,Masanobu Shirakawa. Владелец: Kioxia Corp. Дата публикации: 2022-03-03.

Memory system

Номер патента: US20200089565A1. Автор: Teruo Takagiwa. Владелец: Kioxia Corp. Дата публикации: 2020-03-19.

Dividing circuit system and semiconductor memory system including thereof

Номер патента: US20220270656A1. Автор: Yo Han JEONG,Jin Ha Hwang,Kwang Soon Kim,Dae Ho Yang,Jun Sun Hwang. Владелец: SK hynix Inc. Дата публикации: 2022-08-25.

Internal clock distortion calibration using dc component offset of clock signal

Номер патента: WO2019125646A1. Автор: Guan Wang,Ali Feiz Zarrin Ghalam,Qiang Tang. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2019-06-27.

Memory system and control method of memory system

Номер патента: US20210082513A1. Автор: Masahiro Ogawa,Norio Aoyama. Владелец: Kioxia Corp. Дата публикации: 2021-03-18.

Multi-bank memory with word-line banking, bit-line banking and i/o multiplexing utilizing tilable interconnects

Номер патента: EP1194930A1. Автор: Adam Kablanian. Владелец: Virage Logic Corp. Дата публикации: 2002-04-10.

High-density memory utilizing multiplexers to reduce bit line pitch constraints

Номер патента: WO2002049040A1. Автор: Mark Francis Hilbert. Владелец: Tachyon Semiconductor Corp.. Дата публикации: 2002-06-20.

Generation of quick pass write biases in a memory device

Номер патента: US20240304251A1. Автор: Xiang Yang,Abhijith Prakash. Владелец: Western Digital Technologies Inc. Дата публикации: 2024-09-12.

Memory system

Номер патента: US09747994B2. Автор: Tetsuya Iwata,Shinya Takeda,Yoshio Furuyama,Shunsuke KODERA,Toshihiko KITAZUME,Kenichirou KADA,Nobuhiro Tsuji,Hirosuke NARAI. Владелец: Toshiba Corp. Дата публикации: 2017-08-29.

Write driver circuit of an unmuxed bit line scheme

Номер патента: US20090034348A1. Автор: Chan-Ho Lee,Jong-Hoon Jung. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-02-05.

Method and apparatus for low power memory bit line precharge

Номер патента: US20020184431A1. Автор: Sudarshan Kumar,Jiann-Cherng Lan,Gaurav Mehta,Sadhana Madhyastha. Владелец: Intel Corp. Дата публикации: 2002-12-05.

Retiring computer memory blocks

Номер патента: US20180188984A1. Автор: Haining Liu,Yung-Li Ji,Yun-Tzuo Lai,Ming-Yu Tai. Владелец: Western Digital Technologies Inc. Дата публикации: 2018-07-05.

Memory device, memory system and method for operating memory system

Номер патента: US20240111433A1. Автор: Haewon Lee,Jieun Shin,Sang-Kyu Kang,Ho-Cheol BANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-04-04.

Memory device, a memory system and an operation method

Номер патента: US20240345728A1. Автор: Ying Huang,Hongtao Liu,Ke Liang,Ling Chu,Zhipeng DONG,Manxi Wang. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-10-17.

Memory, operation method of memory, and memory system

Номер патента: US20240331749A1. Автор: CHONG Jin,Yan Wang,Ke Liang,Jing Zhang,Jie Ma,Weiwei He,Teng CHEN,Difei Huang. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-10-03.

Semiconductor memory device and memory system

Номер патента: US09911499B2. Автор: Kenichi Abe,Masanobu Shirakawa. Владелец: Toshiba Memory Corp. Дата публикации: 2018-03-06.

Memory system and writing method

Номер патента: US09830983B1. Автор: Noboru Shibata,Tokumasa Hara. Владелец: Toshiba Memory Corp. Дата публикации: 2017-11-28.

Termination topology of memory system and associated memory module and control method

Номер патента: US09812187B2. Автор: Shang-Pin Chen,Bo-Wei Hsieh. Владелец: MediaTek Inc. Дата публикации: 2017-11-07.

Clock mode determination in a memory system

Номер патента: US09740407B2. Автор: Peter B. Gillingham,Graham Allan. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2017-08-22.

Semiconductor memory device and memory system

Номер патента: US09704570B2. Автор: Kenichi Abe,Masanobu Shirakawa. Владелец: Toshiba Corp. Дата публикации: 2017-07-11.

Clock mode determination in a memory system

Номер патента: US09552889B2. Автор: Peter B. Gillingham,Graham Allan. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2017-01-24.

Clock mode determination in a memory system

Номер патента: US09384847B2. Автор: Peter B. Gillingham,Graham Allan. Владелец: Conversant Intellectual Property Management Inc. Дата публикации: 2016-07-05.

Memory system

Номер патента: US11901038B2. Автор: Akinori BITO. Владелец: Kioxia Corp. Дата публикации: 2024-02-13.

Unselected sub-block source line and bit line pre-charging to reduce read disturb

Номер патента: US11894069B2. Автор: Xiangyu Yang,Ching-Huang Lu,Hong-yan Chen. Владелец: Micron Technology Inc. Дата публикации: 2024-02-06.

Memory device, the operation method thereof and memory system

Номер патента: US20240029793A1. Автор: JING Wei,Zhihong Li,Masao Kuriyama. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-01-25.

Clock buffering to reduce memory hold time

Номер патента: US20200249716A1. Автор: Rakesh Kumar Sinha,Shiba Narayan Mohanty. Владелец: Qualcomm Inc. Дата публикации: 2020-08-06.

Memory device with bit lines disconnected from nand strings for fast programming

Номер патента: US20190371394A1. Автор: Xiang Yang,Deepanshu Dutta,Huai-Yuan Tseng. Владелец: SanDisk Technologies LLC. Дата публикации: 2019-12-05.

Idle mode temperature control for memory systems

Номер патента: US12039189B2. Автор: Francesco Basso,Francesco Falanga,Massimo Iaculo,Antonino Pollio. Владелец: Micron Technology Inc. Дата публикации: 2024-07-16.

Low power sense amplifier for a flash memory system

Номер патента: EP3384497A1. Автор: Xiaozhou QIAN,Kai Man Yue,Qing Rao,Xiao Yan Pi,Lisa BIAN. Владелец: Silicon Storage Technology Inc. Дата публикации: 2018-10-10.

Bit line stability detection

Номер патента: US20110188314A1. Автор: Man L. Mui,Tien-Chien Kuo. Владелец: SanDisk Technologies LLC. Дата публикации: 2011-08-04.

Bit line stability detection

Номер патента: USRE45567E1. Автор: Man L. Mui,Tien-Chien Kuo. Владелец: SanDisk Technologies LLC. Дата публикации: 2015-06-16.

Low Power Sense Amplifier For A Flash Memory System

Номер патента: US20170194055A1. Автор: Xiaozhou QIAN,Kai Man Yue,Qing Rao,Xiao Yan Pi,Lisa BIAN. Владелец: Silicon Storage Technology, Inc.. Дата публикации: 2017-07-06.

Semiconductor memory device and memory system

Номер патента: US09899098B1. Автор: Mizuki Kaneko,Junji Musha. Владелец: Toshiba Memory Corp. Дата публикации: 2018-02-20.

Memory device and memory system having the same

Номер патента: US11956376B2. Автор: Hyung Seuk KIM. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-04-09.

Memory device configured to reduce verification time and operating method thereof

Номер патента: US20230367480A1. Автор: Hyunjun Yoon. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2023-11-16.

Charge Pump with a Power-Controlled Clock Buffer to Reduce Power Consumption and Output Voltage Ripple

Номер патента: US20140247676A1. Автор: Ali Al-Shamma,Kesheng Wang. Владелец: SanDisk 3D LLC. Дата публикации: 2014-09-04.

Processor with memory delayed bit line precharging

Номер патента: US20130044555A1. Автор: Sehat Sutardja,Jason T. Su,Hong-Yi Chen,Jason Sheu,Jensen Tjeng. Владелец: MARVELL WORLD TRADE LTD. Дата публикации: 2013-02-21.

Memory, programming method therefor and memory system

Номер патента: US20230343398A1. Автор: Zhipeng DONG. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2023-10-26.

A memory device, programming method and memory system

Номер патента: US20240005994A1. Автор: Liang Qiao,Bowen Wang. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2024-01-04.

Memory, operation method of memory, and operation method of memory system

Номер патента: US20240248614A1. Автор: Munseon JANG,Hoiju CHUNG. Владелец: SK hynix Inc. Дата публикации: 2024-07-25.

Managing open blocks in memory systems

Номер патента: US11340980B2. Автор: Zheng Wu,Yi-Chun Liu,Wei Jie Chen,Ching Ting Lu. Владелец: Macronix International Co Ltd. Дата публикации: 2022-05-24.

Memory system

Номер патента: US20140281154A1. Автор: Hajime Matsumoto,Daisuke Hashimoto,Toyokazu Eguchi,Daisuke Ide. Владелец: Toshiba Corp. Дата публикации: 2014-09-18.

Memory Programming Methods and Memory Systems

Номер патента: US20160118119A1. Автор: Adam Johnson,Durai Vishak Nirmal Ramaswamy,Xiaonan Chen,Jonathan Strand. Владелец: Micron Technology Inc. Дата публикации: 2016-04-28.

Managing open blocks in memory systems

Номер патента: US11656934B2. Автор: Zheng Wu,Yi-Chun Liu,Wei Jie Chen,Ching Ting Lu. Владелец: Macronix International Co Ltd. Дата публикации: 2023-05-23.

Circuit for distribution of an input signal to one or more time positions

Номер патента: US20050041484A1. Автор: Aaron Nygren. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2005-02-24.

Sense amplifier and method for bit line voltage compensation thereof

Номер патента: US09881677B1. Автор: Ji-Yu Hung,Kai-Hsiang Chiang. Владелец: Macronix International Co Ltd. Дата публикации: 2018-01-30.

Memory systems and memory programming methods

Номер патента: US09837151B2. Автор: Richard E. Fackenthal,Simone Lombardo. Владелец: Micron Technology Inc. Дата публикации: 2017-12-05.

Memory programming methods and memory systems

Номер патента: US09773551B2. Автор: Adam Johnson,Durai Vishak Nirmal Ramaswamy,Xiaonan Chen,Jonathan Strand. Владелец: Micron Technology Inc. Дата публикации: 2017-09-26.

Memory system with small size antifuse circuit capable of voltage boost

Номер патента: US09741446B2. Автор: Wei-Wu Liao. Владелец: eMemory Technology Inc. Дата публикации: 2017-08-22.

Parallel bit line three-dimensional resistive random access memory

Номер патента: US09698202B2. Автор: Seje TAKAKI. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-07-04.

Read methods of memory devices using bit line sharing

Номер патента: US09633704B2. Автор: Dongku Kang. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-04-25.

Memory system

Номер патента: US09460813B2. Автор: Hajime Matsumoto,Daisuke Hashimoto,Toyokazu Eguchi,Daisuke Ide. Владелец: Toshiba Corp. Дата публикации: 2016-10-04.

Memory system and method for power management using a token bucket

Номер патента: US09418712B1. Автор: Eran Erez. Владелец: SanDisk Technologies LLC. Дата публикации: 2016-08-16.

Method for aligning a control signal and a clock signal

Номер патента: US5857095A. Автор: Dean A. Klein,Joseph M. Jeddeloh,Jeffrey J. Rooney,Richard F. Nicholson. Владелец: Micron Electronics Inc. Дата публикации: 1999-01-05.

Non-volatile memory with adjusted bit line voltage during verify

Номер патента: US11837296B2. Автор: Yu-Chung Lien,Jiahui Yuan,Ohwon KWON. Владелец: SanDisk Technologies LLC. Дата публикации: 2023-12-05.

Memory system and storage system

Номер патента: US20200073592A1. Автор: Yoshihisa Kojima,Masanobu Shirakawa,Suguru NISHIKAWA,Takehiko Amaki. Владелец: Kioxia Corp. Дата публикации: 2020-03-05.

Memory system

Номер патента: US20190294495A1. Автор: Teruo Takagiwa. Владелец: Toshiba Memory Corp. Дата публикации: 2019-09-26.

Synchronization between data and clock signals in high-speed interfaces

Номер патента: US11962310B1. Автор: Nir Tishbi,Ilia Benkovitch. Владелец: Apple Inc. Дата публикации: 2024-04-16.

Sensing for all bit line architecture in a memory device

Номер патента: US20110063920A1. Автор: Giovanni Santin,Violante Moschiano,Tommaso Vali. Владелец: Micron Technology Inc. Дата публикации: 2011-03-17.

Memory device and memory system including the same

Номер патента: US20140043920A1. Автор: Young Man Ahn,Jun Hee SHIN,Seung Mo JUNG,You Keun HAN,Sang Jhun HWANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2014-02-13.

Memory system capable of reducing the reading time

Номер патента: US20220157390A1. Автор: Weirong Chen,Qiang Tang. Владелец: Yangtze Memory Technologies Co Ltd. Дата публикации: 2022-05-19.

Clock signal amplification circuit, control method thereof, and clock signal distribution circuit

Номер патента: US20110084754A1. Автор: Yusuke Matsushima. Владелец: NEC Corp. Дата публикации: 2011-04-14.

Disk drive system employing adaptive read/write channel controls and method of using same

Номер патента: US5121262A. Автор: John P. Squires,Louis J. Shrinkle. Владелец: Conner Peripherals Inc. Дата публикации: 1992-06-09.

Clock-signal reproducing circuit including voltage controlled oscillator

Номер патента: US4594703A. Автор: Shinji Aoshima,Norio Tomisawa. Владелец: Nippon Gakki Co Ltd. Дата публикации: 1986-06-10.

System and method for generating position error signals within a computer memory device

Номер патента: WO1998054709A1. Автор: Karl A. Belser. Владелец: Seagate Technology, Inc.. Дата публикации: 1998-12-03.

Read path compensation for SNR and signal transfer

Номер патента: US09570096B2. Автор: Nobumasa Nishiyama,Tatemi Ido,Xinzhi Xing,John Contreras. Владелец: HGST NETHERLANDS BV. Дата публикации: 2017-02-14.

Optical disk memory system with closed loop micro-jump between adjacent tracks

Номер патента: US4779251A. Автор: Alan C. Burroughs. Владелец: OPTIMEM. Дата публикации: 1988-10-18.

An integrated circuit having a filter with charge balancing scheme to reduce transient disturbances

Номер патента: WO2001024363A3. Автор: Sanjay M Bhandari. Владелец: Koninkl Philips Electronics Nv. Дата публикации: 2001-10-18.

An integrated circuit having a filter with charge balancing scheme to reduce transient disturbances

Номер патента: EP1145428A2. Автор: Sanjay M. Bhandari. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2001-10-17.

An integrated circuit having a filter with charge balancing scheme to reduce transient disturbances

Номер патента: EP1145428A3. Автор: Sanjay M. Bhandari. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2002-03-27.

Variable rate clock signal recovery circuit

Номер патента: CA1060548A. Автор: Benjamin Olevsky,Jay W. Layer. Владелец: Ford Aerospace and Communications Corp. Дата публикации: 1979-08-14.

Scan control for synchronizing a data signal with a clock signal

Номер патента: US3662364A. Автор: Arvindkumar M Patel,Anton G Wellbrock. Владелец: International Business Machines Corp. Дата публикации: 1972-05-09.

Discriminator circuit for separating binary data signals and clock signals from a modulated binary data signal

Номер патента: US3588718A. Автор: Mitsuo Oiso. Владелец: Fujitsu Ltd. Дата публикации: 1971-06-28.

Code signal reading apparatus

Номер патента: CA1141025A. Автор: Katsuichi Tachi. Владелец: Sony Corp. Дата публикации: 1983-02-08.

System employing clock signal generation and synchronization technique

Номер патента: WO2003010644A3. Автор: Peter J Wilson,Mihir A Pandya. Владелец: Motorola Inc. Дата публикации: 2003-11-27.

System employing clock signal generation and synchronization technique

Номер патента: WO2003010644A2. Автор: Peter J. Wilson,Mihir A Pandya. Владелец: MOTOROLA, INC.. Дата публикации: 2003-02-06.

System employing clock signal generation and synchronization technique

Номер патента: US20030016067A1. Автор: Mihir Pandya,Peter Wilson. Владелец: Motorola Inc. Дата публикации: 2003-01-23.

Logic circuit controlled by a plurality of clock signals

Номер патента: US6046607A. Автор: Takayuki Kohdaka. Владелец: Yamaha Corp. Дата публикации: 2000-04-04.

Multi-level clock signal distribution network and integrated circuit

Номер патента: US09459651B2. Автор: Lior Moheban,Avi Elazary,Amir NAVE,Noam Sivan. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2016-10-04.

Skew-free clock signal distribution network in a microprocessor

Номер патента: US5307381A. Автор: Bhupendra K. Ahuja. Владелец: Intel Corp. Дата публикации: 1994-04-26.

Methods and apparatuses for providing a reference clock signal

Номер патента: US20230011122A1. Автор: Norman Beamish,Brian Morley. Владелец: U Blox AG. Дата публикации: 2023-01-12.

Methods and apparatuses for providing a reference clock signal

Номер патента: EP4120570A1. Автор: Norman Beamish,Brian Morley. Владелец: U Blox AG. Дата публикации: 2023-01-18.

Clock tree structure in a memory system

Номер патента: US20190064871A1. Автор: Timothy Mowry Hollis,George Pax,Roy E. Greeff. Владелец: Individual. Дата публикации: 2019-02-28.

Clock tree structure in a memory system

Номер патента: US10339075B2. Автор: Timothy Mowry Hollis,George Pax,Roy E. Greeff. Владелец: Micron Technology Inc. Дата публикации: 2019-07-02.

Widespread equispatiated phase generation of a clock divided by a non-integer factor

Номер патента: US20230198733A1. Автор: Andrea Bandiziol. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2023-06-22.

Semiconductor integrated circuit device having clock signal wiring construction for suppressing clock skew

Номер патента: US5532500A. Автор: Hitoshi Okamura,Shin-ichi Ohkawa. Владелец: NEC Corp. Дата публикации: 1996-07-02.

System for feeding clock signals

Номер патента: US4847516A. Автор: Bunichi Fujita,Seiichi Kawashima. Владелец: HITACHI LTD. Дата публикации: 1989-07-11.

Clock signal transmission circuit

Номер патента: US20080231334A1. Автор: Ryoko OZAO. Владелец: Fujitsu Ltd. Дата публикации: 2008-09-25.

Multi-phase multi-access pipeline memory system

Номер патента: US5787488A. Автор: Douglas Garde. Владелец: Analog Devices Inc. Дата публикации: 1998-07-28.

Soc and system operated based on clock signals having different phases

Номер патента: US20240211741A1. Автор: Seong Jin Lee,Jin Gun Song,Lok Won Kim. Владелец: DeepX Co Ltd. Дата публикации: 2024-06-27.

Method to reduce skew in clock signal distribution using balanced wire widths

Номер патента: GB2365178B. Автор: Gerard M Blair. Владелец: Hewlett Packard Co. Дата публикации: 2004-04-21.

Memory system having first and second memory devices and driving method thereof

Номер патента: US09552314B2. Автор: Dong-Hwi Kim,Sun-Young Lim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-01-24.

Clock signal generator

Номер патента: US20020070785A1. Автор: Ronalf Kramer. Владелец: Individual. Дата публикации: 2002-06-13.

Widespread equispatiated phase generation of a clock divided by a non-integer factor

Номер патента: US11856082B2. Автор: Andrea Bandiziol. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2023-12-26.

Frequency-corrected clock signal generation integrated circuit device

Номер патента: US20090051444A1. Автор: Katsumi Inoue. Владелец: Seiko Epson Corp. Дата публикации: 2009-02-26.

Clock signal generation circuit

Номер патента: US20120249207A1. Автор: Kenichi Natsume. Владелец: Lapis Semiconductor Co Ltd. Дата публикации: 2012-10-04.

Apparatus and method for delay matching of full and divided clock signals

Номер патента: US6597216B2. Автор: Kwang Y. Kim. Владелец: Broadcom Corp. Дата публикации: 2003-07-22.

Dc technique for eliminating phase ambiguity in clocking signals

Номер патента: WO2007067606A3. Автор: Vladimir Prodanov,Mihai Banu,Bryan D Ackland. Владелец: Bryan D Ackland. Дата публикации: 2008-04-10.

Photorepeated integrated circuit with compensation of the propagation delays of signals, notably of clock signals

Номер патента: US09438218B2. Автор: Gregoire Chenebaux. Владелец: Pyxalis SAS. Дата публикации: 2016-09-06.

Timing controller and clock signal detection circuit thereof

Номер патента: US8390614B2. Автор: Wen-Teng Fan,Shih-Chun Lin. Владелец: Himax Technologies Ltd. Дата публикации: 2013-03-05.

Clock signal distribution method

Номер патента: EP4302435A1. Автор: Stefano Stracca,Alessandra BIGONGIARI. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-01-10.

Low DCD clock signal generators

Номер патента: US11953935B2. Автор: Suvadip Banerjee. Владелец: Texas Instruments Inc. Дата публикации: 2024-04-09.

Clock signal distribution method

Номер патента: US20240152177A1. Автор: Stefano Stracca,Alessandra BIGONGIARI. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2024-05-09.

Method and apparatus for generating an internal clock signal that is synchronized to an external clock signal

Номер патента: US6340904B1. Автор: Troy A. Manning. Владелец: Micron Technology Inc. Дата публикации: 2002-01-22.

Clock signal balancing circuit and method for balancing clock signal in ic layout

Номер патента: TWI388177B. Автор: De Yu Kao. Владелец: Princeton Technology Corp. Дата публикации: 2013-03-01.

Clock signal balancing circuit and method for balancing clock signal in IC layout

Номер патента: TW201116021A. Автор: De-Yu Kao. Владелец: Princeton Technology Corp. Дата публикации: 2011-05-01.

Apparatuses and methods for phase interpolating clock signals and for providing duty cycle corrected clock signals

Номер патента: US09793884B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2017-10-17.

Apparatuses and methods for phase interpolating clock signals and for providing duty cycle corrected clock signals

Номер патента: US09503066B2. Автор: Yantao Ma. Владелец: Micron Technology Inc. Дата публикации: 2016-11-22.

Computer memory systems

Номер патента: GB1532798A. Автор: . Владелец: Sperry Rand Corp. Дата публикации: 1978-11-22.

Device for controlling clock signal phase to reduce clock skew

Номер патента: US20030098732A1. Автор: Reginald Lin. Владелец: Via Technologies Inc. Дата публикации: 2003-05-29.

Clock gating to reduce power consumption of control and status registers

Номер патента: US20030141901A1. Автор: Jürgen Schulz. Владелец: Sun Microsystems Inc. Дата публикации: 2003-07-31.

Timing synchronization of lidar system to reduce interference

Номер патента: WO2017048842A1. Автор: Volodimir Slobodyanyuk,Daniel Butterfield. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2017-03-23.

Application-specific computer memory protection

Номер патента: US12079489B2. Автор: Gookwon SUH,Weizhe HUA. Владелец: CORNELL UNIVERSITY. Дата публикации: 2024-09-03.

Data clustering to reduce database footprint and processing time

Номер патента: US20180181615A1. Автор: Ralph Asher. Владелец: Target Brands Inc. Дата публикации: 2018-06-28.

Managing power consumption associated with communicating data in a memory system

Номер патента: US20240311053A1. Автор: Jonathan S. Parry,Deping He. Владелец: Micron Technology Inc. Дата публикации: 2024-09-19.

Encryption of executables in computational memory

Номер патента: US09996479B2. Автор: Perry V. Lea. Владелец: Micron Technology Inc. Дата публикации: 2018-06-12.

Personal computer memory write control

Номер патента: CA2066001A1. Автор: Don Steven Keener,Gregory James Moore. Владелец: International Business Machines Corp. Дата публикации: 1992-12-07.

Error correction for computational memory modules

Номер патента: US20230259423A1. Автор: Elad Sity,Eliad HILLEL,Gal DAYAN. Владелец: Neuroblade Ltd. Дата публикации: 2023-08-17.

System and method for maintaining security tags and reference counts for objects in computer memory

Номер патента: US20170300694A1. Автор: Aleksey Nogin,George Kuan. Владелец: HRL LABORATORIES LLC. Дата публикации: 2017-10-19.

System and method for maintaining security tags and reference counts for objects in computer memory

Номер патента: EP3369033A1. Автор: Aleksey Nogin,George Kuan. Владелец: HRL LABORATORIES LLC. Дата публикации: 2018-09-05.

Method and system for managing data in computer memory

Номер патента: WO2000060453A3. Автор: Luis Huapaya,James E Veres,Scott R Leatham. Владелец: Microsoft Corp. Дата публикации: 2001-03-22.

Method and system for managing data in computer memory

Номер патента: WO2000060453A2. Автор: James E. Veres,Luis Huapaya,Scott R. Leatham. Владелец: MICROSOFT CORPORATION. Дата публикации: 2000-10-12.

Methods and apparatus for persistent volatile computer memory and related applications thereof

Номер патента: EP1277115A2. Автор: Thomas Olson. Владелец: Stratus Technologies Bermuda Ltd. Дата публикации: 2003-01-22.

Qubit clock signal generation

Номер патента: US20240259002A1. Автор: Pasi Lähteenmäki. Владелец: IQM Finland Oy. Дата публикации: 2024-08-01.

Computer memory with improved performance through single-bit logic

Номер патента: US20190333637A1. Автор: James Victor Watson. Владелец: ONICS INC. Дата публикации: 2019-10-31.

Qubit clock signal generation

Номер патента: EP4356518A1. Автор: Pasi Lähteenmäki. Владелец: IQM Finland Oy. Дата публикации: 2024-04-24.

Method and apparatus for detecting or correcting multi-bit errors in computer memory systems

Номер патента: US09703625B1. Автор: Steven Lee Shrader,Marc Greenberg. Владелец: Cadence Design Systems Inc. Дата публикации: 2017-07-11.

Methods of computer memory access and computer memory error correction

Номер патента: US09524209B2. Автор: Alessandro Minzoni,Ni Fu. Владелец: Xian Unilc Semiconductors Co Ltd. Дата публикации: 2016-12-20.

Computer memory hardware correction using baseline wander

Номер патента: US20240311222A1. Автор: Matthew Doyle,Rodolfo Lopez,Patrick Fiske,Sneha U. Kadam. Владелец: International Business Machines Corp. Дата публикации: 2024-09-19.

Using Clock Detect Circuitry to Reduce Panel Turn-on Time

Номер патента: US20130328844A1. Автор: Shafiq M. Jamal,Ahmad Al-Dahle,Daniel A. Villamizar. Владелец: Apple Inc. Дата публикации: 2013-12-12.

Method for detecting computer memory access errors

Номер патента: US20040225925A1. Автор: Chien-Yu Chen. Владелец: Individual. Дата публикации: 2004-11-11.

Computer memory access

Номер патента: US09652323B2. Автор: Alessandro Minzoni,Ni Fu. Владелец: Xian Unilc Semiconductors Co Ltd. Дата публикации: 2017-05-16.

Data processing systems and communication systems and methods for the efficient generation of risk assessments

Номер патента: US20220318869A1. Автор: Kabir A. Barday. Владелец: OneTrust LLC. Дата публикации: 2022-10-06.

Accessing compressed computer memory

Номер патента: EP4421643A2. Автор: Angelos Arelakis,Per Stenström,Vasileios Spiliopoulos. Владелец: Zeropoint Technologies AB. Дата публикации: 2024-08-28.

Computer memory socket particulate management system and method

Номер патента: US20090141434A1. Автор: Yefim Gelfond,Gurpreet S. Dayal. Владелец: Sun Microsystems Inc. Дата публикации: 2009-06-04.

High capacity, high performance memory system

Номер патента: US20230266923A1. Автор: Frederick Ware. Владелец: RAMBUS INC. Дата публикации: 2023-08-24.

High capacity, high performance memory system

Номер патента: US20180074758A1. Автор: Frederick Ware. Владелец: RAMBUS INC. Дата публикации: 2018-03-15.

High capacity, high performance memory system

Номер патента: US20220147478A1. Автор: Frederick Ware. Владелец: RAMBUS INC. Дата публикации: 2022-05-12.

High capacity, high performance memory system

Номер патента: US12014089B2. Автор: Frederick Ware. Владелец: RAMBUS INC. Дата публикации: 2024-06-18.

High capacity, high performance memory system

Номер патента: US09778877B1. Автор: Frederick Ware. Владелец: RAMBUS INC. Дата публикации: 2017-10-03.

Conflict cache having cache miscounters for a computer memory system

Номер патента: US5860095A. Автор: Sorin Iacobovici,Dean A. Mulla. Владелец: Hewlett Packard Co. Дата публикации: 1999-01-12.

Encryption of executables in computational memory

Номер патента: US20200320020A1. Автор: Perry V. Lea. Владелец: Micron Technology Inc. Дата публикации: 2020-10-08.

Accessing compressed computer memory

Номер патента: US11868271B2. Автор: Angelos Arelakis,Per Stenström,Vasileios Spiliopoulos. Владелец: Zeropoint Technologies AB. Дата публикации: 2024-01-09.

Application-specific computer memory protection

Номер патента: WO2021178957A1. Автор: Gookwon SUH,Weizhe HUA. Владелец: CORNELL UNIVERSITY. Дата публикации: 2021-09-10.

Charging users for computer memory usage

Номер патента: US11775421B2. Автор: Arun Kwangil Iyengar. Владелец: International Business Machines Corp. Дата публикации: 2023-10-03.

Host computer memory configuration data remote access method and system

Номер патента: US20070115709A1. Автор: Wh Shih,Chin-Fong Pan. Владелец: Inventec Corp. Дата публикации: 2007-05-24.

Ultra-low power d flip-flop with reduced clock load

Номер патента: US20230409073A1. Автор: Sehat Sutardja. Владелец: Individual. Дата публикации: 2023-12-21.

Encryption of executables in computational memory

Номер патента: WO2017030745A1. Автор: Perry V. Lea. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2017-02-23.

Encryption of executables in computational memory

Номер патента: EP3317770A1. Автор: Perry V. Lea. Владелец: Micron Technology Inc. Дата публикации: 2018-05-09.

Encryption of executables in computational memory

Номер патента: US20180293179A1. Автор: Perry V. Lea. Владелец: Micron Technology Inc. Дата публикации: 2018-10-11.

Accessing compressed computer memory

Номер патента: SE1851424A1. Автор: Angelos Arelakis,Per Stenström,Vasileios Spiliopoulos. Владелец: Zeropoint Tech Ab. Дата публикации: 2020-05-15.

Accessing compressed computer memory

Номер патента: US20240160579A1. Автор: Angelos Arelakis,Per Stenström,Vasileios Spiliopoulos. Владелец: Zeropoint Technologies AB. Дата публикации: 2024-05-16.

Ultra-low power d flip-flop with reduced clock load

Номер патента: WO2023249966A1. Автор: Sehat Sutardja. Владелец: Sehat Sutardja. Дата публикации: 2023-12-28.

Unified programmable computational memory and configuration network

Номер патента: US20210050853A1. Автор: Rafael C. Camarota. Владелец: Xilinx Inc. Дата публикации: 2021-02-18.

Circuit and method for learning attributes of computer memory

Номер патента: US5860140A. Автор: Gary W. Abbott. Владелец: Dell USA LP. Дата публикации: 1999-01-12.

Self-adaptive computer memory address allocation system

Номер патента: US4860252A. Автор: Boleslav Sykora. Владелец: Mitel Corp. Дата публикации: 1989-08-22.

Performance counters for computer memory

Номер патента: US20200081826A1. Автор: Siamak Tavallaei,John G. Bennett. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2020-03-12.

Performance counters for computer memory

Номер патента: US20210374046A1. Автор: Siamak Tavallaei,John G. Bennett. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2021-12-02.

Performance counters for computer memory

Номер патента: US11625322B2. Автор: Siamak Tavallaei,John G. Bennett. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2023-04-11.

Performance counters for computer memory

Номер патента: EP3707587A2. Автор: Siamak Tavallaei,John G. Bennett. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2020-09-16.

Performance counters for computer memory

Номер патента: WO2019094259A2. Автор: Siamak Tavallaei,John G. Bennett. Владелец: Microsoft Technology Licensing, LLC. Дата публикации: 2019-05-16.

Accessing compressed computer memory

Номер патента: EP3881187A1. Автор: Angelos Arelakis,Per Stenström,Vasileios Spiliopoulos. Владелец: Zeropoint Technologies AB. Дата публикации: 2021-09-22.

Encryption of executables in computational memory

Номер патента: EP4102373A1. Автор: Perry V Lea. Владелец: Micron Technology Inc. Дата публикации: 2022-12-14.

Device having clock generating capabilities and a method for generating a clock signal

Номер патента: US20090322385A1. Автор: Michael Priel,Anton Rozen,Amir Zaltzman. Владелец: Individual. Дата публикации: 2009-12-31.

Clock generating circuit and method for generating clock signal

Номер патента: US12028080B2. Автор: Tsung-Ming Chen. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-07-02.

Circuit for generating strobe signals to LED print head

Номер патента: US5751332A. Автор: Kyung-Young Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1998-05-12.

Frequency detection device for clock signal and detection method thereof

Номер патента: US12055571B2. Автор: Hsing-Yu Liu,Jyun-Yu Lai. Владелец: Winbond Electronics Corp. Дата публикации: 2024-08-06.

Device, method and system for providing a delayed clock signal to a circuit for latching data

Номер патента: WO2020005438A1. Автор: Christopher Mozak,Senthil Kumar Sampath. Владелец: Intel Corporation. Дата публикации: 2020-01-02.

Post processing for improved generation of intrinsic images

Номер патента: EP2776979A1. Автор: Bruce Allen Maxwell,Casey Arthur Smith. Владелец: Tandent Vision Science Inc. Дата публикации: 2014-09-17.

Clock circuit for generating clock signal and semiconductor integrated circuit device including the same

Номер патента: US09766647B2. Автор: Suk Won HA. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2017-09-19.

Closed loop clock signal generator with multiple reference clocks

Номер патента: US09413361B1. Автор: Gilbert H. Herbeck. Владелец: Apple Inc. Дата публикации: 2016-08-09.

Method for synchronizing independent clock signals

Номер патента: US09367081B2. Автор: Shane J. Keil,Gilbert H. Herbeck. Владелец: Apple Inc. Дата публикации: 2016-06-14.

Page-tagging translation look-aside buffer for a computer memory system

Номер патента: US5133058A. Автор: Eric H. Jensen. Владелец: Sun Microsystems Inc. Дата публикации: 1992-07-21.

Computer memory modeling data storage

Номер патента: US5999984A. Автор: James L. Fulcomer. Владелец: Hughes Electronics Corp. Дата публикации: 1999-12-07.

Method and system for detecting obfuscatory pestware in a computer memory

Номер патента: WO2007117734A3. Автор: Jefferson Delk Horne. Владелец: Jefferson Delk Horne. Дата публикации: 2008-09-04.

Encryption of executables in computational memory

Номер патента: EP3726391A1. Автор: Perry V. Lea. Владелец: Micron Technology Inc. Дата публикации: 2020-10-21.

Method and system for detecting obfuscatory pestware in a computer memory

Номер патента: EP1974262A2. Автор: Jefferson Delk Horne. Владелец: Webroot Software Inc. Дата публикации: 2008-10-01.

Method and system for detecting obfuscatory pestware in a computer memory

Номер патента: WO2007117734A2. Автор: Jefferson Delk Horne. Владелец: WEBROOT SOFTWARE, INC.. Дата публикации: 2007-10-18.

Networked system and method for managing computer memory in the networked system

Номер патента: GB2413659B. Автор: Matthew Kevin Jensen. Владелец: General Electric Co. Дата публикации: 2007-06-06.

Clock signal adjuster circuit

Номер патента: US20060139078A1. Автор: Katsunao Kanari. Владелец: Fujitsu Ltd. Дата публикации: 2006-06-29.

Display clock signaling with reduced power consumption

Номер патента: US12020649B2. Автор: Janghoon Song,Sangmoo Choi. Владелец: Google LLC. Дата публикации: 2024-06-25.

Method and system for converting analog video signals to digital video signals

Номер патента: US20030067559A1. Автор: Jochen Frensch. Владелец: Harman Becker Automotive Systems Xsys Division GmbH. Дата публикации: 2003-04-10.

Adaptive clock signal management

Номер патента: US20230299778A1. Автор: G Anand Kumar,Srinivasa Chakravarthy. Владелец: Texas Instruments Inc. Дата публикации: 2023-09-21.

Adaptive clock signal management

Номер патента: US20240322831A1. Автор: Srinivasa Chakravarthy,G. Anand Kumar. Владелец: Texas Instruments Inc. Дата публикации: 2024-09-26.

Adaptive clock signal management

Номер патента: US12034449B2. Автор: G Anand Kumar,Srinivasa Chakravarthy. Владелец: Texas Instruments Inc. Дата публикации: 2024-07-09.

Methods and devices for reducing clock skew in bidirectional clock trees

Номер патента: US09787311B1. Автор: Boon Haw Ooi. Владелец: Altera Corp. Дата публикации: 2017-10-10.

Globalization testing management using a set of globalization testing operations

Номер патента: US09767011B2. Автор: YANG Fan,Su Liu,Denise M. Genty,Boyi Tzen. Владелец: International Business Machines Corp. Дата публикации: 2017-09-19.

Techniques for adjusting clock signals to compensate for noise

Номер патента: US09565036B2. Автор: Pradeep Batra,Jared Zerbe,Brian Leibowitz. Владелец: RAMBUS INC. Дата публикации: 2017-02-07.

Apparatuses and methods for providing clock signals

Номер патента: US09471087B2. Автор: Yantao Ma,Huy T. Vo. Владелец: Micron Technology Inc. Дата публикации: 2016-10-18.

Bin address memory system

Номер патента: US3880307A. Автор: Robert H Peterson. Владелец: Kenway Engineering Inc. Дата публикации: 1975-04-29.

Multiple bus master computer system employing a shared address translation unit

Номер патента: US5913923A. Автор: Frederick S. Dunlap,Anil K. Patel. Владелец: National Semiconductor Corp. Дата публикации: 1999-06-22.

Method and apparatus for automatically inserting clock buffers into a logic block to reduce clock skew

Номер патента: US5564022A. Автор: Goutam Debnath,Kelly J. Fitzpatrick. Владелец: Intel Corp. Дата публикации: 1996-10-08.

Computer memory mapping and invalidation

Номер патента: US20200233798A1. Автор: Max Laier. Владелец: EMC IP Holding Co LLC. Дата публикации: 2020-07-23.

Computer Memory With Cryptographic Content Authentication

Номер патента: US20120017098A1. Автор: Phillip Martin Hallam-Baker. Владелец: Individual. Дата публикации: 2012-01-19.

Memory system management

Номер патента: EP4328751A2. Автор: David M. Smith,Jon C. R. Bennett,Daniel C. Biederman. Владелец: Vsip Holdings LLC. Дата публикации: 2024-02-28.

Memory system management

Номер патента: EP4328751A3. Автор: David M. Smith,Jon C. R. Bennett,Daniel C. Biederman. Владелец: Vsip Holdings LLC. Дата публикации: 2024-05-08.

Circuit and method for monitoring the status of a clock signal

Номер патента: WO2006104770B1. Автор: Gabriel M Li,Greg J Richmond,Sangeeta Raman. Владелец: Sangeeta Raman. Дата публикации: 2007-05-10.

Crum apparatus to extract power from clock signal having first and second periods

Номер патента: EP3697619A1. Автор: Youn Jae Kim,Dae Ho Jo. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2020-08-26.

Apparatus and methods for controlling a clock signal

Номер патента: US20210382517A1. Автор: Yoshinori Kusuda. Владелец: Analog Devices Inc. Дата публикации: 2021-12-09.

Clock signal detector

Номер патента: US20070152716A1. Автор: Jenny Chen,Hung Kuo,Janqlih Hsieh,Hueilin Chou. Владелец: Via Technologies Inc. Дата публикации: 2007-07-05.

Method and apparatus employing lookahead to reduce memory bank contention for decoupled operand references

Номер патента: WO1993010496A1. Автор: Peter L. Bird. Владелец: Bird Peter L. Дата публикации: 1993-05-27.

Crum apparatus to extract power from clock signal having first and second periods

Номер патента: US20210012354A1. Автор: Younjae KIM,Daeho JO. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2021-01-14.

Memory device and memory system including the same

Номер патента: US9218312B2. Автор: Byoung-Sul Kim,Hak-Yong Lee,Jun-Ho Jo,Kyu-Min Park. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2015-12-22.

A programmable two-phase non-overlapping clock signal self-generator

Номер патента: WO2011025360A1. Автор: Leong Son Wee,Yusoff Yuzman. Владелец: MIMOS BERHAD. Дата публикации: 2011-03-03.

Synchronizers to reduce jitter and related apparatuses, methods, and systems

Номер патента: WO2024167809A2. Автор: Bodo Schmidt,Eric Bader,Ryan James DRAUGHON. Владелец: nLIGHT, Inc.. Дата публикации: 2024-08-15.

A programmable two-phase non-overlapping clock signal self-generator

Номер патента: MY162256A. Автор: Leong Son Wee,Yusoff Yuzman. Владелец: MIMOS BERHAD. Дата публикации: 2017-05-31.

Neural processing unit being operated according to dynamically calibrated phase of clock signal

Номер патента: US12086707B2. Автор: Seong Jin Lee,Lok Won Kim,Jung Boo PARK. Владелец: DeepX Co Ltd. Дата публикации: 2024-09-10.

Synchronizers to reduce jitter and related apparatuses, methods, and systems

Номер патента: WO2024167809A3. Автор: Bodo Schmidt,Eric Bader,Ryan James DRAUGHON. Владелец: nLIGHT, Inc.. Дата публикации: 2024-09-19.

Display panel including buffer circuit to compensate for RC delay of a clock signal

Номер патента: US09805684B2. Автор: Kwang Sae Lee. Владелец: Samsung Display Co Ltd. Дата публикации: 2017-10-31.

System and method for wireless collaborative verification of global navigation satellite system measurements

Номер патента: US09720095B2. Автор: Jason Rife. Владелец: TUFTS UNIVERSITY. Дата публикации: 2017-08-01.

Hierarchical memory system compiler

Номер патента: US09678669B2. Автор: Sundar Iyer,Sanjeev Joshi,Shang-Tse Chuang. Владелец: Cisco Technology Inc. Дата публикации: 2017-06-13.

Apparatus for controlling clock signals to be supplied to a plurality of processing modules and control method thereof

Номер патента: US09606610B2. Автор: Osamu Nomura. Владелец: Canon Inc. Дата публикации: 2017-03-28.

Circuits and methods of TAF-DPS based chip level global clock signal distribution

Номер патента: US09582028B1. Автор: Liming Xiu. Владелец: Individual. Дата публикации: 2017-02-28.

Use of global interactions in efficient quantum circuit constructions

Номер патента: US11562277B2. Автор: Yunseong NAM,Dmitri MASLOV. Владелец: UNIVERSITY OF MARYLAND AT COLLEGE PARK. Дата публикации: 2023-01-24.

Enhanced searching of data in a computer memory

Номер патента: US10831756B2. Автор: Julius Milan,Matej Marusak. Владелец: Red Hat Inc. Дата публикации: 2020-11-10.

Method and system of using a global transformer for efficient modeling of global context in point clouds

Номер патента: US11908202B2. Автор: Yong Jae Lee,Haotian Liu. Владелец: GM Cruise Holdings LLC. Дата публикации: 2024-02-20.

Optoelectronic circuit and a method for the transmission of an optical clock signal

Номер патента: US20150003833A1. Автор: Gerhard Kahmen,Ingo Dettmann. Владелец: Rohde and Schwarz GmbH and Co KG. Дата публикации: 2015-01-01.

Enhanced searching of data in a computer memory

Номер патента: US20190188300A1. Автор: Julius Milan,Matej Marusak. Владелец: Red Hat Inc. Дата публикации: 2019-06-20.

Integrated circuit including back side conductive lines for clock signals

Номер патента: US20210344346A1. Автор: Kam-Tou SIO,Jiun-Wei Lu. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2021-11-04.

Unmap backlog in a memory system

Номер патента: US12039194B2. Автор: Tian Liang,Xu Zhang,Xing Wang,Junjun Wang,Huachen Li,Guan Zhong Wang. Владелец: Micron Technology Inc. Дата публикации: 2024-07-16.

Analog rf memory system

Номер патента: EP3152588A1. Автор: John P. Gianvittorio,Harry B. Marr,Walter B SCHULTE, Jr.. Владелец: Raytheon Co. Дата публикации: 2017-04-12.

Sharing location data to reduce power consumption

Номер патента: EP3867662A1. Автор: Eric Manaolana Herrmann. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2021-08-25.

Systems and methods for managing releases of global services in a controlled manner

Номер патента: US20200042298A1. Автор: Steven A. Keller,Ayush JAIN. Владелец: Citrix Systems Inc. Дата публикации: 2020-02-06.

Memory system, information processing system, and host device

Номер патента: US12086426B2. Автор: Yuki Sasaki,Shinichi Kanno,Takahiro Kurita. Владелец: Kioxia Corp. Дата публикации: 2024-09-10.

High performance transaction-based memory systems

Номер патента: US09904635B2. Автор: LIANG Yin,Mu-Tien Chang,Hongzhong Zheng. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-02-27.

System and method for conserving power consumption in a memory system

Номер патента: US09864536B2. Автор: Dexter Chun,Haw-Jing Lo. Владелец: Qualcomm Inc. Дата публикации: 2018-01-09.

Analog RF memory system

Номер патента: US09590760B2. Автор: John P. Gianvittorio,Harry B. Marr,Walter B. SCHULTE, JR.. Владелец: Raytheon Co. Дата публикации: 2017-03-07.

Clock signal generating circuit using variable delay circuit

Номер патента: US6577181B2. Автор: Yasuhiko Takahashi. Владелец: United Microelectronics Corp. Дата публикации: 2003-06-10.

Clock alarm control system employing a push button alarm-deactivation switch which must be held depressed for a time period

Номер патента: US4426157A. Автор: Milton W. Jetter. Владелец: Individual. Дата публикации: 1984-01-17.

Device for calibrating a clock signal

Номер патента: US20050024111A1. Автор: Paul Kinowski,Ludovic Ruat,Alexander Czajor. Владелец: STMICROELECTRONICS SA. Дата публикации: 2005-02-03.

Machine control system employing a programmable machine function controller

Номер патента: US4064395A. Автор: Kenneth Erwin Schubeler,Danny L. Carnahan,Dennis Grover O'Keefe. Владелец: Milacron Inc. Дата публикации: 1977-12-20.

Encoded clocks to distribute multiple clock signals to multiple devices in a computer system

Номер патента: AU2584801A. Автор: Drew G. Doblar. Владелец: Sun Microsystems Inc. Дата публикации: 2001-07-16.

Method and apparatus for controlling a clock signal of a line card circuit

Номер патента: US7424636B1. Автор: Adrian Grah,Michel Rochon,John S. Gryba,Steven G. Driediger. Владелец: Alcatel Lucent SAS. Дата публикации: 2008-09-09.

System and method of global electronic job market in the Internet

Номер патента: US20170262812A1. Автор: Valentina Pulnikova. Владелец: Individual. Дата публикации: 2017-09-14.

Systems and methods for managing releases of global services in a controlled manner

Номер патента: US20220382529A1. Автор: Steven A. Keller,Ayush JAIN. Владелец: Citrix Systems Inc. Дата публикации: 2022-12-01.

Subsystem for setting clock signal to have different frequency for data bus from that for command/address bus

Номер патента: US20040236978A1. Автор: HA Yoon. Владелец: Hynix Semiconductor Inc. Дата публикации: 2004-11-25.

Frequency detection device for clock signal and detection method thereof

Номер патента: US20240036090A1. Автор: Hsing-Yu Liu,Jyun-Yu Lai. Владелец: Winbond Electronics Corp. Дата публикации: 2024-02-01.

Clock signal generator and clock signal generating method thereof

Номер патента: US11750183B1. Автор: Che-Min Lin. Владелец: Winbond Electronics Corp. Дата публикации: 2023-09-05.

Detection circuit for detecting the amplitude of a clock signal and detection method thereof

Номер патента: US11714126B2. Автор: Cheng-Chih Wang. Владелец: Nuvoton Technology Corp. Дата публикации: 2023-08-01.

Selectively providing clock signals using a programmable control circuit

Номер патента: EP3729646A1. Автор: Brian C. Gaide,Ilya K. Ganusov,Chi M. Nguyen,Robert I. FU. Владелец: Xilinx Inc. Дата публикации: 2020-10-28.

Device, method and system for providing a delayed clock signal to a circuit for latching data

Номер патента: US20200005729A1. Автор: Christopher Mozak,Senthil Kumar Sampath. Владелец: Intel Corp. Дата публикации: 2020-01-02.

Clock generating circuit and method for generating clock signal

Номер патента: US20230253973A1. Автор: Tsung-Ming Chen. Владелец: Realtek Semiconductor Corp. Дата публикации: 2023-08-10.

System and method of global electronic market of educational services in the Internet

Номер патента: US20080319804A1. Автор: Valentina Pulnikova. Владелец: Individual. Дата публикации: 2008-12-25.

Detection circuit for detecting the amplitude of a clock signal and detection method thereof

Номер патента: US20230107070A1. Автор: Cheng-Chih Wang. Владелец: Nuvoton Technology Corp. Дата публикации: 2023-04-06.

Indicia reading system employing digital gain control

Номер патента: US20140291403A1. Автор: Xiaoxun Zhu,Tao Xian,Ynjiun Paul Wang,Gennady Germaine. Владелец: Metrologic Instruments Inc. Дата публикации: 2014-10-02.

Method of skipping uwb ranging rounds to reduce the mobile phone power consumption

Номер патента: US20230266431A1. Автор: Eric Perraud. Владелец: Qorvo US Inc. Дата публикации: 2023-08-24.

Monotonic counter memory system

Номер патента: US20220345135A1. Автор: Chuen-Der Lien,Chi-Shun Lin. Владелец: Winbond Electronics Corp. Дата публикации: 2022-10-27.

Grouping requests to reduce inter-process communication in memory systems

Номер патента: US20190370097A1. Автор: Alex Frolikov. Владелец: Micron Technology Inc. Дата публикации: 2019-12-05.

Reference voltage generator of analog-to-digital converter

Номер патента: US20090160490A1. Автор: Jung-Ho Lee,Jung-eun Lee,Michael Choi. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-06-25.

Electronic pen generation of tilt orientation data based on capacitance difference detection

Номер патента: US20240264692A1. Автор: Daniel Keith Van Ostrand,Patrick Troy Gray. Владелец: Sigmasense LLC. Дата публикации: 2024-08-08.

Ranging method and system employing vehicle headlights

Номер патента: WO2024114940A1. Автор: Klaus Alfred Hermann. Владелец: MERCEDES-BENZ GROUP AG. Дата публикации: 2024-06-06.

GNSS positioning system employing a reconfigurable antenna subsystem

Номер патента: US09766341B2. Автор: Ahmad Chamseddine. Владелец: Novatel Inc. Дата публикации: 2017-09-19.

Indicia reading system employing digital gain control

Номер патента: US09659200B2. Автор: Xiaoxun Zhu,Tao Xian,Ynjiun Paul Wang,Gennady Germaine. Владелец: Metrologic Instruments Inc. Дата публикации: 2017-05-23.

Computer system employing speech recognition for detection of non-speech audio

Номер патента: US09595271B2. Автор: Ashish V. Thapliyal,Albert Alexandrov. Владелец: Getgo Inc. Дата публикации: 2017-03-14.

Throttling command execution in non-volatile memory systems based on power usage

Номер патента: US09582211B2. Автор: Robert W. Ellis,James M. Higgins,Mark Dancho. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-02-28.

Leaf-level generation of phase-shifted clocks using programmable clock delays

Номер патента: US09537491B1. Автор: Ilya K. Ganusov,Benjamin S. Devlin. Владелец: Xilinx Inc. Дата публикации: 2017-01-03.

Information processing apparatus and data processing method for controlling an operation clock signal

Номер патента: US09530085B2. Автор: Yuki Yamamoto. Владелец: Kyocera Document Solutions Inc. Дата публикации: 2016-12-27.

Memory system, method for controlling the same, and information processing device

Номер патента: US09465727B2. Автор: Shinji Takashima. Владелец: Sony Interactive Entertainment Inc. Дата публикации: 2016-10-11.

Digital signal to pulse converter and method of digital signal to pulse conversion

Номер патента: US6841983B2. Автор: John Carl Thomas. Владелец: FyreStorm Inc. Дата публикации: 2005-01-11.

Synchronization of a Data Output Signal to An Input Clock

Номер патента: US20110181365A1. Автор: Chris Karabatsos. Владелец: Urenschi Assets LLC. Дата публикации: 2011-07-28.

Method and apparatus for optimally tuning clock signals for digital computers

Номер патента: CA1214883A. Автор: Gerald H. Johnson. Владелец: Control Data Corp. Дата публикации: 1986-12-02.

Process independent digital clock signal shaping network

Номер патента: US5179294A. Автор: Roland A. Bechade,Bruce A. Kaffmann. Владелец: International Business Machines Corp. Дата публикации: 1993-01-12.

Accurately generating precisely skewed clock signals

Номер патента: US5638019A. Автор: Richard F. Frankeny. Владелец: International Business Machines Corp. Дата публикации: 1997-06-10.

Data transfer by modulating clock signal

Номер патента: WO2018004926A1. Автор: Junlin Yan,Rafi Ben-Tal. Владелец: Intel IP Corporation. Дата публикации: 2018-01-04.

Clock synchronization across an interface with an intermittent clock signal

Номер патента: WO2012148753A1. Автор: William P. Cornelius,William O. Ferry,Girault W. Jones. Владелец: Apple Inc.. Дата публикации: 2012-11-01.

Semiconductor integrated circuit device having clock signal transmission line and wiring method thereof

Номер патента: US20060123372A1. Автор: Niichi Itoh. Владелец: Mitsubishi Electric Corp. Дата публикации: 2006-06-08.

Adaptive clock signal generator with noise immunity capability

Номер патента: US20140159791A1. Автор: Fang-Ting CHOU. Владелец: ALCHIP TECHNOLOGIES Ltd. Дата публикации: 2014-06-12.

Apparatuses and methods for providing clock signals

Номер патента: US20160085260A1. Автор: Yantao Ma,Huy T. Vo. Владелец: Micron Technology Inc. Дата публикации: 2016-03-24.

Apparatuses and Methods for Providing Clock Signals

Номер патента: US20150171849A1. Автор: Yantao Ma,Huy T. Vo. Владелец: Micron Technology Inc. Дата публикации: 2015-06-18.

Logic circuit controlled by a plurality of clock signals

Номер патента: US5670899A. Автор: Takayuki Kohdaka. Владелец: Yamaha Corp. Дата публикации: 1997-09-23.

A method and a device for generating a clock signal in a multiplexing system

Номер патента: WO1994002994A1. Автор: Seppo Peltola,Kari Raappana,Juha VÄHÄKANGAS. Владелец: Nokia Telecommunications Oy. Дата публикации: 1994-02-03.

Method and apparatus for generating virtual clock signals

Номер патента: US20090290596A1. Автор: Konrad Sticht,Andreas Zottmann. Владелец: Individual. Дата публикации: 2009-11-26.

Shifting phase of a clock signal, in particular for clock recovery of a digital data signal

Номер патента: CA2126552C. Автор: Mats Hedberg. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2002-03-05.

Clock signal regeneration method and apparatus

Номер патента: CA2138730C. Автор: Tetsuya Yatagai. Владелец: NEC Corp. Дата публикации: 1999-07-27.

Method of generating image scanning clock signals in optical scanning apparatus

Номер патента: US4796095A. Автор: Kazuyuki Shimada. Владелец: Ricoh Co Ltd. Дата публикации: 1989-01-03.

Four phase clock signal generator

Номер патента: US4654599A. Автор: Terry B. Zbinden,Richard D. Marthaler. Владелец: Sperry Corp. Дата публикации: 1987-03-31.

Frequency divider for non-overlapping clock signals

Номер патента: US11923849B1. Автор: Nagarjuna NALLAM. Владелец: Qualcomm Inc. Дата публикации: 2024-03-05.

Frequency divider for non-overlapping clock signals

Номер патента: WO2024049691A3. Автор: Nagarjuna NALLAM. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2024-05-10.

Frequency divider for non-overlapping clock signals

Номер патента: WO2024049691A2. Автор: Nagarjuna NALLAM. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2024-03-07.

Frequency divider for non-overlapping clock signals

Номер патента: US20240072807A1. Автор: Nagarjuna NALLAM. Владелец: Qualcomm Inc. Дата публикации: 2024-02-29.

Interleaved clock signal generator having serial delay and ring counter architecture

Номер патента: US20030151441A1. Автор: Robert Neff. Владелец: AGILENT TECHNOLOGIES INC. Дата публикации: 2003-08-14.

Multi-phase clock signal generation circuitry

Номер патента: WO2023113882A1. Автор: Parag Upadhyaya,Kevin Zheng,Shaojun MA,Chi Fung Poon. Владелец: XILINX, INC.. Дата публикации: 2023-06-22.

Transmission circuit of a clock signal for transmitting synchronous digital signals

Номер патента: EP2099153A3. Автор: Marcello Niccolini. Владелец: INFOTRONIC SpA. Дата публикации: 2010-06-30.

Transmission circuit of a clock signal for transmitting synchronous digital signals

Номер патента: EP2099153B1. Автор: Marcello Niccolini. Владелец: INFOTRONIC SpA. Дата публикации: 2011-08-10.

Clock signal outputting method, clock shaper and electronic equipment using the clock shaper

Номер патента: US20050190001A1. Автор: Hiroyuki Ogiso. Владелец: Seiko Epson Corp. Дата публикации: 2005-09-01.

Digital phase locked circuit capable of dealing with input clock signal provided in burst fashion

Номер патента: US20040062337A1. Автор: Hideaki Mochizuki,Yuji Obana,Ichiro Yokokura. Владелец: Fujitsu Ltd. Дата публикации: 2004-04-01.

Apparatus, system, and method for re-synthesizing a clock signal

Номер патента: US09876491B2. Автор: Mark Neidengard,Vaughn Grossnickle,Nasser Kurd,Jeffrey Krieger. Владелец: Intel Corp. Дата публикации: 2018-01-23.

Apparatus and method for transferring multiple asynchronous clock signals over a single conductor

Номер патента: US09312838B2. Автор: Andrea Galbiati,Jeffrey L. Zwiebel. Владелец: Alcatel Lucent SAS. Дата публикации: 2016-04-12.

Method and apparatus for generating clock signals for quadrature sampling

Номер патента: US20090279650A1. Автор: Xuecheng Qian. Владелец: NXP BV. Дата публикации: 2009-11-12.

Method and apparatus for generating or utilizing one or more cycle-swallowed clock signals

Номер патента: US20090164827A1. Автор: Christos Komninakis,Ming-Chieh Kuo. Владелец: Qualcomm Inc. Дата публикации: 2009-06-25.

Frequency discriminator circuit for selecting one of two clock signals

Номер патента: US3688201A. Автор: Owe A Pommerening. Владелец: Stromberg Carlson Corp. Дата публикации: 1972-08-29.

Laser clock signal generators

Номер патента: US20190148907A1. Автор: Rainer Flaig,Christian Stolzenburg,Fred Stier,Daniel MOOSMANN. Владелец: Trumpf Laser Gmbh. Дата публикации: 2019-05-16.

Glitchless clock signal control circuit for a duplicated system

Номер патента: US4635249A. Автор: John S. Helton,Dwight W. Kohs,Edward J. Bortolini. Владелец: AT&T Information Systems Inc. Дата публикации: 1987-01-06.

Improvements in systems for the generation of special effects in colour television

Номер патента: GB1064498A. Автор: . Владелец: Compagnie Francaise de Television SA. Дата публикации: 1967-04-05.

APPARATUSES AND METHODS FOR PHASE INTERPOLATING CLOCK SIGNALS AND FOR PROVIDING DUTY CYCLE CORRECTED CLOCK SIGNALS

Номер патента: US20180006636A1. Автор: Ma Yantao. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2018-01-04.

APPARATUSES AND METHODS FOR PHASE INTERPOLATING CLOCK SIGNALS AND FOR PROVIDING DUTY CYCLE CORRECTED CLOCK SIGNALS

Номер патента: US20150008968A1. Автор: Ma Yantao. Владелец: . Дата публикации: 2015-01-08.

APPARATUSES AND METHODS FOR PHASE INTERPOLATING CLOCK SIGNALS AND FOR PROVIDING DUTY CYCLE CORRECTED CLOCK SIGNALS

Номер патента: US20170040986A1. Автор: Ma Yantao. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2017-02-09.

Clock signal generating circuit and method for generating clock signal

Номер патента: TWI727274B. Автор: 劉熙恩,閔紹恩,彭友均. Владелец: 瑞昱半導體股份有限公司. Дата публикации: 2021-05-11.

Clock signal recovery device and method for recovering clock signals

Номер патента: EP2022206B1. Автор: Harald Karl,Josef Hochleitner. Владелец: SIEMENS AG. Дата публикации: 2012-03-14.

Signal reading apparatus and test apparatus

Номер патента: US20070146524A1. Автор: Hiroki Kimura. Владелец: Advantest Corp. Дата публикации: 2007-06-28.

Vertical bit line non-volatile memory with recessed word lines

Номер патента: US09450023B1. Автор: Michael Konevecki,Vance Dunton,Steve Radigan. Владелец: SanDisk Technologies LLC. Дата публикации: 2016-09-20.

Techniques for reducing skew between clock signals

Номер патента: US09660653B1. Автор: Chuan Thim Khor. Владелец: Altera Corp. Дата публикации: 2017-05-23.

Vertical Bit Line Non-Volatile Memory Systems And Methods Of Fabrication

Номер патента: US20160064222A1. Автор: Michael Konevecki,Luke Zhang,Natalie Nguyen,Vance Dunton,Steve Radigan. Владелец: SanDisk 3D LLC. Дата публикации: 2016-03-03.

Re-generator of optical clock signal

Номер патента: US20050013524A1. Автор: Shin Arahira. Владелец: Individual. Дата публикации: 2005-01-20.

Re-generator of optical clock signal

Номер патента: US6954559B2. Автор: Shin Arahira. Владелец: Oki Electric Industry Co Ltd. Дата публикации: 2005-10-11.

Signal transmitting circuit to reduce power in standby state

Номер патента: US09877286B2. Автор: Sung-Ha Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2018-01-23.

Memory system

Номер патента: US12040793B2. Автор: Seung Ho Lee. Владелец: SK hynix Inc. Дата публикации: 2024-07-16.

Synchronizer for establishing synchronization between data and clock signals

Номер патента: US4965814A. Автор: Hiroshi Shimizu,Norio Yoshida. Владелец: NEC Corp. Дата публикации: 1990-10-23.

Delay phase-locked loop device and clock signal generating method

Номер патента: US20030219089A1. Автор: Heng-Chen Ho. Владелец: Via Technologies Inc. Дата публикации: 2003-11-27.

Apparatus and method for generating circuit clock signal

Номер патента: US20240305284A1. Автор: Shan Lu,Jian Wang,Mingming Zhang,Junmou Zhang,An Zhao,Chuang Zhang,Junyan GUO. Владелец: Lemon Inc USA. Дата публикации: 2024-09-12.

Frequency offset of a clock signal

Номер патента: US20240333292A1. Автор: CAO-THONG Tu,David Champion,David Cousinard,Matteo Contaldo. Владелец: STMicroelectronics International NV Switzerland. Дата публикации: 2024-10-03.

Methods and devices for the generation of high frequency clock signals

Номер патента: US09444401B1. Автор: Bernd Schafferer. Владелец: S9estre LLC. Дата публикации: 2016-09-13.

Satellite communications system employing frequency reuse

Номер патента: US4879711A. Автор: Harold A. Rosen. Владелец: Hughes Aircraft Co. Дата публикации: 1989-11-07.

Communications system employing single-pair identity circuit for remotely powered device

Номер патента: WO2007002091A2. Автор: Roger Karam. Владелец: CISCO TECHNOLOGY, INC.. Дата публикации: 2007-01-04.

Communications system employing single-pair identity circuit for remotely powered device

Номер патента: EP1894391A2. Автор: Roger Karam. Владелец: Cisco Technology Inc. Дата публикации: 2008-03-05.

Techniques to reduce the impact of jitter on communications system performance

Номер патента: WO2008060809A1. Автор: Ehud Shoor. Владелец: Intel Corporation. Дата публикации: 2008-05-22.

Clock signal noise reduction apparatus, noise reduction method, and multi-phase delay-locked loop

Номер патента: EP4404466A1. Автор: Yang Yang,Xu Guo. Владелец: Amlogic Shanghai Co Ltd. Дата публикации: 2024-07-24.

Techniques to reduce the impact of jitter on communications system performance

Номер патента: EP2078367A1. Автор: Ehud Shoor. Владелец: Intel Corp. Дата публикации: 2009-07-15.

Frequency multiplying circuit for clock signal

Номер патента: US20200382107A1. Автор: Jiewei Lai,Guobi ZHAO. Владелец: Spreadtrum Communications Inc. Дата публикации: 2020-12-03.

Frequency multiplying circuit for clock signal

Номер патента: US11031925B2. Автор: Jiewei Lai,Guobi ZHAO. Владелец: Spreadtrum Communications Shanghai Co Ltd. Дата публикации: 2021-06-08.

Generation of a low jitter clock signal

Номер патента: US20100219871A1. Автор: Srinath Sridharan,Ramkishore Ganti,Patrick Guyard. Владелец: ST Ericsson India Pvt Ltd. Дата публикации: 2010-09-02.

Clock signal generating apparatus, clock signal generating method, and medium

Номер патента: US09742447B2. Автор: Yasuhiro Izawa. Владелец: Ricoh Co Ltd. Дата публикации: 2017-08-22.

Circuits for and methods of generating a divided clock signal with a configurable phase offset

Номер патента: US09553592B1. Автор: Parag Upadhyaya,Aman Sewani,Fu-Tai An. Владелец: Xilinx Inc. Дата публикации: 2017-01-24.

Adjustment of global forces for vehicle control

Номер патента: WO2024114923A1. Автор: Leo Laine,Esteban GELSO. Владелец: VOLVO TRUCK CORPORATION. Дата публикации: 2024-06-06.

Synchronization correction circuit for correcting the period of clock signals

Номер патента: US20030177272A1. Автор: Yoshinori Shimosakoda. Владелец: Oki Electric Industry Co Ltd. Дата публикации: 2003-09-18.

Clock signal generating device

Номер патента: US20030141937A1. Автор: Thomas Steinecke,Dirk Hesidenz. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2003-07-31.

Multi-detection of heartbeat to reduce error probability

Номер патента: US20140321441A1. Автор: James A. Proctor, Jr.. Владелец: Intel Corp. Дата публикации: 2014-10-30.

Methods and apparatus for transmitting data over a clock signal

Номер патента: US09628255B1. Автор: Menno Tjeerd Spijker,Zaher Baidas,Bogdan Staicu. Владелец: Integrated Device Technology Inc. Дата публикации: 2017-04-18.

Multi-detection of heartbeat to reduce error probability

Номер патента: US09525923B2. Автор: James A. Proctor, Jr.. Владелец: Intel Corp. Дата публикации: 2016-12-20.

Solid-state image pickup device, image pickup device, and signal reading method

Номер патента: US9426402B2. Автор: Shinichi Nakajima. Владелец: Olympus Corp. Дата публикации: 2016-08-23.

Clock signal generation

Номер патента: US5499280A. Автор: Nathaniel B. Wilson,Gene H. Mcallister. Владелец: Qualcomm Inc. Дата публикации: 1996-03-12.

Input signal reading circuit having a small delay and a high fidelity

Номер патента: CA2220584C. Автор: Shinichi Suto. Владелец: NEC Corp. Дата публикации: 2001-04-10.

Methods and apparatus for generation of voltages

Номер патента: US20170163147A1. Автор: Feng Pan. Владелец: Micron Technology Inc. Дата публикации: 2017-06-08.

Duplicate address detection for ranges of global IP addresses

Номер патента: US11909717B1. Автор: Manoj Nayak,Rafik Puttur. Владелец: Juniper Networks Inc. Дата публикации: 2024-02-20.

Correction of global curvature during stress management

Номер патента: WO2024072609A1. Автор: Pradeep K. Subrahmanyan. Владелец: Applied Materials, Inc.. Дата публикации: 2024-04-04.

Correction of global curvature during stress management

Номер патента: US20240105641A1. Автор: Pradeep K. Subrahmanyan. Владелец: Applied Materials Inc. Дата публикации: 2024-03-28.

Digital signal processing method and system employing such method

Номер патента: WO2008084508A3. Автор: Mauro Hermes Veliano Antonetti,Angelo Patrizi. Владелец: Telecomponenti S R L. Дата публикации: 2009-01-08.

Digital signal processing method and system employing such method

Номер патента: WO2008084508A2. Автор: Mauro Hermes Veliano Antonetti,Angelo Patrizi. Владелец: Telecomponenti S.R.L.. Дата публикации: 2008-07-17.

Vehicle security system employing seat based occupancy detection and body area network

Номер патента: WO2017117050A1. Автор: Jason Carl Lisseman,Len Steven Cech. Владелец: TK Holdings Inc.. Дата публикации: 2017-07-06.

Vehicle security system employing seat based occupancy detection and body area network

Номер патента: EP3397524A1. Автор: Jason Carl Lisseman,Len Steven Cech. Владелец: TK HOLDINGS INC. Дата публикации: 2018-11-07.

A mobile station of global position system for rubber & minus; tyred gantry crane.

Номер патента: AP2004003076A0. Автор: Qing Lu. Владелец: Shanghai Zhenhua Port Machinery Co Ltd. Дата публикации: 2004-06-30.

Semiconductor device with trench structure to reduce parasitic capacitance and leakage current

Номер патента: US11770925B2. Автор: Ho-In Ryu,Seong Min Park,Jin A. Kim. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2023-09-26.

Controlling the yaw to reduce motor speed

Номер патента: US12025097B2. Автор: Jesper Lykkegaard Neubauer,Peter Fynbo,Jens-Kristian Egsgaard LANGKJÆR,Niels Henrik PEDERSEN. Владелец: Vestas Wind Systems AS. Дата публикации: 2024-07-02.

Device used to reduce electromagnetic radiations

Номер патента: WO2015118501A1. Автор: SASANK RAVI,Kishore Kumar Reddy G. Владелец: Srihitha Shopping Services Pvt. Ltd.. Дата публикации: 2015-08-13.

A method for scheduling transmissions of global beacons in body area networks

Номер патента: EP2324675A1. Автор: Yi Chen,Maulin Dahyabhai Patel. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2011-05-25.

System for distributed beamforming for a communication system employing relay nodes

Номер патента: US20100304666A1. Автор: Ari Hottinen,Peter Fertl. Владелец: Nokia Oyj. Дата публикации: 2010-12-02.

Method and apparatus for deriving power from a clock signal coupled through capacitors

Номер патента: WO2000019588A1. Автор: Raphael Rahamim,Thomas Grey Beutler. Владелец: CONEXANT SYSTEMS, INC.. Дата публикации: 2000-04-06.

A laser and a method of controlling the generation of a light

Номер патента: US20150325976A1. Автор: Andrew Lee,Helen Margaret Pask,David James Spence. Владелец: Macquarie University. Дата публикации: 2015-11-12.

A laser and a method of controlling the generation of a light

Номер патента: EP2870665A1. Автор: Andrew Lee,Helen Margaret Pask,David James Spence. Владелец: Macquarie University. Дата публикации: 2015-05-13.

Device for generation of clock signals

Номер патента: RU2065661C1. Автор: Шаркези Имре. Владелец: Сименс АГ. Дата публикации: 1996-08-20.

Optical time-division switching system employing optical bistable devices

Номер патента: CA1206633A. Автор: Kunio Nagashima,Michikazu Kondo. Владелец: NEC Corp. Дата публикации: 1986-06-24.

Phase locked loop for deriving clock signal from aperiodic data signal

Номер патента: US4222013A. Автор: Thomas E. Bowers,Dennis E. Tomlinson. Владелец: Individual. Дата публикации: 1980-09-09.

Method for controlling writing timings of picture signals to be stored in a memory

Номер патента: US4388653A. Автор: Mitsuhiko Yamada. Владелец: Dainippon Screen Manufacturing Co Ltd. Дата публикации: 1983-06-14.

Adjusting the duty cycle of a clock signal to a desired value

Номер патента: GB2489808A. Автор: Chi Zhang,See Taur Lee,Mehmet Ozgun. Владелец: Icera LLC. Дата публикации: 2012-10-10.

Techniques for generating fractional clock signals

Номер патента: US7956696B2. Автор: Wilson Wong,Sergey Shumarayev,Tim Tri Hoang. Владелец: Altera Corp. Дата публикации: 2011-06-07.

Encoder/decoder system employing pulse code modulation

Номер патента: CA1137226A. Автор: Carl G. Svala. Владелец: International Standard Electric Corp. Дата публикации: 1982-12-07.

Electric signal translating systems employing transistors

Номер патента: GB714986A. Автор: . Владелец: Western Electric Co Inc. Дата публикации: 1954-09-08.

Synchronous multiplexer for clock signals

Номер патента: US5877636A. Автор: Edward H. Yu,Ho D. Truong,Kathy Ying Chen. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1999-03-02.

Compensating for a phase delay of a clock signal in a communication system

Номер патента: GB2344979A. Автор: Ki Paek Kwon. Владелец: Daewoo Electronics Co Ltd. Дата публикации: 2000-06-21.

Wireless devices having reduced clock feed-through

Номер патента: US9425833B2. Автор: Florinel G. Balteanu,Peter Harris Robert Popplewell,Jakub F. Pingot. Владелец: Skyworks Solutions Inc. Дата публикации: 2016-08-23.

Arrangement for synchronizing the phase of a local clock signal with an input signal

Номер патента: CA1155932A. Автор: Gerardus L.M. Jansen. Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1983-10-25.

Cardiac resynchronization system employing mechanical measurement of cardiac walls

Номер патента: US8792980B2. Автор: Qingsheng Zhu,Yinghong Yu,Jiang Ding. Владелец: Cardiac Pacemakers Inc. Дата публикации: 2014-07-29.

Techniques for selecting phases of clock signals

Номер патента: US7821312B1. Автор: Leon Zheng. Владелец: Altera Corp. Дата публикации: 2010-10-26.

Arrangement for recovering a clock signal from an angle-modulated carrier signal having a modulation index m=0.5

Номер патента: US4675881A. Автор: Kah-Seng Chung. Владелец: US Philips Corp. Дата публикации: 1987-06-23.

Semiconductor memory device having bit lines less liable to have influences of the adjacent bit lines

Номер патента: US4962476A. Автор: Koji Kawada. Владелец: NEC Corp. Дата публикации: 1990-10-09.

Compressing and expanding operational circuit with no use of clock signal

Номер патента: US5315261A. Автор: Katsuji Kimura. Владелец: NEC Corp. Дата публикации: 1994-05-24.

Clock signal generator having a differential output

Номер патента: WO2004059845A3. Автор: Greg Richmond,Ahmet Akyildiz,Alex Shkidt. Владелец: Cypress Semiconductor Corp. Дата публикации: 2004-12-23.

Method for generating a clock signal and a phase lock circuit

Номер патента: WO2000008763A1. Автор: Paulus Carpelan. Владелец: Nokia Networks Oy. Дата публикации: 2000-02-17.

Clock signal generator having a differential output

Номер патента: WO2004059845A2. Автор: Greg Richmond,Ahmet Akyildiz,Alex Shkidt. Владелец: CYPRESS SEMICONDUCTOR CORPORATION. Дата публикации: 2004-07-15.

Clock signal noise shaping

Номер патента: US8044711B1. Автор: Tat C. Choi,Michael Yimin Zhang. Владелец: Pericom Semiconductor Corp. Дата публикации: 2011-10-25.

A method to reduce sludge generation in wastewater treatment systems

Номер патента: WO2010148044A9. Автор: Chul Park,Dong Hyun Chon. Владелец: University of Massachusetts. Дата публикации: 2011-06-30.

Modify voice calls with a moving driver to reduce distractions

Номер патента: US10531294B2. Автор: Jeffrey Haley. Владелец: Individual. Дата публикации: 2020-01-07.

Buried bit line structure, method for fabricating buried bit line structure, and memory

Номер патента: US20230040873A1. Автор: Wei Feng,Jingwen Lu,Bingyu ZHU. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-02-09.

Communication system employing optical frame templates

Номер патента: US20220337322A1. Автор: Krishan Kumar Sabnani,Peter Johannes Winzer. Владелец: Nubis Communications Inc. Дата публикации: 2022-10-20.

Reducing clock skew between clock signals of first and second hearing devices

Номер патента: US12063475B2. Автор: Michael Løngaa. Владелец: GN Hearing AS. Дата публикации: 2024-08-13.

Method and apparatus to reduce the volume required for bulk capacitance in a power supply

Номер патента: EP2058933A3. Автор: David Michael Hugh Matthews. Владелец: Power Integrations Inc. Дата публикации: 2017-01-25.

Operating a hearing device for classifying an audio signal to account for user safety

Номер патента: EP4415390A1. Автор: Stephan Müller. Владелец: Sonova AG. Дата публикации: 2024-08-14.

Communication system employing optical frame templates

Номер патента: US20240356651A1. Автор: Krishan Kumar Sabnani,Peter Johannes Winzer. Владелец: Nubis Communications Inc. Дата публикации: 2024-10-24.

Reducing clock skew between clock signals of first and second hearing devices

Номер патента: US20240334135A1. Автор: Michael Løngaa. Владелец: GN Hearing AS. Дата публикации: 2024-10-03.

Variable step size to reduce convergence time of a control loop

Номер патента: US20190356292A1. Автор: George L. Barrier, IV. Владелец: MACOM Technology Solutions Holdings Inc. Дата публикации: 2019-11-21.

Directional drilling methods and systems employing multiple feedback loops

Номер патента: US09790780B2. Автор: Jason D. Dykstra,Yuzhen XUE,Fanping Bu. Владелец: Halliburton Energy Services Inc. Дата публикации: 2017-10-17.

Generation of renewable energy from mass airflow in underground tunnels

Номер патента: US09541066B2. Автор: Norman HOLLEY. Владелец: Individual. Дата публикации: 2017-01-10.

Telemetry system employing dc balanced encoding

Номер патента: CA2538502C. Автор: Rocco Crivelli. Владелец: Codman Neuro Sciences Sárl. Дата публикации: 2014-11-18.

Photo-electric converter with parallel connection elements and dual signal read out means

Номер патента: US5663555A. Автор: Mamoru Miyawaki,Isamu Ueno. Владелец: Canon Inc. Дата публикации: 1997-09-02.

Apparatus for and method of synchronizing a clock signal

Номер патента: CA2102406C. Автор: Michael J. Carney,James C. Baker,Christopher P. Larosa. Владелец: Motorola Inc. Дата публикации: 1998-11-24.

Hot-clock adiabatic gate using multiple clock signals with different phases

Номер патента: US5675263A. Автор: Thaddeus J. Gabara. Владелец: Lucent Technologies Inc. Дата публикации: 1997-10-07.

Circuit and method of aligning clock signals

Номер патента: US5144170A. Автор: Lanny L. Parker. Владелец: Motorola Inc. Дата публикации: 1992-09-01.

Circuit for clock signal extraction from a high speed data stream

Номер патента: US5686849A. Автор: Marco Burzio. Владелец: CSELT Centro Studi e Laboratori Telecomunicazioni SpA. Дата публикации: 1997-11-11.

Decode circuit capable of decreasing the amount of hardware required by selectively using one of a plurality of clock signals

Номер патента: US5270713A. Автор: Kazuya Isono. Владелец: NEC Corp. Дата публикации: 1993-12-14.

Clock signal and auxiliary signal transmission system

Номер патента: US4078153A. Автор: Jean-Louis Yves Charles Moreau. Владелец: International Standard Electric Corp. Дата публикации: 1978-03-07.

Apparatus and method for obtaining stable delays for clock signals

Номер патента: US6529058B2. Автор: Sandeep Kumar Gupta. Владелец: Broadcom Corp. Дата публикации: 2003-03-04.

Apparatus for generating a pulse clock signal for a multiple-stage synchronizer

Номер патента: US5654988A. Автор: Deborah J. Heyward,Joseph E. Batz,Milind A. Karnik,R. Tim Frodsham. Владелец: Intel Corp. Дата публикации: 1997-08-05.

Modulation circuit wherein clock signal is modulated with first and second modulation signals

Номер патента: US3800245A. Автор: S Basu. Владелец: Fujitsu Services Ltd. Дата публикации: 1974-03-26.

Large scale integrated circuit configured to eliminate clock signal skew effects

Номер патента: US5239215A. Автор: Seiji Yamaguchi. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 1993-08-24.

Closed-Loop Technique to Reduce Electrosensation While Treating a Subject Using Alternating Electric Fields

Номер патента: US20230414955A1. Автор: Kristen W. CARLSON. Владелец: Novocure GmbH. Дата публикации: 2023-12-28.

Secondary phase compensation assist for pll io delay aligning sync signal to system clock signal

Номер патента: US20230421345A1. Автор: Vivek Sarda. Владелец: Skyworks Solutions Inc. Дата публикации: 2023-12-28.

Redistributing gain to reduce near field noise in head-worn audio systems

Номер патента: US20170257697A1. Автор: James M. Kirsch,Branden SHEFFIELD. Владелец: Harman International Industries Inc. Дата публикации: 2017-09-07.

Sensor weak signal reading circuit

Номер патента: US20230283236A1. Автор: Kai Wang,Huimin Li,Xianda Zhou. Владелец: Sun Yat Sen University. Дата публикации: 2023-09-07.

Secondary phase compensation assist for pll io delay aligning sync signal to system clock signal

Номер патента: US20210367748A1. Автор: Vivek Sarda. Владелец: Skyworks Solutions Inc. Дата публикации: 2021-11-25.

Using a closed-loop technique to reduce electrosensation while treating a subject using alternating electric fields

Номер патента: WO2024003713A1. Автор: Kristen W. CARLSON. Владелец: Novocure GmbH. Дата публикации: 2024-01-04.

Buffer input impedance compensation in a reference clock signal buffer

Номер патента: US20140028411A1. Автор: Kevin Hsi Huai Wang,Bin Fan,Yiwu Tang. Владелец: Qualcomm Inc. Дата публикации: 2014-01-30.

Synchronized playback based on clock signal

Номер патента: WO2017111592A1. Автор: Robbert Willem VONK,Sander Anton Martine WEEGELS. Владелец: Buddybox Holding B.V.. Дата публикации: 2017-06-29.

Technique for Filtering of Clock Signals

Номер патента: US20170149465A1. Автор: Boris A. Kurchuk. Владелец: Alcatel Lucent USA Inc. Дата публикации: 2017-05-25.

Circuit and method for eliminating bit line leakage current in random access memory devices

Номер патента: US20120002496A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

CONTROLLER FOR ACTUATION SYSTEM EMPLOYING KALMAN ESTIMATOR INCORPORATING EFFECT OF SYSTEM STRUCTURAL STIFFNESS

Номер патента: US20120001582A1. Автор: Park Austin. Владелец: Woodward HRT, Inc.. Дата публикации: 2012-01-05.

AUTOMATIC GAIN CONTROL AND BASEBAND PREINTEGRATION TO REDUCE COMPUTATION REQUIREMENTS AT LOWER DATA RATES

Номер патента: US20120002765A1. Автор: Kawaguchi Dean. Владелец: INTELLEFLEX CORPORATION. Дата публикации: 2012-01-05.

Device which trains generation of new ideas

Номер патента: RU2085998C1. Автор: Сергей Карпович Саркисов. Владелец: Сергей Карпович Саркисов. Дата публикации: 1997-07-27.

ENZYMATIC GENERATION OF FUNCTIONAL LIPIDS FROM CEREALS OR CEREAL BI-STREAMS

Номер патента: US20120003690A1. Автор: . Владелец: DANISCO A/S. Дата публикации: 2012-01-05.

APPARATUSES AND METHODS TO REDUCE POWER CONSUMPTION IN DIGITAL CIRCUITS

Номер патента: US20120001682A1. Автор: VENKATA HARISH N.. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2012-01-05.

METHOD AND SYSTEM USING PHASE MODULATION TO REDUCE SPECTRAL BROADENING

Номер патента: US20120002688A1. Автор: . Владелец: Deep Photonics Corporation. Дата публикации: 2012-01-05.

METHOD FOR TRANSMITTING CONTROL SIGNAL TO RELAY NODE AT BASE STATION IN MIMO WIRELESS COMMUNICATION SYSTEM AND APPARATUS THEREFOR

Номер патента: US20120002596A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

METHOD AND APPARATUS FOR GENERATION OF FREE-SURFACE WAVES USING CAVITY RESONATOR

Номер патента: US20120001434A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

Implantable Medical Device and Charging System Employing Electric Fields

Номер патента: US20120004708A1. Автор: . Владелец: BOSTON SCIENTIFIC NEUROMODULATION CORPORATION. Дата публикации: 2012-01-05.