High-speed computation in arithmetic logic circuit

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Expandable arithmetic logic unit

Номер патента: US4263660A. Автор: Jerry E. Prioste. Владелец: Motorola Inc. Дата публикации: 1981-04-21.

Multi-digit arithmetic logic circuit for fast parallel execution

Номер патента: US4139894A. Автор: Jogchum Reitsma. Владелец: US Philips Corp. Дата публикации: 1979-02-13.

ARITHMETIC-LOGICAL CIRCUIT.

Номер патента: DE3776933D1. Автор: Michel Societe Civil Lanfranca,Michel Societe Civil Labrousse,Christian Societe Deneuchatel. Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1992-04-09.

Method and apparatus for clocking a sequential logic circuit

Номер патента: US6037801A. Автор: Qing K. Zhu. Владелец: Intel Corp. Дата публикации: 2000-03-14.

Arithmetic-logic circuit.

Номер патента: DE3689879D1. Автор: Akira Kanuma. Владелец: Toshiba Corp. Дата публикации: 1994-07-07.

Data Processing Device Having A Logic Circuit for Calculating a Modified Cross Sum

Номер патента: US20220236948A1. Автор: Andreas Gieriet. Владелец: Externsoft GmbH. Дата публикации: 2022-07-28.

High-speed logic circuits

Номер патента: US3818242A. Автор: D Freedman. Владелец: RCA Corp. Дата публикации: 1974-06-18.

Arithmetic logic unit with improved critical path performance

Номер патента: US5764550A. Автор: Godfrey P. D'Souza. Владелец: Sun Microsystems Inc. Дата публикации: 1998-06-09.

Logic circuit and method for designing the same

Номер патента: US6101621A. Автор: Yoshihisa Kondo. Владелец: Toshiba Corp. Дата публикации: 2000-08-08.

Arithmetic logic apparatus

Номер патента: US4157589A. Автор: Christopher W. Kapral,Norman E. Heckman. Владелец: GTE Laboratories Inc. Дата публикации: 1979-06-05.

Register and arithmetic logic unit

Номер патента: CA2007059C. Автор: Steven P. Davies,Mark A. Espelien. Владелец: Hughes Aircraft Co. Дата публикации: 1994-05-24.

Multi-bit arithmetic logic units having fast parallel carry systems

Номер патента: US4584661A. Автор: Nathan Grundland. Владелец: Individual. Дата публикации: 1986-04-22.

Image signal and phase detection autofocus signal extraction and storage in an arithmetic logic unit

Номер патента: US12075179B2. Автор: Rui Wang. Владелец: Omnivision Technologies Inc. Дата публикации: 2024-08-27.

Standard cell for arithmetic logic unit and chip card controller

Номер патента: US20080126456A1. Автор: Thomas Kuenemund. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2008-05-29.

A partitioned shift right logic circuit having rounding support

Номер патента: WO2001004724A3. Автор: Vojin Oklobdzija,Wei-Jen Li,Farzad Chehrazi,Aamir Farooqui,Andy W Yu. Владелец: Sony Electronics Inc. Дата публикации: 2001-08-09.

Determining sums using logic circuits

Номер патента: GB2587405A. Автор: Metzgen Paul. Владелец: Superfastfpga Ltd. Дата публикации: 2021-03-31.

A partitioned shift right logic circuit having rounding support

Номер патента: WO2001004724A2. Автор: Vojin Oklobdzija,Wei-Jen Li,Farzad Chehrazi,Aamir Farooqui,Andy W. Yu. Владелец: Sony Electronics, Inc.. Дата публикации: 2001-01-18.

A partitioned shift right logic circuit having rounding support

Номер патента: WO2001004724A9. Автор: Vojin Oklobdzija,Wei-Jen Li,Farzad Chehrazi,Aamir Farooqui,Andy W Yu. Владелец: Sony Electronics Inc. Дата публикации: 2001-09-07.

Image signal and phase detection autofocus signal extraction and storage in an arithmetic logic unit

Номер патента: US20240129650A1. Автор: Rui Wang. Владелец: Omnivision Technologies Inc. Дата публикации: 2024-04-18.

Determining Sums Using Logic Circuits

Номер патента: US20210099174A1. Автор: Paul James Metzgen. Владелец: Superfastfpga Ltd. Дата публикации: 2021-04-01.

Determining sums using logic circuits

Номер патента: US11714448B2. Автор: Paul James Metzgen. Владелец: Superfastfpga Ltd. Дата публикации: 2023-08-01.

Logic circuits

Номер патента: US3681616A. Автор: Ryoichi Mori,Hiroaki Tajima,Yoshio Tsuji,Noriaki Sanechika. Владелец: Agency of Industrial Science and Technology. Дата публикации: 1972-08-01.

Logical circuit and operation method in digital correlated double sampling

Номер патента: WO2024050718A1. Автор: Yu Sha,Takao Ishii. Владелец: Huawei Technologies Co., Ltd.. Дата публикации: 2024-03-14.

Tunable homojunction field effect device-based unit circuit and multi-functional logic circuit

Номер патента: US20230198520A1. Автор: CHEN Pan,Shijun Liang,Feng Miao. Владелец: NANJING UNIVERSITY. Дата публикации: 2023-06-22.

Divider Logic Circuit and Implement Method Therefor

Номер патента: US20140089372A1. Автор: XIU YANG. Владелец: IPGoal Microelectronics Sichuan Co Ltd. Дата публикации: 2014-03-27.

Ratioless logic circuit

Номер патента: GB2069785A. Автор: . Владелец: Philips Electronic and Associated Industries Ltd. Дата публикации: 1981-08-26.

Logic circuit and data processing apparatus using the same

Номер патента: US5148387A. Автор: Koichiro Ishibashi,Kazuo Yano,Tetsuya Nakagawa,Katsuhiro Shimohigashi,Osamu Minato. Владелец: HITACHI LTD. Дата публикации: 1992-09-15.

Data compressor logic circuit

Номер патента: US11831341B2. Автор: Yew Keong Chong,Andy Wangkun CHEN,Shardendu Shekhar. Владелец: ARM LTD. Дата публикации: 2023-11-28.

Folding column adder architecture for digital compute in memory

Номер патента: EP4381376A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2024-06-12.

Accumulator for digital computation-in-memory architectures

Номер патента: EP4416585A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2024-08-21.

Compute-in memory (cim) device and computing method thereof

Номер патента: US20230333814A1. Автор: Yih Wang,Perng-Fei Yuh,Po-Hao Lee,Jui-che Tsai. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-10-19.

Hybrid Compute-in-Memory

Номер патента: US20230297335A1. Автор: Francois Ibrahim Atallah,Mustafa Keskin. Владелец: Qualcomm Inc. Дата публикации: 2023-09-21.

Hybrid compute-in-memory

Номер патента: WO2023177531A1. Автор: Francois Ibrahim Atallah,Mustafa Keskin. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-09-21.

Folding column adder architecture for digital compute in memory

Номер патента: WO2023015105A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-02-09.

Accumulator for digital computation-in-memory architectures

Номер патента: WO2023064825A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-04-20.

Controlled-precision iterative arithmetic logic unit

Номер патента: RU2413972C2. Автор: Кеннет Алан ДОКСЕР. Владелец: Квэлкомм Инкорпорейтед. Дата публикации: 2011-03-10.

Method and apparatus for early quotient completion in arithmetic division

Номер патента: US5329476A. Автор: Ted Williams. Владелец: HAL Computer Systems Inc. Дата публикации: 1994-07-12.

Dynamic allocation of arithmetic logic units for vectorized operations

Номер патента: US20240086359A1. Автор: Ulrich Drepper. Владелец: Red Hat Inc. Дата публикации: 2024-03-14.

Interconnected arithmetic logic units

Номер патента: US09448766B2. Автор: Justin Michael Mahan,Michael J. M. Toksvig,Tyson BERGLAND. Владелец: Nvidia Corp. Дата публикации: 2016-09-20.

Dynamic allocation of arithmetic logic units for vectorized operations

Номер патента: US11816061B2. Автор: Ulrich Drepper. Владелец: Red Hat Inc. Дата публикации: 2023-11-14.

Arithmetic logic apparatus for a data processing system

Номер патента: US4272828A. Автор: Arthur Peters,Virendra S. Negi. Владелец: Honeywell Information Systems Inc. Дата публикации: 1981-06-09.

Arithmetic logic unit having preshift and preround circuits

Номер патента: US6012076A. Автор: Keith Duy Dang. Владелец: Motorola Inc. Дата публикации: 2000-01-04.

Software-based instruction scoreboard for arithmetic logic units

Номер патента: US11847462B2. Автор: Brian Emberling. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-12-19.

Arithmetic-logic unit for digital signal processor

Номер патента: US20100100210A1. Автор: Alessandro Mecchia,Carlo Pinna. Владелец: St Ericsson SA. Дата публикации: 2010-04-22.

Processing unit with small footprint arithmetic logic unit

Номер патента: US11720328B2. Автор: Bin He,Michael Mantor,Shubh Shah. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-08-08.

Software-based instruction scoreboard for arithmetic logic units

Номер патента: EP4264413A1. Автор: Brian Emberling. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-25.

Arithmetic logic unit, floating-point number multiplication calculation method, and device

Номер патента: US20220350567A1. Автор: Shengyu Shen,Tengyi LIN,Qiuping Pan. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2022-11-03.

Arithmetic-logic unit for digital signal processor

Номер патента: WO2010046870A1. Автор: Alessandro Mecchia,Carlo Pinna. Владелец: St Ericsson SA. Дата публикации: 2010-04-29.

Arithmetic-logic unit for digital signal processor

Номер патента: EP2340478A1. Автор: Alessandro Mecchia,Carlo Pinna. Владелец: St Ericsson SA. Дата публикации: 2011-07-06.

Processing unit with small footprint arithmetic logic unit

Номер патента: US20240143283A1. Автор: Bin He,Michael Mantor,Shubh Shah. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-05-02.

Processing unit with small footprint arithmetic logic unit

Номер патента: EP4172753A1. Автор: Bin He,Michael Mantor,Shubh Shah. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-05-03.

Processing unit with small footprint arithmetic logic unit

Номер патента: WO2021262970A1. Автор: Bin He,Michael Mantor,Shubh Shah. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2021-12-30.

Combinatorial logic circuits with feedback

Номер патента: US11934799B2. Автор: A. Martin Mallinson. Владелец: SiliconIntervention Inc. Дата публикации: 2024-03-19.

Combinatorial Logic Circuits With Feedback

Номер патента: US20240220206A1. Автор: A. Martin Mallinson. Владелец: SiliconIntervention Inc. Дата публикации: 2024-07-04.

Random number generation based on logic circuits with feedback

Номер патента: EP1776757A1. Автор: Jovan Telecom Italia S.p.A. GOLIC. Владелец: Telecom Italia SpA. Дата публикации: 2007-04-25.

Random number generation based on logic circuits with feedback

Номер патента: WO2006015624B1. Автор: Jovan Golic. Владелец: Jovan Golic. Дата публикации: 2006-12-21.

Dynamic differential logic circuits

Номер патента: CA1168759A. Автор: Richard C. Foss,Philip M. Thompson. Владелец: THOMPSON FOSS Inc. Дата публикации: 1984-06-05.

Executing code from slow rom on high speed computer compatible with slower speed computers

Номер патента: CA1314104C. Автор: Paul R. Culley. Владелец: Compaq Computer Corp. Дата публикации: 1993-03-02.

Grid-enabled, service-oriented architecture for enabling high-speed computing applications

Номер патента: US8156179B2. Автор: Yonggang Hu,Onkar S. Parmar. Владелец: Platform Computing Corp. Дата публикации: 2012-04-10.

Serial data interface circuit between high speed computer and low speed computer

Номер патента: KR920010336B1. Автор: 안수만. Владелец: 정몽헌. Дата публикации: 1992-11-27.

Grid-enabled, service-oriented architecture for enabling high-speed computing applications

Номер патента: US20120226811A1. Автор: Yonggang Hu,Onkar S. Parmar. Владелец: Platform Computing Corp. Дата публикации: 2012-09-06.

DATA THROTTLING FOR HIGH SPEED COMPUTING DEVICES

Номер патента: US20180181371A1. Автор: Shah Hardik,Chellappan Satheesh. Владелец: Intel Corporation. Дата публикации: 2018-06-28.

High-speed computer system, memory component, and resulting memory controller.

Номер патента: FR2699707B1. Автор: Roland Marbot. Владелец: Bull SA. Дата публикации: 1995-01-27.

High speed computer system

Номер патента: EP0284364A2. Автор: Masahiro Sowa. Владелец: Seiko Instruments Inc. Дата публикации: 1988-09-28.

Convolution neural network system capable of high speed computation

Номер патента: KR102507855B1. Автор: 최재영,곽민호. Владелец: 한국외국어대학교 연구산학협력단. Дата публикации: 2023-03-09.

A lower energy comsumption and high speed computer without the memory bottleneck

Номер патента: EP2457155B1. Автор: Tadao Nakamura,Michael J. Flynn. Владелец: Individual. Дата публикации: 2017-10-11.

Dma controller in high speed computer system

Номер патента: KR0145932B1. Автор: 안효복. Владелец: 대우통신주식회사. Дата публикации: 1998-09-15.

High-speed computer generated holography using convolutional neural networks

Номер патента: GB202105628D0. Автор: . Владелец: UNIVERSITY OF NORTH CAROLINA AT CHAPEL HILL. Дата публикации: 2021-06-02.

Arithmetic logic unit

Номер патента: EP1467280A3. Автор: Alexander M. Griessing. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2007-08-01.

Logic circuit for anti-circular shift-and-add multiplication

Номер патента: WO2022249008A1. Автор: Siavash Bayat-Sarmadi,Shahriar Hadayeghparast,Shahriar Ebrahimi. Владелец: Hadayeghparast Shahriar. Дата публикации: 2022-12-01.

Parallel operating mode arithmetic logic unit apparatus

Номер патента: US4417314A. Автор: David W. Best. Владелец: Rockwell International Corp. Дата публикации: 1983-11-22.

Method of detection of overflow in arithmetic computation

Номер патента: FR2772946A1. Автор: Didier Fuin,Sebastien Ferroussat,Claire Bonnet. Владелец: SGS Thomson Microelectronics SA. Дата публикации: 1999-06-25.

Method and apparatus for an asynchronous pulse logic circuit

Номер патента: US20050007151A1. Автор: ALAIN Martin,Mika NYSTRÖM. Владелец: Individual. Дата публикации: 2005-01-13.

Method and apparatus for an asynchronous pulse logic circuit

Номер патента: US20030233622A1. Автор: ALAIN Martin,Mika NYSTRÖM. Владелец: Individual. Дата публикации: 2003-12-18.

Ternary logic circuit device

Номер патента: US20220350568A1. Автор: Seokhyeong Kang,Sungyun Lee,Sunmean KIM,Sunghye PARK. Владелец: POSTECH Research and Business Development Foundation. Дата публикации: 2022-11-03.

Ternary logic circuit device

Номер патента: US11868740B2. Автор: Seokhyeong Kang,Sungyun Lee,Sunmean KIM,Sunghye PARK. Владелец: POSTECH Research and Business Development Foundation. Дата публикации: 2024-01-09.

System and method for distributed computing in non-volatile memory

Номер патента: US20160124654A1. Автор: William kwei-cheung Lam. Владелец: SanDisk Technologies LLC. Дата публикации: 2016-05-05.

System and method for distributed computing in non-volatile memory

Номер патента: EP3149568A1. Автор: William kwei-cheung Lam. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-04-05.

System and method for distributed computing in non-volatile memory

Номер патента: US09594524B2. Автор: William kwei-cheung Lam. Владелец: SanDisk Technologies LLC. Дата публикации: 2017-03-14.

System and method for distributed computing in non-volatile memory

Номер патента: US20150347058A1. Автор: William kwei-cheung Lam. Владелец: SanDisk Technologies LLC. Дата публикации: 2015-12-03.

Arithmetic logic unit testing system and method

Номер патента: US09702932B2. Автор: Chenghao Kenneth Lin. Владелец: Shanghai Xinhao Bravechips Micro Electronics Co Ltd. Дата публикации: 2017-07-11.

Apparatus comprising a plurality of arithmetic logic units

Номер патента: US20130166890A1. Автор: David Smith. Владелец: STMicroelectronics Research and Development Ltd. Дата публикации: 2013-06-27.

Method for addressing power outage, arithmetic logic apparatus

Номер патента: US20240168532A1. Автор: Takashi Okada,Naoya Okamura,Sotaro Nakayama. Владелец: HITACHI LTD. Дата публикации: 2024-05-23.

Data processor with an arithmetic logic unit and a stack

Номер патента: EP1104559A1. Автор: Marc Duranton. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2001-06-06.

Logical circuit designing device, logical circuit designing method, storage medium and program

Номер патента: US20020199163A1. Автор: Makoto Kakegawa. Владелец: Fujitsu Ltd. Дата публикации: 2002-12-26.

Method and apparatus for simulating logic circuits that include a circuit block to which power is not supplied

Номер патента: USRE43623E1. Автор: Yasutaka Tsukamoto. Владелец: Ricoh Co Ltd. Дата публикации: 2012-08-28.

Testing and repair of a hardware accelerator image in a programmable logic circuit

Номер патента: US09990212B2. Автор: Ezekiel Kruglick. Владелец: EMPIRE TECHNOLOGY DEVELOPMENT LLC. Дата публикации: 2018-06-05.

Methods and systems for automatically rerouting logical circuit data

Номер патента: US09672121B2. Автор: William Taylor,David Massengill,John Hollingsworth. Владелец: RAKUTEN INC. Дата публикации: 2017-06-06.

Galois field arithmetic logic unit

Номер патента: CA1276043C. Автор: Katsumi Murai,Makoto Usui. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 1990-11-06.

Apparatus for variable word length computing in an array processor

Номер патента: CA2478571A1. Автор: Malcolm Stewart,Eric Giernalczyk. Владелец: Individual. Дата публикации: 2002-09-12.

Arithmetic logic unit architecture

Номер патента: EP2795461A1. Автор: Richard Fastow,Jens OLSON,Ben Michael SHOHAM. Владелец: SPANSION LLC. Дата публикации: 2014-10-29.

Method for determining system reliability of a logic circuit

Номер патента: US10346570B2. Автор: Bernhard Fischer,Christian CECH,Martin Matschnig,Thomas Hinterstoisser. Владелец: Siemens AG Oesterreich. Дата публикации: 2019-07-09.

Method For Determining System Reliability Of A Logic Circuit

Номер патента: US20170206295A1. Автор: Bernhard Fischer,Christian CECH,Martin Matschnig,Thomas Hinterstoisser. Владелец: Siemens AG Oesterreich. Дата публикации: 2017-07-20.

System level hardening of asynchronous combinational logic circuits

Номер патента: WO2005062467A3. Автор: David O Erstad,Roy M Carlson. Владелец: Roy M Carlson. Дата публикации: 2005-08-25.

Combined logic circuit

Номер патента: EP4239883A1. Автор: Yoshinori Tanaka,Atsushi Kawakami. Владелец: Sony Semiconductor Solutions Corp. Дата публикации: 2023-09-06.

Combined logic circuit

Номер патента: US20230396255A1. Автор: Yoshinori Tanaka,Atsushi Kawakami. Владелец: Sony Semiconductor Solutions Corp. Дата публикации: 2023-12-07.

Delay matching for clock distribution in a logic circuit

Номер патента: EP1649349A2. Автор: Octavian Florescu. Владелец: Qualcomm Inc. Дата публикации: 2006-04-26.

Delay matching for clock distribution in a logic circuit

Номер патента: WO2005013489A3. Автор: Octavian Florescu. Владелец: Octavian Florescu. Дата публикации: 2005-08-18.

Delay matching for clock distribution in a logic circuit

Номер патента: WO2005013489A2. Автор: Octavian Florescu. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2005-02-10.

Method and apparatus for verifying logical equivalency between logic circuits

Номер патента: US20030237065A1. Автор: Hiroshi Noguchi,Kazuhiro Matsuzaki,Hiroji Takeyama,Miki Takagi. Владелец: Fujitsu Ltd. Дата публикации: 2003-12-25.

Logic circuit emulator and control method therefor

Номер патента: US09639639B2. Автор: Noriaki Suzuki. Владелец: NEC Corp. Дата публикации: 2017-05-02.

Parallel optical arithmetic/logic unit

Номер патента: CA1284188C. Автор: C. David Capps,R. Aaron Falk. Владелец: Boeing Co. Дата публикации: 1991-05-14.

Logic circuit design method and logic circuit designing apparatus

Номер патента: US20240046018A1. Автор: Hiroshi Ishiyama. Владелец: Renesas Electronics Corp. Дата публикации: 2024-02-08.

Fault tolerant, self-diagnosing and fail-safe logic circuits and methods to design such circuits

Номер патента: WO1997031314A1. Автор: Meine Jochum Peter Van Der Meulen. Владелец: Simtech Beheer B.V.. Дата публикации: 1997-08-28.

Programmable logic circuit

Номер патента: US20240372551A1. Автор: Kang Yu,Min Zhang,Heng Zhang,Beibei Liu,Qipan FU,Changlong WANG,Peifu Shen. Владелец: Shenzhen Pango Microsystems Co Ltd. Дата публикации: 2024-11-07.

Apparatuses with an embedded combination logic circuit for high speed operations

Номер патента: US09762247B1. Автор: Kallol Mazumder. Владелец: Micron Technology Inc. Дата публикации: 2017-09-12.

Method for checking a hardware-configurable logic circuit for faults

Номер патента: US09639653B2. Автор: Michael Frischke. Владелец: ROBERT BOSCH GMBH. Дата публикации: 2017-05-02.

Logic circuit and system and computer program product for logic synthesis

Номер патента: US09576094B2. Автор: Yi-Hsiang Lai,Chi-Chuan CHUANG,Jie-Hong CHIANG. Владелец: National Taiwan University NTU. Дата публикации: 2017-02-21.

Failure recovery apparatus of digital logic circuit and method thereof

Номер патента: US09575852B2. Автор: Young-Su Kwon. Владелец: Electronics and Telecommunications Research Institute ETRI. Дата публикации: 2017-02-21.

Parallel optical arithmetic/logic unit

Номер патента: US4797843A. Автор: R. A. Falk,C. D. Capps. Владелец: Boeing Co. Дата публикации: 1989-01-10.

Arithmetic-logical unit with synchronized laser(s)

Номер патента: US11163210B2. Автор: Klaus Hofmann,Matti Lassas,Tuomo Von Lerber,Franko Kuppers. Владелец: Individual. Дата публикации: 2021-11-02.

Method and apparatus for isolating faults in a digital logic circuit

Номер патента: CA1273706A. Автор: Richard E. Glackemeyer,Robert C. Petty,Calvin F. Page. Владелец: Digital Equipment Corp. Дата публикации: 1990-09-04.

Method for safely starting an arithmetic logic unit

Номер патента: US20230015692A1. Автор: Friedrich Wiemer,Lukas Heberle. Владелец: ROBERT BOSCH GMBH. Дата публикации: 2023-01-19.

Detection and removal of hazards during optimization of logic circuits

Номер патента: US20100229143A1. Автор: FENG Shi. Владелец: Skyworks Solutions Inc. Дата публикации: 2010-09-09.

Method and System for Performing Verification of Logic Circuits

Номер патента: US20070050739A1. Автор: Bodo Hoppe,Johannes Koesters,Christoph Jaeschke. Владелец: Individual. Дата публикации: 2007-03-01.

Dual mode logic circuits

Номер патента: US09430598B2. Автор: Alexander Fish,Asaf Kaizerman,Sagi Fisher,Itamar Levy. Владелец: BAR ILAN UNIVERSITY. Дата публикации: 2016-08-30.

Logic circuit model conversion apparatus and method thereof; and logic circuit model conversion program

Номер патента: US20070129925A1. Автор: Nobuhiro Nonogaki,Tomoshi Otsuki. Владелец: Individual. Дата публикации: 2007-06-07.

System for Performing Verification of Logic Circuits

Номер патента: US20080216030A1. Автор: Bodo Hoppe,Johannes Koesters,Christoph Jaeschke. Владелец: International Business Machines Corp. Дата публикации: 2008-09-04.

Front panel overlay incorporating a logic circuit

Номер патента: US09996173B2. Автор: John H. Schneider,William A. Herring,Daniel W. JOHNSTON. Владелец: ILLINOIS TOOL WORKS INC. Дата публикации: 2018-06-12.

Arithmetic logic unit

Номер патента: US20190163495A1. Автор: Gil Israel Dogon,Yosi Arbeli,Yosef Kreinin. Владелец: Mobileye Vision Technologies Ltd. Дата публикации: 2019-05-30.

Methods and systems for automatically rerouting logical circuit data

Номер патента: US8547831B2. Автор: William Taylor,David Massengill,John Hollingsworth. Владелец: AT&T INTELLECTUAL PROPERTY I LP. Дата публикации: 2013-10-01.

Logic circuit digital tachometer counter

Номер патента: GB1452077A. Автор: . Владелец: International Business Machines Corp. Дата публикации: 1976-10-06.

Automatic control of multiple arithmetic/logic SIMD units

Номер патента: US20110099352A1. Автор: Patrick D. Ryan. Владелец: Mindspeed Technologies LLC. Дата публикации: 2011-04-28.

Arithmetic logic unit

Номер патента: US20200319891A1. Автор: Gil Israel Dogon,Yosi Arbeli,Yosef Kreinin. Владелец: Mobileye Vision Technologies Ltd. Дата публикации: 2020-10-08.

Vector scaling instructions for use in an arithmetic logic unit

Номер патента: EP3170069A1. Автор: Lin Chen,Guofang Jiao,Andrew Evan Gruber,Pramod Vasant Argade,Chiente Ho. Владелец: Qualcomm Inc. Дата публикации: 2017-05-24.

Systems and methods for logic circuit replacement with configurable circuits

Номер патента: US11562117B2. Автор: Nij Dorairaj,David Kehlet. Владелец: Intel Corp. Дата публикации: 2023-01-24.

Arithmetic logic unit register sequencing

Номер патента: US11789732B2. Автор: Jian Huang,Bin He,Jiasheng Chen. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-17.

Automatic control of multiple arithmetic/logic simd units

Номер патента: EP2491497A1. Автор: Patrick D. Ryan. Владелец: Mindspeed Technologies LLC. Дата публикации: 2012-08-29.

Automatic control of multiple arithmetic/logic simd units

Номер патента: WO2011049631A1. Автор: Patrick D. Ryan. Владелец: Mindspeed Technologies, Inc.. Дата публикации: 2011-04-28.

Techniques For Replacing Logic Circuits In Modules With Configurable Circuits

Номер патента: US20230222274A1. Автор: Nij Dorairaj,David Kehlet. Владелец: Intel Corp. Дата публикации: 2023-07-13.

Dual vector arithmetic logic unit

Номер патента: US20240168719A1. Автор: Bin He,Michael Mantor,Brian Emberling,Mark Leather. Владелец: Advanced Micro Devices Inc. Дата публикации: 2024-05-23.

Dual vector arithmetic logic unit

Номер патента: EP4260274A1. Автор: Bin He,Michael Mantor,Brian Emberling,Mark Leather. Владелец: Advanced Micro Devices Inc. Дата публикации: 2023-10-18.

Dual vector arithmetic logic unit

Номер патента: WO2022132654A1. Автор: Bin He,Michael Mantor,Brian Emberling,Mark Leather. Владелец: Advanced Micro Devices, Inc.. Дата публикации: 2022-06-23.

Vector scaling instructions for use in an arithmetic logic unit

Номер патента: WO2016010681A1. Автор: Lin Chen,Guofang Jiao,Andrew Evan Gruber,Pramod Vasant Argade,Chiente Ho. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2016-01-21.

Systems And Methods For Logic Circuit Replacement With Configurable Circuits

Номер патента: US20210294953A1. Автор: Nij Dorairaj,David Kehlet. Владелец: Intel Corp. Дата публикации: 2021-09-23.

Synchronized logic circuit

Номер патента: US9257985B2. Автор: Hans Halberstadt. Владелец: NXP BV. Дата публикации: 2016-02-09.

Structure for logic circuit and serializer-deserializer stack

Номер патента: US9059163B2. Автор: Michael J. Shapiro,William F. Van Duyne. Владелец: International Business Machines Corp. Дата публикации: 2015-06-16.

Logic circuit conversion method and logic circuit design support device

Номер патента: US6099577A. Автор: Shozo Isobe. Владелец: Toshiba Corp. Дата публикации: 2000-08-08.

Clock domain crossing for an interface between logic circuits

Номер патента: US10742216B1. Автор: Avdhesh Chhodavdia. Владелец: Microsoft Technology Licensing LLC. Дата публикации: 2020-08-11.

Logic circuit controlled by a plurality of clock signals

Номер патента: US6046607A. Автор: Takayuki Kohdaka. Владелец: Yamaha Corp. Дата публикации: 2000-04-04.

Techniques For Assessing Health Of Configurable Logic Circuits

Номер патента: US20240012972A1. Автор: Geoffrey Strongin,Michael Neve de Mevergnies. Владелец: Intel Corp. Дата публикации: 2024-01-11.

Logic circuit design method, logic design program, and semiconductor integrated circuit

Номер патента: US8566763B2. Автор: Yasuhiro Yadoguchi,Hiroharu Shimizu. Владелец: Renesas Electronics Corp. Дата публикации: 2013-10-22.

Preserving a decoupling capacitor's charge during low power operation of a logic circuit

Номер патента: US20230393639A1. Автор: Andre Gunther,Rob Cosaro,Jeffrey Alan Goswick. Владелец: NXP BV. Дата публикации: 2023-12-07.

Logic circuit design method, logic design program, and semiconductor integrated circuit

Номер патента: US20120274354A1. Автор: Yasuhiro Yadoguchi,Hiroharu Shimizu. Владелец: Renesas Electronics Corp. Дата публикации: 2012-11-01.

Logic circuit delay optimization

Номер патента: US20090150847A1. Автор: Eby G. Friedman,Ran Ginosar,Arkadiy Morgenshtein,Avinoam Kolodny. Владелец: Technion Research and Development Foundation Ltd. Дата публикации: 2009-06-11.

Logical circuit delay optimization system

Номер патента: US20030051220A1. Автор: Eiji Furukawa,Yumi Okada,Rimi Mizuno. Владелец: Fujitsu Ltd. Дата публикации: 2003-03-13.

Circuit, logic circuit, processor, electronic component, and electronic device

Номер патента: US20170187357A1. Автор: Hikaru Tamura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2017-06-29.

Automated logic circuit design system

Номер патента: US5563800A. Автор: Tamotsu Nishiyama,Noriko Matsumoto. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 1996-10-08.

Verification method of logical circuit layout patterns

Номер патента: US5359534A. Автор: Makoto Morikawa,Hirokazu Fujiki. Владелец: ROHM CO LTD. Дата публикации: 1994-10-25.

Cad of logic circuits: incorporating timimg parameters

Номер патента: AU7728387A. Автор: Donald F. Hooper. Владелец: Digital Equipment Corp. Дата публикации: 1988-03-17.

Method for detecting perturbations in a logic circuit and logic circuit for implementing this method

Номер патента: US11879938B2. Автор: Jean-Marie Martin,Roan Hautier. Владелец: NAGRAVISION SARL. Дата публикации: 2024-01-23.

Method for producing a dpa-resistant logic circuit

Номер патента: US20150095861A1. Автор: Majid Ghameshlu,Herbert Taucher,Friedrich Eppensteiner. Владелец: Siemens AG Oesterreich. Дата публикации: 2015-04-02.

Apparatuses with an embedded combination logic circuit for high speed operations

Номер патента: US10312919B2. Автор: Kallol Mazumder. Владелец: Micron Technology Inc. Дата публикации: 2019-06-04.

Apparatuses with an embedded combination logic circuit for high speed operations

Номер патента: US20170366188A1. Автор: Kallol Mazumder. Владелец: Micron Technology Inc. Дата публикации: 2017-12-21.

Techniques For Coarse Grained And Fine Grained Configurations Of Configurable Logic Circuits

Номер патента: US20240193331A1. Автор: Gregory Nash,Michael Kinsner,Byron Sinclair. Владелец: Altera Corp. Дата публикации: 2024-06-13.

Subthreshold ratioed logic circuit and chip

Номер патента: US20220103177A1. Автор: Weiwei Shi. Владелец: SHENZHEN UNIVERSITY. Дата публикации: 2022-03-31.

Subthreshold ratioed logic circuit and chip

Номер патента: US11374573B2. Автор: Weiwei Shi. Владелец: SHENZHEN UNIVERSITY. Дата публикации: 2022-06-28.

Logic circuit, system for reducing a clock skew, and method for reducing a clock skew

Номер патента: US20060055423A1. Автор: Masahiro Koana. Владелец: Toshiba Corp. Дата публикации: 2006-03-16.

Method for implementing a physical design for a dynamically reconfigurable logic circuit

Номер патента: WO2001045258A3. Автор: Martin T Mason,David A Mcconnell,Ajithkumar V Dasari. Владелец: Atmel Corp. Дата публикации: 2002-08-15.

Ternary logic circuit

Номер патента: US11923846B2. Автор: Jae Won Jeong,Youngeun CHOI,Kyung Rok Kim,Wooseok Kim,Jae Hyeon Jun. Владелец: UNIST Academy Industry Research Corp. Дата публикации: 2024-03-05.

Logic circuit for the gathering of trace data

Номер патента: US09870299B2. Автор: Kelvin Wong,Michael J. Palmer. Владелец: International Business Machines Corp. Дата публикации: 2018-01-16.

Logic circuit for true and complement digital data transfer

Номер патента: US3904891A. Автор: Robert M O'lear. Владелец: US Department of Navy. Дата публикации: 1975-09-09.

Computer process for interconnecting logic circuits utilizing softwire statements

Номер патента: US5315534A. Автор: Eli S. Schlachet. Владелец: Unisys Corp. Дата публикации: 1994-05-24.

Method and apparatus for simulating a logic circuit having a plurality of interconnect logic blocks

Номер патента: US5410673A. Автор: Sumio Oguri. Владелец: Mitsubishi Electric Corp. Дата публикации: 1995-04-25.

Logic circuit protected against transient disturbances

Номер патента: US20110167324A1. Автор: Michael Nicolaidis. Владелец: IROC TECHNOLOGIES SA. Дата публикации: 2011-07-07.

Design of dual mode logic circuits

Номер патента: US20150339420A1. Автор: Alexander Fish,Asaf Kaizerman,Sagi Fisher,Itamar Levy. Владелец: BG Negev Technologies and Applications Ltd. Дата публикации: 2015-11-26.

Method for analyzing a logic circuit

Номер патента: US20170061124A1. Автор: Bernhard Fischer,Herbert Taucher,Martin Matschnig. Владелец: SIEMENS AG. Дата публикации: 2017-03-02.

Verification of a logic circuit

Номер патента: EP4386614A1. Автор: Dominik Straßer,Arun Chandrasekharan,Yakau Novikau. Владелец: Siemens Electronic Design Automation GmbH. Дата публикации: 2024-06-19.

Data Processing Apparatus Including Reconfigurable Logic Circuit

Номер патента: US20080141019A1. Автор: Hiroki Honda. Владелец: IPFlex Inc. Дата публикации: 2008-06-12.

Method and apparatus for emulation of logic circuits

Номер патента: US7356454B2. Автор: Guang R. Gao,Clement Leung,Hirofumi Sakane,Levent Yakay,Vishal Karna. Владелец: UD Technology Corp. Дата публикации: 2008-04-08.

Microcomputer and logic circuit

Номер патента: US11016928B2. Автор: Kenichi Osada,Shuhei Kaneko,Satoshi Tsutsumi,Taisuke UETA. Владелец: HITACHI AUTOMOTIVE SYSTEMS LTD. Дата публикации: 2021-05-25.

Memory systems including simplified BISR logic circuit

Номер патента: US11804278B2. Автор: Jae Il Lim,Bo Ra Kim,Su Hae WOO. Владелец: SK hynix Inc. Дата публикации: 2023-10-31.

Front panel overlay incorporating a logic circuit

Номер патента: WO2014126791A3. Автор: John H. Schneider,William A. Herring,Daniel W. JOHNSTON. Владелец: ILLINOIS TOOL WORKS INC.. Дата публикации: 2014-11-06.

Executing a Quantum Logic Circuit on Multiple Processing Nodes

Номер патента: US20230020389A1. Автор: Erik Joseph Davis,Mark Skilbeck,Thomas Lubowe. Владелец: Rigetti and Co LLC. Дата публикации: 2023-01-19.

Electronic control device and method of controlling logic circuit

Номер патента: US11132329B2. Автор: Hideki Endo,Hideyuki Sakamoto,Satoshi Tsutsumi,Taisuke UETA. Владелец: HITACHI AUTOMOTIVE SYSTEMS LTD. Дата публикации: 2021-09-28.

Front panel overlay incorporating a logic circuit

Номер патента: WO2014126791A2. Автор: John H. Schneider,William A. Herring,Daniel W. JOHNSTON. Владелец: ILLINOIS TOOL WORKS INC.. Дата публикации: 2014-08-21.

Electronic control device and method of controlling logic circuit

Номер патента: US20200050580A1. Автор: Hideki Endo,Hideyuki Sakamoto,Satoshi Tsutsumi,Taisuke UETA. Владелец: HITACHI AUTOMOTIVE SYSTEMS LTD. Дата публикации: 2020-02-13.

Logic circuit having individually testable logic modules

Номер патента: US4860290A. Автор: Martin D. Daniels,Derek Roskell. Владелец: Texas Instruments Inc. Дата публикации: 1989-08-22.

Count logic circuit

Номер патента: US4099048A. Автор: Dennis P. Eichenlaub. Владелец: Westinghouse Electric Corp. Дата публикации: 1978-07-04.

Logic circuit and method of logic circuit design

Номер патента: US20100194439A1. Автор: Alexander Fish,Israel A. Wagner,Arkadiy Morgenshtein. Владелец: Technion Research and Development Foundation Ltd. Дата публикации: 2010-08-05.

Count logic circuit

Номер патента: CA1089539A. Автор: Dennis P. Eichenlaub. Владелец: Westinghouse Electric Corp. Дата публикации: 1980-11-11.

Logic circuit arrangement for the generation of coded signals of characters

Номер патента: US3806884A. Автор: G Glay. Владелец: Sagem SA. Дата публикации: 1974-04-23.

Matrix processing method and apparatus, and logic circuit

Номер патента: EP3690679A1. Автор: Hu Liu,Hai Chen,Zhenjiang Dong,Chio In Ieong. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2020-08-05.

System for simulating electrical delay characteristics of logic circuits

Номер патента: US5396615A. Автор: Takahiro Tani. Владелец: Mitsubishi Electric Corp. Дата публикации: 1995-03-07.

Combinational Equivalence Checking for Threshold Logic Circuits

Номер патента: US20090235216A1. Автор: Sarma Vrudhula,Tejaswi Gowda. Владелец: Arizona State University ASU. Дата публикации: 2009-09-17.

Method for countervailing clock skew and core logic circuit using the same

Номер патента: US20080118017A1. Автор: Paul Su. Владелец: Via Technologies Inc. Дата публикации: 2008-05-22.

Temperature compensation circuit and method for neural network computing-in-memory array

Номер патента: US11720327B2. Автор: Xiaofeng Gu,Zhiguo Yu,Hongbing Pan,Yanhang LIU. Владелец: JIANGNAN UNIVERSITY. Дата публикации: 2023-08-08.

Devices, chips, and electronic equipment for computing-in-memory

Номер патента: US12105986B2. Автор: Chen Jiang,Wenjun Tang,Xueqing Li,Yongpan Liu,Huazhong Yang,Jialong Liu. Владелец: TSINGHUA UNIVERSITY. Дата публикации: 2024-10-01.

Logic circuit and its forming method

Номер патента: US20030071658A1. Автор: Kazuo Yano,Yasuhiko Sasaki,Shunzo Yamashita. Владелец: HITACHI LTD. Дата публикации: 2003-04-17.

Matrix processing method and apparatus, and logic circuit

Номер патента: US11734386B2. Автор: Hu Liu,Hai Chen,Zhenjiang Dong,Chio In Ieong. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-08-22.

Two-dimensional data matching method, device and logic circuit

Номер патента: US20200387354A1. Автор: LIANG Cao. Владелец: Beijing Qingying Machine Visual Technology Co ltd. Дата публикации: 2020-12-10.

Matrix processing method and apparatus, and logic circuit

Номер патента: US20220114235A1. Автор: Hu Liu,Hai Chen,Zhenjiang Dong,Chio In Ieong. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2022-04-14.

Method of designating output "don't care" and processor of processing logic circuit data

Номер патента: US20010013112A1. Автор: Hideki Shoyama. Владелец: NEC Corp. Дата публикации: 2001-08-09.

Method for implementing a physical design for a dynamically reconfigurable logic circuit

Номер патента: EP1250757A2. Автор: Martin T. Mason,David A. Mcconnell,Ajithkumar V. Dasari. Владелец: Atmel Corp. Дата публикации: 2002-10-23.

Materializing internal computations in-memory to improve query performance

Номер патента: US20190220461A1. Автор: Amit Ganesh,Shasank K. Chavan,Aurosish Mishra. Владелец: Oracle International Corp. Дата публикации: 2019-07-18.

Sparsity-aware compute-in-memory

Номер патента: EP4384948A1. Автор: Ren Li,Ankit Srivastava,Sameer Wadhwa,Seyed Arash Mirhaj. Владелец: Qualcomm Inc. Дата публикации: 2024-06-19.

Sparsity-aware compute-in-memory

Номер патента: WO2023019104A1. Автор: Ren Li,Ankit Srivastava,Sameer Wadhwa,Seyed Arash Mirhaj. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-02-16.

Reducing precharge current surge in digital compute in memory

Номер патента: US20230307047A1. Автор: Chetan Deshpande,Gajanan Sahebrao Jedhe. Владелец: MediaTek Inc. Дата публикации: 2023-09-28.

Computing-in-memory apparatus

Номер патента: US20230066113A1. Автор: Wei-Zen Chen,Yu-Sian Liao. Владелец: National Yang Ming Chiao Tung University NYCU. Дата публикации: 2023-03-02.

Techniques for error mitigation to improve reliability for analog compute-in-memory

Номер патента: US20240013850A1. Автор: Wei Wu,Hechen Wang. Владелец: Intel Corp. Дата публикации: 2024-01-11.

Reducing precharge current surge in digital compute in memory

Номер патента: EP4250293A1. Автор: Chetan Deshpande,Gajanan Sahebrao Jedhe. Владелец: MediaTek Inc. Дата публикации: 2023-09-27.

Memory apparatus and data rearrangement method for computing in memory

Номер патента: US12045493B2. Автор: Kai-Chiang Wu,Shu-Ming Liu,Wen Li Tang. Владелец: Skymizer Taiwan Inc. Дата публикации: 2024-07-23.

Memory cell for dot product operation in compute-in-memory chip

Номер патента: US20210124793A1. Автор: YE Lu,Xia Li,Xiaochun Zhu,Zhongze Wang,Yandong Gao. Владелец: Qualcomm Inc. Дата публикации: 2021-04-29.

Systems and methods of compensating degradation in analog compute-in-memory (ACIM) modules

Номер патента: US12086461B2. Автор: Chao Sun,Dejan Vucinic,Tung Thanh Hoang. Владелец: SanDisk Technologies LLC. Дата публикации: 2024-09-10.

Streaming graph computations in a distributed processing system

Номер патента: US09767217B1. Автор: Reuven Lax,Matthew Harold Austern,Vyacheslav Alekseyevich Chernyak. Владелец: Google LLC. Дата публикации: 2017-09-19.

Database calculation using parallel-computation in a directed acyclic graph

Номер патента: US09576072B2. Автор: Gan Li,Xu Li,Jie Zhao,Jing Gu,Yi Ru,Xiangling Shi,Chengchang Wang,Jiale Qu,Zhonglei Zou. Владелец: SAP SE. Дата публикации: 2017-02-21.

Time-shared compute-in-memory bitcell

Номер патента: WO2021178660A1. Автор: Ankit Srivastava. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2021-09-10.

Distributed computing in R

Номер патента: US09992256B2. Автор: Edward Ma,Indrajit Roy,Meichun Hsu,Vishrut Gupta. Владелец: ENTIT SOFTWARE LLC. Дата публикации: 2018-06-05.

Error correction with syndrome computation in a memory device

Номер патента: US12032444B2. Автор: Mustafa N. Kaynak,Sivagnanam Parthasarathy,Patrick R. KHAYAT. Владелец: Micron Technology Inc. Дата публикации: 2024-07-09.

Error correction with syndrome computation in a memory device

Номер патента: US11709734B2. Автор: Mustafa N. Kaynak,Sivagnanam Parthasarathy,Patrick R. KHAYAT. Владелец: Micron Technology Inc. Дата публикации: 2023-07-25.

Computing-in-memory circuit

Номер патента: US11764801B2. Автор: Shiau-Wen Kao,Ying-Chung Chiu. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2023-09-19.

Distributed Computing in a Wireless Communication System

Номер патента: US20190306854A1. Автор: Sassan Ahmadi. Владелец: Apple Inc. Дата публикации: 2019-10-03.

Method and system for improved hemodynamic computation in coronary arteries

Номер патента: US09747525B2. Автор: Puneet Sharma,Bogdan Georgescu,Frank Sauer,Yefeng Zheng. Владелец: Siemens Healthcare GmbH. Дата публикации: 2017-08-29.

Distributed computing in a wireless communication system

Номер патента: US09445408B2. Автор: Sassan Ahmadi. Владелец: Apple Inc. Дата публикации: 2016-09-13.

Personalized desktop computer in the shape of an automobile

Номер патента: WO2010103538A2. Автор: Amit Shriniwas Khare. Владелец: Amit Shriniwas Khare. Дата публикации: 2010-09-16.

Shadow computations in base stations

Номер патента: US20240231951A1. Автор: Dmitri Yudanov. Владелец: Micron Technology Inc. Дата публикации: 2024-07-11.

Computing in Memory Accelerator for Applying to a Neural Network

Номер патента: US20240220573A1. Автор: Tsung-Chi Chen,Yun-Ru Chen,Lih-Yih Chiou. Владелец: National Cheng Kung University NCKU. Дата публикации: 2024-07-04.

Method of data conversion for computing-in-memory

Номер патента: US20220158651A1. Автор: Yuan-Ju Chao. Владелец: Individual. Дата публикации: 2022-05-19.

Shadow computations in base stations

Номер патента: EP4073662A1. Автор: Dmitri Yudanov. Владелец: Micron Technology Inc. Дата публикации: 2022-10-19.

Shadow computations in base stations

Номер патента: WO2021118849A1. Автор: Dmitri Yudanov. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2021-06-17.

Personalized desktop computer in the shape of an automobile

Номер патента: WO2010103538A3. Автор: Amit Shriniwas Khare. Владелец: Amit Shriniwas Khare. Дата публикации: 2010-12-16.

System For Maintaining A Computer In An Active State

Номер патента: US20240219989A1. Автор: Steven Mueller. Владелец: Individual. Дата публикации: 2024-07-04.

Computing-in-memory circuit

Номер патента: US11893271B2. Автор: Feng Zhang,Renjun Song. Владелец: Institute of Microelectronics of CAS. Дата публикации: 2024-02-06.

Scheduling computations in deep neural network based on sparsity

Номер патента: US20230229507A1. Автор: Arnab Raha,Deepak Abraham Mathaikutty,Raymond Jit-Hung Sung,Umer Iftikhar Cheema. Владелец: Intel Corp. Дата публикации: 2023-07-20.

Computing-in-Memory Chip and Memory Cell Array Structure

Номер патента: US20210151106A1. Автор: Shaodi WANG. Владелец: Beijing Zhicun Witin Technology Corp Ltd. Дата публикации: 2021-05-20.

Temperature Compensation Circuit and Method for Neural Network Computing-in-memory Array

Номер патента: US20230048640A1. Автор: Xiaofeng Gu,Zhiguo Yu,Hongbing Pan,Yanhang LIU. Владелец: JIANGNAN UNIVERSITY. Дата публикации: 2023-02-16.

Matrix tiling to accelerate computing in redundant matrices

Номер патента: US11734225B2. Автор: Rui Liu,Suhas Kumar. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2023-08-22.

Compute-in-memory circuit with charge-domain passive summation and associated method

Номер патента: EP4312217A1. Автор: Sung-En HSIEH. Владелец: MediaTek Inc. Дата публикации: 2024-01-31.

Confidential computing in heterogeneous compute environment including network-connected hardware accelerator

Номер патента: EP4312138A1. Автор: Reshma Lal,Sarbartha Banerjee. Владелец: Intel Corp. Дата публикации: 2024-01-31.

Compute-in-memory systems and methods

Номер патента: US20230244485A1. Автор: Eriko Nurvitadhi,Scott J. Weber,Ravi Prakash Gutala,Aravind Raghavendra Dasu. Владелец: Intel Corp. Дата публикации: 2023-08-03.

Digital compute in memory

Номер патента: WO2023015167A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-02-09.

Performing xnor equivalent operations by adjusting column thresholds of a compute-in-memory array

Номер патента: EP4028956A1. Автор: Max Welling,Edward Teague,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2022-07-20.

Memory device and operating method for computing-in-memory

Номер патента: US11908545B2. Автор: Haruki Mori,Hidehiro Fujiwara,Wei-Chang Zhao. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-02-20.

Direct dataflow compute-in-memory accelerator interface and architecture

Номер патента: US20240086257A1. Автор: Wei Lu,Timothy WESLEY,Mohammed ZIDAN,Jacob BOTIMER,Chester Liu,Keith KRESSIN. Владелец: Memryx Inc. Дата публикации: 2024-03-14.

Time-shared compute-in-memory bitcell

Номер патента: US20210279039A1. Автор: Ankit Srivastava. Владелец: Qualcomm Inc. Дата публикации: 2021-09-09.

Time-shared compute-in-memory bitcell

Номер патента: EP4115419A1. Автор: Ankit Srivastava. Владелец: Qualcomm Inc. Дата публикации: 2023-01-11.

Digital compute in memory

Номер патента: US20230037054A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2023-02-02.

Accelerating computations in a processor

Номер патента: US20230070827A1. Автор: Niclas Wiberg,Martin HESSLER. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2023-03-09.

Matrix tiling to accelerate computing in redundant matrices

Номер патента: US20200257653A1. Автор: Rui Liu,Suhas Kumar. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2020-08-13.

Matrix tiling to accelerate computing in redundant matrices

Номер патента: US20200364178A1. Автор: Rui Liu,Suhas Kumar. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2020-11-19.

Confidential computing in heterogeneous compute environment including network-connected hardware accelerator

Номер патента: US20240039701A1. Автор: Reshma Lal,Sarbartha Banerjee. Владелец: Intel Corp. Дата публикации: 2024-02-01.

A blockchain network based edge computing in iot using deep learning

Номер патента: AU2021105609A4. Автор: Ahmad Almadhor,Poongodi M.,Mohit Malviya,Ganesan R.,Hafiz Tayyab Rauf. Владелец: Individual. Дата публикации: 2021-11-18.

Memory apparatus and data rearrangement method for computing in memory

Номер патента: US20240028245A1. Автор: Kai-Chiang Wu,Shu-Ming Liu,Wen Li Tang. Владелец: Skymizer Taiwan Inc. Дата публикации: 2024-01-25.

Compute-in-memory circuit with charge-domain passive summation and associated method

Номер патента: US20240037178A1. Автор: Sung-En HSIEH. Владелец: MediaTek Inc. Дата публикации: 2024-02-01.

Techniques for error detection in analog compute-in-memory

Номер патента: US20240020197A1. Автор: Wei Wu,Hechen Wang. Владелец: Intel Corp. Дата публикации: 2024-01-18.

Computation in memory (cim) architecture and dataflow supporting a depth- wise convolutional neural network (cnn)

Номер патента: EP4364047A1. Автор: Ren Li. Владелец: Qualcomm Inc. Дата публикации: 2024-05-08.

Computation in memory (cim) architecture and dataflow supporting a depth- wise convolutional neural network (cnn)

Номер патента: WO2023279002A1. Автор: Ren Li. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-01-05.

Compute-in-memory

Номер патента: DE102021120080A1. Автор: Haruki Mori,Yi-Chun Shih,Chia-Fu Lee,Yu-Der Chih,Po-Hao Lee,Hidehiro Fujiwara,Wei-Chang Zhao. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-08-04.

Digital compute in memory

Номер патента: EP4381503A1. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2024-06-12.

Computing-in-memory apparatus

Номер патента: US11934253B2. Автор: Wei-Zen Chen,Yu-Sian Liao. Владелец: National Yang Ming Chiao Tung University NYCU. Дата публикации: 2024-03-19.

Digital compute in memory

Номер патента: US12019905B2. Автор: Mustafa Badaroglu,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2024-06-25.

Accelerating computations in a processor

Номер патента: EP4127979A1. Автор: Niclas Wiberg,Martin HESSLER. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2023-02-08.

Accelerating computations in a processor

Номер патента: WO2021190828A1. Автор: Niclas Wiberg,Martin HESSLER. Владелец: Telefonaktiebolaget lM Ericsson (publ). Дата публикации: 2021-09-30.

Table for supporting and securing a portable computer in a vehicle

Номер патента: US5673628A. Автор: Shane M. Boos. Владелец: Individual. Дата публикации: 1997-10-07.

Computing in memory cell

Номер патента: US11741189B2. Автор: Sih-Han Li,Chih-Sheng Lin,Tuo-Hung Hou,Yu-Hui Lin,Jian-Wei Su,Fu-Cheng TSAI. Владелец: Industrial Technology Research Institute ITRI. Дата публикации: 2023-08-29.

Method and apparatus for control and transfer of audio between analog and computer in digital audio processing

Номер патента: WO2023215940A1. Автор: Aran GALLAGHER. Владелец: Freqport Pty Ltd. Дата публикации: 2023-11-16.

Distributed Computing in a Wireless Communication System

Номер патента: US20160295578A1. Автор: Sassan Ahmadi. Владелец: Apple Inc. Дата публикации: 2016-10-06.

Error correction with syndrome computation in a memory device

Номер патента: US20230315570A1. Автор: Mustafa N. Kaynak,Sivagnanam Parthasarathy,Patrick R. KHAYAT. Владелец: Micron Technology Inc. Дата публикации: 2023-10-05.

Compute-in-memory macro device and electronic device

Номер патента: US20220366947A1. Автор: Jen-Wei Liang,Chien Te Tung,Chih Feng Juan. Владелец: NOVATEK MICROELECTRONICS CORP. Дата публикации: 2022-11-17.

Compute-In-Memory-Speicherarray, CIM-Speicherarray

Номер патента: DE102022100200A1. Автор: Yu-Lin Chen,Chia-Fu Lee,Yen-An Chang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-11-24.

Computing in memory cell

Номер патента: US20230153375A1. Автор: Sih-Han Li,Chih-Sheng Lin,Tuo-Hung Hou,Yu-Hui Lin,Jian-Wei Su,Fu-Cheng TSAI. Владелец: Industrial Technology Research Institute ITRI. Дата публикации: 2023-05-18.

Apparatuses and methods for compute in data path

Номер патента: EP3586334A1. Автор: Glen E. Hush,Richard C. Murphy. Владелец: Micron Technology Inc. Дата публикации: 2020-01-01.

Apparatuses and methods for compute in data path

Номер патента: WO2018156398A1. Автор: Glen E. Hush,Richard C. Murphy. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2018-08-30.

Computation in memory architecture for phased depth-wise convolutional

Номер патента: US20220414454A1. Автор: Ren Li. Владелец: Qualcomm Inc. Дата публикации: 2022-12-29.

Computation in memory architecture for depth-wise convolution

Номер патента: EP4364045A1. Автор: Ren Li. Владелец: Qualcomm Inc. Дата публикации: 2024-05-08.

Computation in memory architecture for depth-wise convolution

Номер патента: WO2023279004A1. Автор: Ren Li. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2023-01-05.

Compute-in-memory bitcell with capacitively-coupled write operation

Номер патента: EP4281969A1. Автор: Ankit Srivastava,Zhongze Wang,Sameer Wadhwa,Seyed Arash Mirhaj,Xiaonan Chen. Владелец: Qualcomm Inc. Дата публикации: 2023-11-29.

Shadow computations in base stations

Номер патента: US11941455B2. Автор: Dmitri Yudanov. Владелец: Micron Technology Inc. Дата публикации: 2024-03-26.

Short-Circuiting Normal Grace-Period Computations In The Presence Of Expedited Grace Periods

Номер патента: US20180060140A1. Автор: Paul E. McKenney. Владелец: International Business Machines Corp. Дата публикации: 2018-03-01.

Short-Circuiting Normal Grace-Period Computations In The Presence Of Expedited Grace Periods

Номер патента: US20180060086A1. Автор: Paul E. McKenney. Владелец: International Business Machines Corp. Дата публикации: 2018-03-01.

Power-efficient compute-in-memory pooling

Номер патента: US11823035B2. Автор: Ankit Srivastava. Владелец: Qualcomm Inc. Дата публикации: 2023-11-21.

Compute in-memory architecture for continuous on-chip learning

Номер патента: WO2024091680A1. Автор: Mohammed Elneanaei Abdelmoneem FOUDA. Владелец: Rain Neuromorphics Inc.. Дата публикации: 2024-05-02.

Compute in-memory architecture for continuous on-chip learning

Номер патента: US20240143541A1. Автор: Mohammed Elneanaei Abdelmoneem FOUDA. Владелец: Rain Neuromorphics Inc. Дата публикации: 2024-05-02.

Compute-in-memory support for different data formats

Номер патента: US20240020093A1. Автор: Brent Carlton,Hechen Wang,Renzhi Liu,Richard Dorrance,Deepak DASALUKUNTE. Владелец: Intel Corp. Дата публикации: 2024-01-18.

Computing in memory cell

Номер патента: US20210397675A1. Автор: Sih-Han Li,Chih-Sheng Lin,Tuo-Hung Hou,Yu-Hui Lin,Jian-Wei Su,Fu-Cheng TSAI. Владелец: Industrial Technology Research Institute ITRI. Дата публикации: 2021-12-23.

Method of data conversion for computing-in-memory

Номер патента: US11637561B2. Автор: Yuan-Ju Chao. Владелец: Ip Great Inc. Дата публикации: 2023-04-25.

High speed computational tracking sensor

Номер патента: US10679366B1. Автор: Xinqiao Liu,Renzo De Nardi,Richard Andrew Newcombe,Steven John Lovegrove. Владелец: Facebook Technologies LLC. Дата публикации: 2020-06-09.

EFFICIENT SQUARING WITH LOOP EQUALIZATION IN ARITHMETIC LOGIC UNITS

Номер патента: US20220076594A1. Автор: Hamburg Michael Alexander. Владелец: . Дата публикации: 2022-03-10.

Efficient squaring with loop equalization in arithmetic logic units

Номер патента: US11961420B2. Автор: Michael Alexander HAMBURG. Владелец: Cryptography Research Inc. Дата публикации: 2024-04-16.

VERSATILE ARITHMETIC LOGICAL CIRCUIT

Номер патента: DE3701599A1. Автор: Walter Robert Steiner,Paul Andrew Simonic. Владелец: General Electric Co. Дата публикации: 1987-08-06.

Programmable optical arithmetic/logic unit

Номер патента: US5249144A. Автор: R. Aaron Falk. Владелец: Boeing Co. Дата публикации: 1993-09-28.

Optimized testing of a partially symmetric quantum-logic circuit

Номер патента: US09864954B1. Автор: Pawel Jasionowski. Владелец: International Business Machines Corp. Дата публикации: 2018-01-09.

Superconducting cell array logic circuit system

Номер патента: US09595970B1. Автор: William Robert Reohr,Robert J Voigt. Владелец: Northrop Grumman Systems Corp. Дата публикации: 2017-03-14.

Logic circuit

Номер патента: US11923854B2. Автор: Yasuhiro Oguro,Kohichi Nakamura. Владелец: Canon Inc. Дата публикации: 2024-03-05.

Optimized testing of a partially symmetric quantum-logic circuit

Номер патента: US20170372217A1. Автор: Pawel Jasionowski. Владелец: International Business Machines Corp. Дата публикации: 2017-12-28.

Method and system for compiling bare quantum-logic circuits

Номер патента: US20240169229A1. Автор: Joel J. Wallman,Stefanie J. Beale. Владелец: Keysight Technologies Inc. Дата публикации: 2024-05-23.

Logic circuit

Номер патента: US20220337230A1. Автор: Yasuhiro Oguro,Kohichi Nakamura. Владелец: Canon Inc. Дата публикации: 2022-10-20.

A programmable logic circuit for night sight systems

Номер патента: WO2015163831A1. Автор: Cemil KIZILÖZ. Владелец: ASELSAN ELEKTRONIK SANAYI VE TICARET ANONIM SIRKETI. Дата публикации: 2015-10-29.

Counting device having memory-readout and logic circuits

Номер патента: US3777769A. Автор: S Ueno. Владелец: Tokai Rika Co Ltd. Дата публикации: 1973-12-11.

Superconducting cell array logic circuit system

Номер патента: CA3017892C. Автор: William Robert Reohr,Robert J. Voigt. Владелец: Voigt Robert J. Дата публикации: 2022-05-24.

Compare logic circuit for train printer-data link processor

Номер патента: US4386415A. Автор: David P. Chadra. Владелец: Burroughs Corp. Дата публикации: 1983-05-31.

Logic circuits using neuristors

Номер патента: US20140035614A1. Автор: Matthew D. Pickett. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2014-02-06.

Detecting and mitigating fault in sparsity computation in deep neural network

Номер патента: WO2024220114A1. Автор: Arnab Raha,Deepak Abraham Mathaikutty,Shamik Kundu. Владелец: Intel Corporation. Дата публикации: 2024-10-24.

Compute-in-memory array and module, and data computing method

Номер патента: US12046283B2. Автор: Yi Zhao,Shifan GAO. Владелец: Zhejiang University ZJU. Дата публикации: 2024-07-23.

Hybrid compute-in-memory

Номер патента: EP4399707A1. Автор: Natarajan Vaidhyanathan,Colin Beaton Verrilli,Francois Ibrahim Atallah,Hoan Huu Nguyen. Владелец: Qualcomm Inc. Дата публикации: 2024-07-17.

Computational in silico model for cornea barrier

Номер патента: US20240197166A1. Автор: Balabhaskar Prabhakarpandian,Ketan Harendrakumar Bhatt,Carrie Lynn German. Владелец: CFD Research Corp. Дата публикации: 2024-06-20.

Reducing Number of Computations in a Neural Network Modeling Several Data Sets

Номер патента: US20050278269A1. Автор: Amulya MISHRA. Владелец: Oracle International Corp. Дата публикации: 2005-12-15.

Detecting and mitigating fault in sparsity computation in deep neural network

Номер патента: US20230252299A1. Автор: Arnab Raha,Deepak Abraham Mathaikutty,Shamik Kundu. Владелец: Individual. Дата публикации: 2023-08-10.

Neuromorphic computing in dynamic random access memory

Номер патента: US20200285945A1. Автор: Daniel WADDINGTON,Ahmet S. Ozcan. Владелец: International Business Machines Corp. Дата публикации: 2020-09-10.

Compute-in-memory with ternary activation

Номер патента: EP4309176A1. Автор: Ren Li,Suren Mohan,Ankit Srivastava,Sameer Wadhwa,Seyed Arash Mirhaj. Владелец: Qualcomm Inc. Дата публикации: 2024-01-24.

Low-power compute-in-memory bitcell

Номер патента: WO2021154586A1. Автор: Guoqing Miao,Ankit Srivastava,Seyed Arash Mirhaj,Seyfi Bazarjani. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2021-08-05.

Voltage offset for compute-in-memory architecture

Номер патента: US20210343343A1. Автор: Max Welling,Edward Harrison Teague,Zhongze Wang. Владелец: Qualcomm Inc. Дата публикации: 2021-11-04.

Voltage offset for compute-in-memory architecture

Номер патента: WO2021222821A1. Автор: Max Welling,Edward Harrison Teague,Zhongze Wang. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2021-11-04.

Low-power compute-in-memory bitcell

Номер патента: EP4097721A1. Автор: Guoqing Miao,Ankit Srivastava,Seyed Arash Mirhaj,Seyfi Bazarjani. Владелец: Qualcomm Inc. Дата публикации: 2022-12-07.

Reducing number of computations in a neural network modeling several data sets

Номер патента: US7457788B2. Автор: Amulya MISHRA. Владелец: Oracle International Corp. Дата публикации: 2008-11-25.

Computing in memory with artificial neurons

Номер патента: US20230385624A1. Автор: Sarma Vrudhula,Ankit Wagle,Gian SINGH. Владелец: Arizona Board of Regents of ASU. Дата публикации: 2023-11-30.

Compute-in-memory bit cell

Номер патента: AU2020300975A1. Автор: YE Lu,Xia Li,Zhongze Wang,Yandong Gao. Владелец: Qualcomm Inc. Дата публикации: 2022-01-20.

Compute-in-memory bit cell

Номер патента: EP3994692A1. Автор: YE Lu,Xia Li,Zhongze Wang,Yandong Gao. Владелец: Qualcomm Inc. Дата публикации: 2022-05-11.

SIGN-BASED PARTIAL REDUCTION OF MODULAR OPERATIONS IN ARITHMETIC LOGIC UNITS

Номер патента: US20220060315A1. Автор: Hamburg Michael Alexander. Владелец: . Дата публикации: 2022-02-24.

Arithmetic logic device having auxiliary computing unit

Номер патента: US20070083576A1. Автор: Tien-Fu Chen,Chih-Heng Kang,Chen-Neng Win. Владелец: NATIONAL CHUNG CHENG UNIVERSITY. Дата публикации: 2007-04-12.

Data packet arithmetic logic devices and methods

Номер патента: WO2005001686A2. Автор: Bapiraju Vinnakota,Saleem Mohammadali,Carl Alberola,Corey Gee. Владелец: Intel Corporation. Дата публикации: 2005-01-06.

Bus operation circuit using CMOS ratio logic circuits

Номер патента: US5758179A. Автор: Timothy Jon Sulzbach. Владелец: International Business Machines Corp. Дата публикации: 1998-05-26.

Fault recognition apparatus for arithmetic/logic devices

Номер патента: US3863059A. Автор: Susumu Seki,Tadashi Takaoka,Makoto Noumi,Hisao Toriyama. Владелец: HITACHI LTD. Дата публикации: 1975-01-28.

Logic circuit locking with self-destruct

Номер патента: US20230144019A1. Автор: Effendi Leobandung. Владелец: International Business Machines Corp. Дата публикации: 2023-05-11.

Semiconductor circuit and support device for logic circuit design

Номер патента: US20230084986A1. Автор: LI Tao,Osamu Nomura,Tetsuo Endoh,Ko Yoshikawa,Yitao Ma. Владелец: Tohoku University NUC. Дата публикации: 2023-03-16.

Semiconductor circuit and support device for logic circuit design

Номер патента: US11990901B2. Автор: LI Tao,Osamu Nomura,Tetsuo Endoh,Ko Yoshikawa,Yitao Ma. Владелец: Tohoku University NUC. Дата публикации: 2024-05-21.

Apparatus for low power ternary logic circuit

Номер патента: US11817858B2. Автор: Seokhyeong Kang,Sungyun Lee,Sunmean KIM,Sunghye PARK. Владелец: POSTECH Research and Business Development Foundation. Дата публикации: 2023-11-14.

Apparatus for low power ternary logic circuit

Номер патента: US20220109444A1. Автор: Seokhyeong Kang,Sungyun Lee,Sunmean KIM,Sunghye PARK. Владелец: POSTECH Research and Business Development Foundation. Дата публикации: 2022-04-07.

ARITHMETIC LOGICAL UNIT ARRAY, MICROPROCESSOR, AND METHOD FOR DRIVING AN ARITHMETIC LOGICAL UNIT ARRAY

Номер патента: US20150193235A1. Автор: Felicijan Tomaz. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2015-07-09.

Technology mapping apparatus for a combination circuit for use in automatically synthesizing an LSI logic circuit

Номер патента: US5311442A. Автор: Hisayo Fukushima. Владелец: Fujitsu Ltd. Дата публикации: 1994-05-10.

Arithmetic logical unit array, microprocessor, and method for driving an arithmetic logical unit array

Номер патента: US9892089B2. Автор: Tomaz Felicijan. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2018-02-13.

Arithmetic logic unit layout for a processor

Номер патента: US11846974B2. Автор: Radoslav Danilak. Владелец: Tachyum Inc. Дата публикации: 2023-12-19.

CONTROLLING POWER SUPPLY IN ARITHMETIC PROCESSING CIRCUIT

Номер патента: US20140089690A1. Автор: FUKUDA Takatoshi. Владелец: FUJITSU LIMITED. Дата публикации: 2014-03-27.

APPARATUS AND METHOD FOR DETECTING A REDUNDANT CIRCUIT INCORPORATED IN A LOGIC CIRCUIT.

Номер патента: FR2660759A1. Автор: OKUNO Yoshihiro. Владелец: Mitsubishi Electric Corp. Дата публикации: 1991-10-11.

Priority interrupt logic circuits

Номер патента: CA1095628A. Автор: Jaime Calle,Lawrence J. Kristick,Knute S. Crawford. Владелец: Honeywell Information Systems Inc. Дата публикации: 1981-02-10.

Piping arrangement in arithmetic unit

Номер патента: JP6661735B2. Автор: 朝榮 陳,玉年 ▲黄▼,榮輝 徐. Владелец: QUANTA COMPUTER INC. Дата публикации: 2020-03-11.

Piping arrangement in arithmetic device

Номер патента: JP2019204478A. Автор: Yu-Nien Huang,Chao Jung Chen,朝榮 陳,玉年 ▲黄▼,榮輝 徐,rong hui Xu. Владелец: QUANTA COMPUTER INC. Дата публикации: 2019-11-28.

Logical circuits

Номер патента: GB1057224A. Автор: . Владелец: Radio Corporation of America. Дата публикации: 1967-02-01.

Apparatus for detecting and correcting errors in arithmetic processing of data represented in the numerical system of residual classes

Номер патента: GB2033115B. Автор: . Владелец: SMOLKO G. Дата публикации: 1982-11-10.

Apparatus and method for generating a reduced number of test vectors and inserting test points for a logic circuit

Номер патента: US20160275224A1. Автор: Sandip Ray,Arani Sinha. Владелец: Intel Corp. Дата публикации: 2016-09-22.

Saro: scalable attack-resistant obfuscation of logic circuits

Номер патента: US20220035977A1. Автор: Swarup Bhunia,Abdulrahman Alaql. Владелец: University of Florida Research Foundation Inc. Дата публикации: 2022-02-03.

SARO: scalable attack-resistant obfuscation of logic circuits

Номер патента: US11797736B2. Автор: Swarup Bhunia,Abdulrahman Alaql. Владелец: University of Florida Research Foundation Inc. Дата публикации: 2023-10-24.

Interconnect Structure for Logic Circuit

Номер патента: US20190304900A1. Автор: Fang Chen,Jhon Jhy Liaw,Min-Chang Liang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2019-10-03.

Interconnect Structure for Logic Circuit

Номер патента: US20230197605A1. Автор: Fang Chen,Jhon Jhy Liaw,Min-Chang Liang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-06-22.

Decomposition based approach for the synthesis of threshold logic circuits

Номер патента: US20110214095A1. Автор: Sarma Vrudhula,Tejaswi Gowda. Владелец: Arizona State University ASU. Дата публикации: 2011-09-01.

Moulded optical intermediate connection e.g. for high-speed computer moulded optical waveguide

Номер патента: DE19523580A1. Автор: Michael S Lebby,Christopher K Y Chun. Владелец: Motorola Inc. Дата публикации: 1996-02-08.

Method and apparatus for carry-over control in arithmetic entropy coding

Номер патента: US4973961A. Автор: Donald L. Duttweiler,Christosdoulos Chamzas. Владелец: AT&T Bell Laboratories Inc. Дата публикации: 1990-11-27.

Quantum logic circuit with weighted oracle gates and methods for use therewith

Номер патента: US12039410B2. Автор: Adam Szady,Jan TUŁOWIECKI,Lukasz Czerwinski. Владелец: Beit Inc. Дата публикации: 2024-07-16.

Logic circuits with and-not gate for fast fuzzy decoders

Номер патента: US09684873B2. Автор: Lane Yoder. Владелец: Individual. Дата публикации: 2017-06-20.

Method and apparatus for carrying-over control in arithmetic entropy coding

Номер патента: EP0443255B1. Автор: Donald L. Duttweiler,Christodoulos Chamzas. Владелец: AT&T Corp. Дата публикации: 1996-11-20.

Quantum logic circuit with weights and methods for use therewith

Номер патента: WO2022125242A1. Автор: Adam Szady,Jan TUŁOWIECKI,Lukasz Czerwinski. Владелец: BEIT Inc.. Дата публикации: 2022-06-16.

Method, unit and circuit for implementing boolean logic based on computing-in-memory transistor

Номер патента: US20230223939A1. Автор: XIAO Yu,Bing Chen,Chengji Jin,Jiani GU,Genquan HAN. Владелец: Zhejiang Lab. Дата публикации: 2023-07-13.

Domino logic circuit and pipelined domino logic circuit

Номер патента: US7852121B2. Автор: Young-Chul Rhee,Byung-koan Kim,Ock-chul Shin. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2010-12-14.

Domino logic circuit and pipelined domino logic circuit

Номер патента: US20090230994A1. Автор: Young-Chul Rhee,Byung-koan Kim,Ock-chul Shin. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2009-09-17.

Memory circuit/logic circuit integrated device capable of reducing term of works

Номер патента: US20010012231A1. Автор: Tsukasa Ooishi. Владелец: Mitsubishi Electric Corp. Дата публикации: 2001-08-09.

High voltage logic circuit

Номер патента: US20210151436A1. Автор: Li-Shiuan Peh,Pilsoon Choi,Chirn-Chye Boon. Владелец: NANYANG TECHNOLOGICAL UNIVERSITY. Дата публикации: 2021-05-20.

Remote Test Management of Digital Logic Circuits

Номер патента: US20160349314A1. Автор: Mats NÄSLUND,Elena DUBROVA,Bernard Smeets,Gunnar Carlsson,John Fornehed. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2016-12-01.

Logic circuit, processing unit, electronic component, and electronic device

Номер патента: US12057451B2. Автор: Atsuo Isobe,Hikaru Tamura,Wataru Uesugi. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2024-08-06.

Technologies for automated test pattern generation for logic circuits with boolean satisfiability analysis

Номер патента: US20240353488A1. Автор: Ujjwal Guin,Yadi Zhong. Владелец: AUBURN UNIVERSITY. Дата публикации: 2024-10-24.

Logic circuit, semiconductor device, electronic component, and electronic device

Номер патента: US09762239B2. Автор: Hikaru Tamura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2017-09-12.

Logic circuit, processing unit, electronic component, and electronic device

Номер патента: US09385713B2. Автор: Atsuo Isobe,Hikaru Tamura,Wataru Uesugi. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2016-07-05.

Wave-pipelined logic circuit scanning system

Номер патента: US09864005B1. Автор: Douglas Carmean,Burton J. Smith. Владелец: Northrop Grumman Systems Corp. Дата публикации: 2018-01-09.

Testing sequential logic circuit upon changing into combinatorial logic circuit

Номер патента: SG52788A1. Автор: Manoj Sachdev. Владелец: Philips Electronics NV. Дата публикации: 1998-09-28.

Adaptive threshold logic circuit

Номер патента: US20020130682A1. Автор: David Warner. Владелец: Individual. Дата публикации: 2002-09-19.

Digital logic circuit

Номер патента: US20180212595A1. Автор: Harry Barowski,Michael B. Kugel,Wolfgang Penth,Werner Juchmes. Владелец: International Business Machines Corp. Дата публикации: 2018-07-26.

Apparatus and method for checking logic circuit

Номер патента: US5671148A. Автор: Miho Yokota,Maho Urano. Владелец: Mitsubishi Electric Corp. Дата публикации: 1997-09-23.

Logic circuit and word-driver circuit

Номер патента: US7649800B2. Автор: Hiroyuki Takahashi. Владелец: NEC Electronics Corp. Дата публикации: 2010-01-19.

Differential sense amplifier circuit and dynamic logic circuit using the same

Номер патента: EP1111782A2. Автор: Koji Hirairi. Владелец: Sony Corp. Дата публикации: 2001-06-27.

Pad unit having a test logic circuit and method of driving a system including the same

Номер патента: US20080133991A1. Автор: Jae-Hoon Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-06-05.

Magnetic tunnel junction based logic circuits

Номер патента: US09865650B2. Автор: Mark B. Johnson. Владелец: Individual. Дата публикации: 2018-01-09.

Programmable logic circuit architecture using resistive memory elements

Номер патента: US09461649B2. Автор: Bingjun Xiao,Jingsheng J. CONG. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2016-10-04.

Method for identifying untestable faults in logic circuits

Номер патента: CA2152694C. Автор: Miron Abramovici,Mahesh Anantharaman Iyer. Владелец: AT&T Corp. Дата публикации: 1999-03-02.

Logic circuit

Номер патента: CA1176319A. Автор: Makoto Yoshida,Takanori Sugihara. Владелец: Fujitsu Ltd. Дата публикации: 1984-10-16.

Current-mirror-biased pre-charged logic circuit

Номер патента: CA1261010A. Автор: Stephen K. Sunter. Владелец: Northern Telecom Ltd. Дата публикации: 1989-09-26.

Circuit for easily testing a logic circuit having a number of input-output pins by scan path

Номер патента: CA2223221C. Автор: Hajime Matsuzawa. Владелец: NEC Corp. Дата публикации: 2002-01-01.

Programmable logic circuit

Номер патента: GB1430151A. Автор: . Владелец: Westinghouse Electric Corp. Дата публикации: 1976-03-31.

Storage system comprising logical circuit configured in accordance with information in memory on PLD

Номер патента: US7325179B2. Автор: Takahiro Sasakura. Владелец: HITACHI LTD. Дата публикации: 2008-01-29.

Smaller memory cells and logic circuits

Номер патента: US4320312A. Автор: Laurence G. Walker,James D. Sansbury,Robert D. Rung, Jr.,Juliana Manoliu. Владелец: Hewlett Packard Co. Дата публикации: 1982-03-16.

Integated injection logic circuit

Номер патента: GB2030810A. Автор: . Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1980-04-10.

Test device for a combinatorial logic circuit and integrated circuit including such a device

Номер патента: US4789821A. Автор: Bernard Courtois,Daniel Baschiera. Владелец: US Philips Corp. Дата публикации: 1988-12-06.

Logic circuit having a test data scan circuit

Номер патента: US4703257A. Автор: Takao Nishida,Toru Hiyama,Shunsuke Miyamoto,Kaoru Moriwaki,Shun Ishiyama. Владелец: HITACHI LTD. Дата публикации: 1987-10-27.

Failure diagnosis for logic circuits

Номер патента: US7765444B2. Автор: Masafumi Nikaido,Tomomi Ukai. Владелец: NEC Electronics Corp. Дата публикации: 2010-07-27.

Current-balanced logic circuit

Номер патента: US7368955B2. Автор: Kursad Kiziloglu,Michael W. Altmann. Владелец: Intel Corp. Дата публикации: 2008-05-06.

Logic circuit

Номер патента: US4396829A. Автор: Makoto Yoshida,Takanori Sugihara. Владелец: Fujitsu Ltd. Дата публикации: 1983-08-02.

Correlated electron resisitve memory element as connecting element between logic circuits

Номер патента: WO2017168119A1. Автор: Vikas Chandra,Robert Campbell Aitken. Владелец: ARM LTD. Дата публикации: 2017-10-05.

System-on-chip for at-speed test of logic circuit and operating method thereof

Номер патента: US20200225284A1. Автор: Jinsoo Park,Beom Seok SHIN. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2020-07-16.

Nonvolatile logic circuit

Номер патента: US11790966B2. Автор: Tetsuo Endoh,Takahiro Hanyu,Masanori Natsui. Владелец: Tohoku University NUC. Дата публикации: 2023-10-17.

Programmable logic circuit

Номер патента: US20100073025A1. Автор: Yoshiaki Saito,Hideyuki Sugiyama,Kazutaka IKEGAMI,Tetsufumi Tanamoto. Владелец: Toshiba Corp. Дата публикации: 2010-03-25.

Logic circuit, semiconductor device, electronic component, and electronic device

Номер патента: US20160380631A1. Автор: Hikaru Tamura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2016-12-29.

Remote test management of digital logic circuits

Номер патента: US9952278B2. Автор: Mats NÄSLUND,Elena DUBROVA,Bernard Smeets,Gunnar Carlsson,John Fornehed. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2018-04-24.

Remote test management of digital logic circuits

Номер патента: EP3102957A1. Автор: Mats NÄSLUND,Elena DUBROVA,Bernard Smeets,Gunnar Carlsson,John Fornehed. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2016-12-14.

Logic circuit with voltage-controlled threshold switch

Номер патента: WO2022152917A1. Автор: Jürg LEUTHOLD,Mathieu Luisier,Bojun CHENG. Владелец: ETH Zurich. Дата публикации: 2022-07-21.

Logic circuit with voltage-controlled threshold switch

Номер патента: EP4278437A1. Автор: Jürg LEUTHOLD,Mathieu Luisier,Bojun CHENG. Владелец: Eidgenoessische Technische Hochschule Zurich ETHZ. Дата публикации: 2023-11-22.

Logic circuit with voltage-controlled threshold switch

Номер патента: EP4030625A1. Автор: Jürg LEUTHOLD,Mathieu Luisier,Bojun CHENG. Владелец: Eidgenoessische Technische Hochschule Zurich ETHZ. Дата публикации: 2022-07-20.

Optical logic circuit

Номер патента: US3585413A. Автор: Takao Tanaka,Yasuo Koseki,Yukio Nakagome. Владелец: Kokusai Denshin Denwa KK. Дата публикации: 1971-06-15.

Scan-Testable Logic Circuit

Номер патента: US20090009210A1. Автор: Adrianus Marinus Gerardus Peeters,Frank Johan Te Beest. Владелец: KONINKLIJKE PHILIPS ELECTRONICS NV. Дата публикации: 2009-01-08.

Wave-pipelined logic circuit scanning system

Номер патента: WO2018044665A1. Автор: Douglas Carmean,Burton J. Smith. Владелец: Northrop Grumman Systems Corporation. Дата публикации: 2018-03-08.

Logic circuit for selecting signals indicative of operating states of floppy disk apparatus

Номер патента: US5301293A. Автор: Ikuo Kano. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 1994-04-05.

Logic circuit, semiconductor device, electronic component, and electronic device

Номер патента: US20160094224A1. Автор: Hikaru Tamura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2016-03-31.

Wave-pipelined logic circuit scanning system

Номер патента: AU2017321014B2. Автор: Douglas Carmean,Burton J. Smith. Владелец: Northrop Grumman Systems Corp. Дата публикации: 2020-05-14.

Josephson memory and logic circuits using quasi-long-junction interconnect

Номер патента: US20200350006A1. Автор: Quentin P. Herr,Anna Y. Herr. Владелец: Northrop Grumman Systems Corp. Дата публикации: 2020-11-05.

Josephson memory and logic circuits using quasi-long-junction interconnect

Номер патента: EP3959716A1. Автор: Quentin P. Herr,Anna Y. Herr. Владелец: Northrop Grumman Systems Corp. Дата публикации: 2022-03-02.

Josephson memory and logic circuits using quasi-long-junction interconnect

Номер патента: WO2020219187A1. Автор: Quentin P. Herr,Anna Y. Herr. Владелец: Northrop Grumman Systems Corporation. Дата публикации: 2020-10-29.

Precharged-type logic circuit having dummy precharge line

Номер патента: US5083047A. Автор: Kimiyoshi Usami,Atsushi Horie. Владелец: Toshiba Corp. Дата публикации: 1992-01-21.

MISFET (Metal-insulator-semiconductor field-effect transistor) logical circuit having depletion type load transistor

Номер патента: US3965369A. Автор: Yoshikazu Hatsukano. Владелец: HITACHI LTD. Дата публикации: 1976-06-22.

Single clock CMOS logic circuit with selected threshold voltages

Номер патента: US4250406A. Автор: Allan A. Alaspa. Владелец: Motorola Inc. Дата публикации: 1981-02-10.

Polyphase logical circuits

Номер патента: GB1384830A. Автор: . Владелец: HITACHI LTD. Дата публикации: 1975-02-26.

Nonvolatile memory device including a logic circuit to control word and bitline voltages

Номер патента: US11869594B2. Автор: Sung-Min JOE. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-01-09.

Optical logic circuit devices and methods thereof

Номер патента: US20230350270A1. Автор: Michael J. Naughton,Juan M. Merlo-Ramirez. Владелец: Boston College. Дата публикации: 2023-11-02.

Logic circuit for bistable D-dynamic flip-flops

Номер патента: US4057741A. Автор: Christian Piguet. Владелец: LASAG AG. Дата публикации: 1977-11-08.

Logic circuit and semiconductor device

Номер патента: US20230411410A1. Автор: Shunpei Yamazaki,Jun Koyama,Kosei Noda,Masashi TSUBUKU. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2023-12-21.

Logic circuit and display panel

Номер патента: US20240046894A1. Автор: Wenfang LI. Владелец: TCL China Star Optoelectronics Technology Co Ltd. Дата публикации: 2024-02-08.

Logic circuit and display panel

Номер патента: US11948524B2. Автор: Wenfang LI. Владелец: TCL China Star Optoelectronics Technology Co Ltd. Дата публикации: 2024-04-02.

Logic circuit

Номер патента: US20130147519A1. Автор: Kengo Akimoto,Jun Koyama,Masashi TSUBUKU. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2013-06-13.

Compute-in-memory circuit and control method thereof

Номер патента: US20240339138A1. Автор: Yimao Cai,Ru Huang,Zongwei Wang,Yunfan Yang,Linbo SHAN. Владелец: PEKING UNIVERSITY. Дата публикации: 2024-10-10.

Pneumatic logic circuit

Номер патента: US4245673A. Автор: MICHEL Nicolas,Daniel Bouteille,Michel Duclos,Hugues Marguet,Eric Petrimaux. Владелец: Telemecanique Electrique SA. Дата публикации: 1981-01-20.

Avalanche memory triode and logic circuits

Номер патента: US4109169A. Автор: Wirojana Tantraporn,Se Puan Yu. Владелец: General Electric Co. Дата публикации: 1978-08-22.

Optical logic circuit

Номер патента: US4922497A. Автор: Yoshihiro Mori,Jun Shibata. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 1990-05-01.

Wave formatter for a logic circuit testing system

Номер патента: US4755758A. Автор: Ritsuro Orihashi. Владелец: HITACHI LTD. Дата публикации: 1988-07-05.

Device for teaching electronic logic circuit operation

Номер патента: GB2238899A. Автор: Alan Giles. Владелец: Individual. Дата публикации: 1991-06-12.

Nonvolatile programmable logic circuit

Номер патента: US20090091965A1. Автор: Hee Bok Kang. Владелец: Hynix Semiconductor Inc. Дата публикации: 2009-04-09.

Method and apparatus of fault diagnosis for integrated logic circuits

Номер патента: US20060107157A1. Автор: Seiji Kajihara,Xiaoquing Wen. Владелец: Kyushu Institute of Technology NUC. Дата публикации: 2006-05-18.

Computing-In-Memory Architecture

Номер патента: US20220068328A1. Автор: Yi-Chun Shih,Chia-Fu Lee,Yu-Der Chih,Jonathan Tsung-Yung Chang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-03-03.

Computing-In-Memory Architecture

Номер патента: US20220415373A1. Автор: Yi-Chun Shih,Chia-Fu Lee,Yu-Der Chih,Jonathan Tsung-Yung Chang. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-12-29.

Computing-in-memory circuitry

Номер патента: US20240055033A1. Автор: Tzi-Dar Chiueh,Tsung-Te Liu,Ying-Tuan Hsu. Владелец: National Taiwan University NTU. Дата публикации: 2024-02-15.

Compute-in-memory array multi-range temperature compensation

Номер патента: US11955193B1. Автор: Brandon David Rumberg,Steven Andryzcik. Владелец: Aspinity Inc. Дата публикации: 2024-04-09.

Computing-in-memory circuitry

Номер патента: US12009054B2. Автор: Tzi-Dar Chiueh,Tsung-Te Liu,Ying-Tuan Hsu. Владелец: National Taiwan University NTU. Дата публикации: 2024-06-11.

Logic operation circuit for computation in memory

Номер патента: US11949415B2. Автор: Delong SHANG,Yeye ZHANG,Qingyang ZENG,Shushan QIAO,Yumei Zhou. Владелец: Nanjing Institute Of Intelligent Technology. Дата публикации: 2024-04-02.

Packet prioritization protocol for a large-scale, high speed computer network

Номер патента: US20010025301A1. Автор: Keith Anderson. Владелец: Individual. Дата публикации: 2001-09-27.

High-speed computer cut-to-size saw, and control system and machining method therefor

Номер патента: WO2021212961A1. Автор: 郭飞,肖志群. Владелец: 南兴装备股份有限公司. Дата публикации: 2021-10-28.

Set of cards of a high-speed computer system

Номер патента: FR2701625A1. Автор: Malardier Pierre. Владелец: ADVANCED COMPUTER. Дата публикации: 1994-08-19.

High-speed computer board cutting saw capable of automatically clamping board and pushing board

Номер патента: CN218947926U. Автор: 郭飞,肖志群,邱中风. Владелец: Nanxing Machinery Co Ltd. Дата публикации: 2023-05-02.

Efficient context handling in arithmetic coding

Номер патента: US09781424B2. Автор: Jaakko Tuomas Aleksi Ventelae. Владелец: Google LLC. Дата публикации: 2017-10-03.

Low Power Logic Circuit

Номер патента: US20200007130A1. Автор: Kris Myny. Владелец: Interuniversitair Microelektronica Centrum vzw IMEC. Дата публикации: 2020-01-02.

Logic circuit building block and systems constructed from same

Номер патента: US4438350A. Автор: Joseph J. Shepter. Владелец: Scientific Circuitry Inc. Дата публикации: 1984-03-20.

Freeze And Clear Logic Circuits And Methods For Integrated Circuits

Номер патента: US20220216873A1. Автор: Jeffrey Chromczak,Sadegh Yazdanshenas. Владелец: Intel Corp. Дата публикации: 2022-07-07.

Electronic devices employing adiabatic logic circuits with wireless charging

Номер патента: US20180041210A1. Автор: YU PU,Giby Samson. Владелец: Qualcomm Inc. Дата публикации: 2018-02-08.

Logic circuit and method for controlling a setting circuit

Номер патента: US09621167B2. Автор: Tsugio Takahashi. Владелец: NEC Corp. Дата публикации: 2017-04-11.

Level shifters and high voltage logic circuits

Номер патента: EP2457323A2. Автор: Marco Cassia. Владелец: Qualcomm Inc. Дата публикации: 2012-05-30.

Reconfigurable logic circuit

Номер патента: US20200366294A1. Автор: Edoardo Charbon,Francesco REGAZZONI,Nele MENTENS. Владелец: Università della Svizzera italiana. Дата публикации: 2020-11-19.

Reconfigurable logic circuit

Номер патента: EP3714545A1. Автор: Edoardo Charbon,Francesco REGAZZONI,Nele MENTENS. Владелец: Universita' Della Svizzera Italiana. Дата публикации: 2020-09-30.

Level shifters and high voltage logic circuits

Номер патента: WO2011011639A3. Автор: Marco Cassia. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-03-31.

Bulk input differential logic circuit

Номер патента: US6838909B2. Автор: Hong-Yi Huang,Jing-Fu Lin. Владелец: Industrial Technology Research Institute ITRI. Дата публикации: 2005-01-04.

Methodology and apparatus for reduction of soft errors in logic circuits

Номер патента: US7944230B1. Автор: NAGARAJAN Ranganathan,Koustav Bhattacharya. Владелец: UNIVERSITY OF SOUTH FLORIDA. Дата публикации: 2011-05-17.

Methodology for improving noise immunity on logic circuits

Номер патента: US20020175711A1. Автор: Jason Gunderson. Владелец: Hewlett Packard Co. Дата публикации: 2002-11-28.

Logic circuits including circuits of different heights and related method of fabrication

Номер патента: US20240321861A1. Автор: Haining Yang,Hyunwoo Park,Junjing Bao,Ming-Huei Lin. Владелец: Qualcomm Inc. Дата публикации: 2024-09-26.

Logical circuit, flip-flop circuit and storage circuit with multivalued logic

Номер патента: US6218713B1. Автор: Shigetoshi Wakayama. Владелец: Fujitsu Ltd. Дата публикации: 2001-04-17.

Logic circuit, semiconductor device, electronic component, and electronic device

Номер патента: US09935633B2. Автор: Hikaru Tamura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2018-04-03.

Standby mode state retention logic circuits

Номер патента: US09813047B2. Автор: Senthilkumar JAYAPAL. Владелец: Mediatek Singapore Pte Ltd. Дата публикации: 2017-11-07.

Reconfigurable logic circuit device

Номер патента: US09543957B2. Автор: Masato Oda. Владелец: Toshiba Corp. Дата публикации: 2017-01-10.

Error recovery in asynchronous combinational logic circuits

Номер патента: WO2006019809A1. Автор: Michael R. Elgersma,Steven H. Thomas,Gordon F. Rouse. Владелец: HONEYWELL INTERNATIONAL INC.. Дата публикации: 2006-02-23.

Logic circuit

Номер патента: US20020039035A1. Автор: Yuji Gendai. Владелец: Sony Corp. Дата публикации: 2002-04-04.

Logic circuit

Номер патента: US6492842B2. Автор: Yuji Gendai. Владелец: Sony Corp. Дата публикации: 2002-12-10.

Three-state logic circuit for wire-oring to a data bus

Номер патента: WO1988000414A1. Автор: Laszlo Volgyesi Gal. Владелец: UNISYS CORPORATION. Дата публикации: 1988-01-14.

Method For Forming An Electric Device Comprising Power Switches Around A Logic Circuit And Related Apparatus

Номер патента: US20060237834A1. Автор: Cheng-I Huang,Yu-Wen Tsai. Владелец: Individual. Дата публикации: 2006-10-26.

Method and logic circuit for converting signals

Номер патента: US4400632A. Автор: Jury K. Kushner. Владелец: Individual. Дата публикации: 1983-08-23.

Logic circuit and semiconductor device

Номер патента: US09444459B2. Автор: Yusuke Sekine. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2016-09-13.

Method and apparatus for reduction of noise sensitivity in dynamic logic circuits

Номер патента: US20020067188A1. Автор: Pranjal Srivastava,Robert Grondalski,James Vinh. Владелец: Fujitsu Ltd. Дата публикации: 2002-06-06.

Logic circuit and semiconductor device using it

Номер патента: US5811991A. Автор: Daisaburo Takashima. Владелец: Toshiba Corp. Дата публикации: 1998-09-22.

Logic circuit

Номер патента: US6084435A. Автор: Kouzou Ichimaru. Владелец: Texas Instruments Inc. Дата публикации: 2000-07-04.

Programmable Array logic Circuit macrocell using ferromagnetic memory cells

Номер патента: US20030222675A1. Автор: Richard Lienau. Владелец: Individual. Дата публикации: 2003-12-04.

A programmable array logic circuit macrocell using ferromagnetic memory cells

Номер патента: WO2001054133A9. Автор: Richard M Lienau. Владелец: Richard M Lienau. Дата публикации: 2002-10-17.

Logic circuit

Номер патента: US5021686A. Автор: Hiroki Yamashita,Hiroyuki Itoh,Kazuhiro Yoshihara,Hirotoshi Tanaka,Atsumi Kawata. Владелец: HITACHI LTD. Дата публикации: 1991-06-04.

High-speed successive-approximation-register (SAR) analog-to-digital converter (ADC) control logic circuit

Номер патента: US10862496B1. Автор: Pedro W. Neto. Владелец: Xilinx Inc. Дата публикации: 2020-12-08.

Dynamically programmable logic circuits

Номер патента: US4292548A. Автор: Ricardo Suarez,Oscar Chang,Vladimir Adam. Владелец: Instituto Venezolano de Investigaciones Cientificas IVIC. Дата публикации: 1981-09-29.

Logic circuit building block and systems constructed from same

Номер патента: US4517474A. Автор: Joseph J. Shepter. Владелец: Scientific Circuitry Inc. Дата публикации: 1985-05-14.

Low power logic circuit with storage charge control for fast switching

Номер патента: US4626710A. Автор: Siegfried K. Wiedmann. Владелец: International Business Machines Corp. Дата публикации: 1986-12-02.

Graphene-based non-boolean logic circuits

Номер патента: US20150318856A1. Автор: Alexander Khitun,Alexander A. Balandin,Roger Lake. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2015-11-05.

Programmable logic circuit device and image processing apparatus

Номер патента: US12040796B2. Автор: Fumiaki Sugiyama. Владелец: FUJIFILM BUSINESS INNOVATION CORP. Дата публикации: 2024-07-16.

Fluid controlled logic circuits

Номер патента: US3734131A. Автор: L Hardy,P Hardy,S Lekarski. Владелец: Individual. Дата публикации: 1973-05-22.

Programmable logic circuit device and image processing apparatus

Номер патента: US12057835B2. Автор: Fumiaki Sugiyama. Владелец: FUJIFILM BUSINESS INNOVATION CORP. Дата публикации: 2024-08-06.

Emitter coupled logic circuit

Номер патента: IE54541B1. Автор: . Владелец: Fujitsu Ltd. Дата публикации: 1989-11-08.

Nonvolatile Logic Circuit Architecture & Method of Operation

Номер патента: US20140176184A1. Автор: Mark B. Johnson. Владелец: Individual. Дата публикации: 2014-06-26.

Logical circuit

Номер патента: US20070103218A1. Автор: Hiroyuki Kobayashi,Masaki Okuda. Владелец: Fujitsu Ltd. Дата публикации: 2007-05-10.

Logical circuit

Номер патента: US20050168245A1. Автор: Hiroyuki Kobayashi,Masaki Okuda. Владелец: Individual. Дата публикации: 2005-08-04.

Electronically alterable non-latching josephson and, or, nand, nor logic circuit

Номер патента: CA1078466A. Автор: Hans H. Zappe. Владелец: International Business Machines Corp. Дата публикации: 1980-05-27.

Complementary logic input parallel (clip) logic circuit family

Номер патента: CA2101559A1. Автор: Albert W. Vinal. Владелец: Hsm Portfolio Llc. Дата публикации: 1992-08-01.

Bi-CMOS logic circuit

Номер патента: US4740718A. Автор: Masataka Matsui. Владелец: Toshiba Corp. Дата публикации: 1988-04-26.

Fail-safe "or" logic circuit

Номер патента: CA1111515A. Автор: John O.G. Darrow. Владелец: Westinghouse Air Brake Co. Дата публикации: 1981-10-27.

High-speed ECL synchronous logic circuit with an input logic circuit

Номер патента: US4560888A. Автор: Yoshio Oida. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1985-12-24.

Multiple-valued logic circuit architecture: supplementary symmetrical logic circuit structure (sus-loc)

Номер патента: CA2333623C. Автор: Edgar Danny Olson. Владелец: OMNIBASE LOGIC Inc. Дата публикации: 2009-12-22.

Logic circuit controlled by a plurality of clock signals

Номер патента: US5670899A. Автор: Takayuki Kohdaka. Владелец: Yamaha Corp. Дата публикации: 1997-09-23.

ECL to CMOS translation and latch logic circuit

Номер патента: US5148061A. Автор: Douglas Smith,Paul Hsueh,Gerald B. Hershkowitz. Владелец: Motorola Inc. Дата публикации: 1992-09-15.

Signal transmission circuit provided with logic circuit

Номер патента: US20170310243A1. Автор: Yosuke Asako,Tomotaka Suzuki. Владелец: Denso Corp. Дата публикации: 2017-10-26.

Techniques For Reducing The Effects Of Aging In Logic Circuits

Номер патента: US20190044513A1. Автор: Hoong Chin Ng. Владелец: Intel Corp. Дата публикации: 2019-02-07.

Optically reconfigurable logic circuit

Номер патента: US20090296178A1. Автор: Fuminori Kobayashi,Minoru Watanabe. Владелец: JAPAN SCIENCE AND TECHNOLOGY AGENCY. Дата публикации: 2009-12-03.

Optically reconfigurable logic circuit

Номер патента: US7876483B2. Автор: Fuminori Kobayashi,Minoru Watanabe. Владелец: JAPAN SCIENCE AND TECHNOLOGY AGENCY. Дата публикации: 2011-01-25.

Logic circuits utilizing gated diode sensing

Номер патента: US20060192591A1. Автор: Wing Luk. Владелец: International Business Machines Corp. Дата публикации: 2006-08-31.

Transistor coupled logic circuit

Номер патента: US3999080A. Автор: Scott Weathersby, Jr.,Earl C. Wilson,Benjamin J. Sloan,Robert C. Martin. Владелец: Texas Instruments Inc. Дата публикации: 1976-12-21.

Circuit arrangement and method for asynchronous control of logic circuits

Номер патента: US6057711A. Автор: D. C. Sessions. Владелец: VLSI Technology Inc. Дата публикации: 2000-05-02.

Clocked IGFET logic circuit

Номер патента: US4330722A. Автор: George P. Sampson, III. Владелец: Bell Telephone Laboratories Inc. Дата публикации: 1982-05-18.

Source coupled logic circuit with reduced power consumption

Номер патента: US5173622A. Автор: Kousei Maemura. Владелец: Mitsubishi Electric Corp. Дата публикации: 1992-12-22.

Ternary logic circuits

Номер патента: GB1367205A. Автор: . Владелец: International Business Machines Corp. Дата публикации: 1974-09-18.

High density integrated logic circuit

Номер патента: CA1100647A. Автор: Venkappa L. Gani,Frank A. Montegari. Владелец: International Business Machines Corp. Дата публикации: 1981-05-05.

Improvements relating to threshold logic circuits

Номер патента: GB1072546A. Автор: . Владелец: International Business Machines Corp. Дата публикации: 1967-06-21.

High gain non-linear threshold input Josephson junction logic circuit

Номер патента: US4559459A. Автор: Tsing-Chow Wang,Richard M. Josephs. Владелец: Sperry Corp. Дата публикации: 1985-12-17.

Dual fault-masking redundancy logic circuits

Номер патента: US4719629A. Автор: Wen-Yuan Wang. Владелец: International Business Machines Corp. Дата публикации: 1988-01-12.

Logic circuit

Номер патента: GB1248229A. Автор: . Владелец: Telefunken Patentverwertungs GmbH. Дата публикации: 1971-09-29.

Tunnel diode logic circuits

Номер патента: GB996980A. Автор: . Владелец: Radio Corporation of America. Дата публикации: 1965-06-30.

Superconductive logic circuit

Номер патента: CA1169498A. Автор: Akira Ishida,Masaru Okada,Kouji Houkawa. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 1984-06-19.

Logic circuits

Номер патента: GB1104142A. Автор: . Владелец: International Business Machines Corp. Дата публикации: 1968-02-21.

Stepper motor logic circuit

Номер патента: CA1282822C. Автор: Miroslawa A. Majewski. Владелец: AlliedSignal Inc. Дата публикации: 1991-04-09.

Diode load emitter coupled logic circuits

Номер патента: US4585957A. Автор: William J. Ooms. Владелец: Motorola Inc. Дата публикации: 1986-04-29.

Logical circuit for generating an output having three voltage levels

Номер патента: GB1494007A. Автор: . Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1977-12-07.

Integrated logic circuit with functionally flexible input/output macrocells

Номер патента: US5231312A. Автор: Geoffrey S. Gongwer,Keith H. Gudger,Joe Yu,Jinglun Tam,Steven A. Sharp. Владелец: Atmel Corp. Дата публикации: 1993-07-27.

Improvements in or relating to logic circuits

Номер патента: GB1100262A. Автор: Philip Martin Thompson. Владелец: Plessey UK Ltd. Дата публикации: 1968-01-24.

Complementary MOS logic circuit

Номер патента: US4069426A. Автор: Masataka Hirasawa. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1978-01-17.

Superconductive logic circuit utilizing Josephson tunnelling devices

Номер патента: US3904889A. Автор: Harvey C Hamel. Владелец: International Business Machines Corp. Дата публикации: 1975-09-09.

Complementary Schottky transistor logic circuit

Номер патента: US4433258A. Автор: Yutaka Okada,Kenji Kaneko,Minoru Nagata,Takahiro Okabe. Владелец: HITACHI LTD. Дата публикации: 1984-02-21.

Logic circuit cell constituting an integrated circuit and cell library having a collection of logic circuit cells

Номер патента: US20020030513A1. Автор: Yoshiaki Toyoshima. Владелец: Toshiba Corp. Дата публикации: 2002-03-14.

Differential type logic circuit

Номер патента: US20010048324A1. Автор: Toshishige Shimamura,Takakuni Douseki. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 2001-12-06.

Differential logic circuit, frequency divider, and frequency synthesizer

Номер патента: US20110181320A1. Автор: Jianqin Wang. Владелец: Renesas Electronics Corp. Дата публикации: 2011-07-28.

Digital logic circuit and manufacture method thereof

Номер патента: US8421496B2. Автор: Ching-Jung Yang,Tsung-Ju Yu. Владелец: Raydium Semiconductor Corp. Дата публикации: 2013-04-16.

Level shifters and high voltage logic circuits

Номер патента: WO2011011639A2. Автор: Marco Cassia. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2011-01-27.

Differential logic circuit, frequency divider, and frequency synthesizer

Номер патента: US20120169372A1. Автор: Jianqin Wang. Владелец: Renesas Electronics Corp. Дата публикации: 2012-07-05.

Bulk input differential logic circuit

Номер патента: US20030214327A1. Автор: Hong-Yi Huang,Jing-Fu Lin. Владелец: Industrial Technology Research Institute ITRI. Дата публикации: 2003-11-20.

Differential type logic circuit

Номер патента: EP1160983A3. Автор: Toshishige Shimamura,Takakuni Douseki. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 2009-09-23.

Digital logic circuit and manufacture method thereof

Номер патента: US20110291697A1. Автор: Ching-Jung Yang,Tsung-Ju Yu. Владелец: Raydium Semiconductor Corp. Дата публикации: 2011-12-01.

Logic circuit

Номер патента: US20080094260A1. Автор: Masahiko Motoyama. Владелец: Toshiba Corp. Дата публикации: 2008-04-24.

Systems and methods that employ inductive current steering for digital logic circuits

Номер патента: US20060202723A1. Автор: Johannes Notthoff. Владелец: Northrop Grumman Corp. Дата публикации: 2006-09-14.

Systems and methods that employ inductive current steering for digital logic circuits

Номер патента: US20050162797A1. Автор: Johannes Notthoff. Владелец: Individual. Дата публикации: 2005-07-28.

Three-dimensional logic circuit

Номер патента: US11750191B2. Автор: James John LUPINO,Tommy Allen AGAN. Владелец: Tacho Holdings LLC. Дата публикации: 2023-09-05.

Mems waveform generator and adiabatic logic circuits using the same

Номер патента: WO2005114840A2. Автор: Michael Patrick Frank,Hukai Xie. Владелец: University Of Florida Research Foudation, Inc.. Дата публикации: 2005-12-01.

Digital control logic circuit having a characteristic of time hysteresis

Номер патента: US20040124897A1. Автор: Sang Yoon. Владелец: Hynix Semiconductor Inc. Дата публикации: 2004-07-01.

Device for storing pulse latch with logic circuit

Номер патента: US20120025867A1. Автор: Hung-Chun Li,Yu-Cheng Yang,Teng-Nan Liao,Hsin Wei Hung. Владелец: Global Unichip Corp. Дата публикации: 2012-02-02.

Systems and methods that employ inductive current steering for digital logic circuits

Номер патента: EP1714367A2. Автор: Johannes K. Notthoff. Владелец: Northrop Grumman Corp. Дата публикации: 2006-10-25.

Systems and methods that employ inductive current steering for digital logic circuits

Номер патента: WO2005072496A3. Автор: Johannes K Notthoff. Владелец: Johannes K Notthoff. Дата публикации: 2006-04-06.

Systems and methods that employ inductive current steering for digital logic circuits

Номер патента: WO2005072496A2. Автор: Johannes K. Notthoff. Владелец: NORTHROP GRUMMAN CORPORATION. Дата публикации: 2005-08-11.

Optical logic circuit using ring lasers

Номер патента: WO1991018435A1. Автор: Abbas Behfar-Rad. Владелец: Cornell Research Foundation, Inc.. Дата публикации: 1991-11-28.

Logic circuit capable of preventing latch-up

Номер патента: US12087773B2. Автор: Han-Chi Liu,Yung-Ju Wen,Hsin-You KO. Владелец: PixArt Imaging Inc. Дата публикации: 2024-09-10.

Programmable logic circuit and nonvolatile FPGA

Номер патента: US09438243B2. Автор: Shinichi Yasuda,Mari Matsumoto,Kosuke Tatsumura,Koichiro ZAITSU,Masato Oda. Владелец: Toshiba Corp. Дата публикации: 2016-09-06.

Programmable logic circuit and nonvolatile FPGA

Номер патента: US09425801B2. Автор: Shinichi Yasuda,Mari Matsumoto,Kosuke Tatsumura,Masato Oda. Владелец: Toshiba Corp. Дата публикации: 2016-08-23.

Differential emitter coupled logic circuit

Номер патента: CA2108883C. Автор: Petre Popescu. Владелец: Northern Telecom Ltd. Дата публикации: 1999-05-04.

Logic-circuit layout for large-scale integrated circuits

Номер патента: CA1243423A. Автор: Joseph M. FitzGerald,Robert R. Williams,Bradford Dunham. Владелец: International Business Machines Corp. Дата публикации: 1988-10-18.

Logic circuits

Номер патента: GB1211389A. Автор: Koji Kodama. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1970-11-04.

Improvements in and relating to logic circuits

Номер патента: GB1071212A. Автор: . Владелец: Materiel Electrique SW SA. Дата публикации: 1967-06-07.

Deglitching network for digital logic circuits

Номер патента: CA1279109C. Автор: Thomas M. Luich. Владелец: Fairchild Camera and Instrument Corp. Дата публикации: 1991-01-15.

Static combinatorial logic circuits for reversible computation

Номер патента: US5493240A. Автор: David J. Frank. Владелец: International Business Machines Corp. Дата публикации: 1996-02-20.

Dynamic logic circuits operating in a differential mode for array processing

Номер патента: US4367420A. Автор: Richard C. Foss,Philip M. Thompson. Владелец: THOMPSON FOSS Inc. Дата публикации: 1983-01-04.

Simplified combinational logic circuits and method of designing same

Номер патента: US4336468A. Автор: Richard Spillman. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 1982-06-22.

Ternary logic circuits with cmos integrated circuits

Номер патента: CA1100196A. Автор: Hussein T. Mouftah. Владелец: Individual. Дата публикации: 1981-04-28.

Decoupled reset dynamic logic circuit

Номер патента: US6133759A. Автор: Robert Paul Masleid,John Andrew Beck,Thomas Robert Toms. Владелец: International Business Machines Corp. Дата публикации: 2000-10-17.

Logic circuit

Номер патента: US3571616A. Автор: John R Andrews. Владелец: Honeywell Inc. Дата публикации: 1971-03-23.

Emitter-emitter coupled logic circuit device

Номер патента: US3723761A. Автор: A Masaki. Владелец: HITACHI LTD. Дата публикации: 1973-03-27.

Powering scheme for josephson logic circuits which eliminates disturb signals

Номер патента: CA1078464A. Автор: Dennis J. Herrell,Frank F. Fang. Владелец: International Business Machines Corp. Дата публикации: 1980-05-27.

Logic circuit and semiconductor device

Номер патента: US20230395726A1. Автор: Shunpei Yamazaki,Jun Koyama,Kosei Noda,Masashi TSUBUKU. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2023-12-07.

Logic circuit without enhancement mode transistors

Номер патента: US8395413B2. Автор: Haoyang Yu. Владелец: Triquint Semiconductor Inc. Дата публикации: 2013-03-12.

Radiation hardened logic circuit

Номер патента: WO2007103895A3. Автор: Thun Matthew Von. Владелец: Thun Matthew Von. Дата публикации: 2008-12-04.

Pneumatic logic circuits and their integrated circuits

Номер патента: US4046159A. Автор: Jean-Pierre Pegourie. Владелец: Individual. Дата публикации: 1977-09-06.

Electric logic circuit arrangements

Номер патента: GB1308321A. Автор: . Владелец: General Electric Co PLC. Дата публикации: 1973-02-21.

Three state output logic circuit with bistable inputs

Номер патента: US3697775A. Автор: James F Kane. Владелец: Signetics Corp. Дата публикации: 1972-10-10.

Logic circuit

Номер патента: CA1246161A. Автор: Katsuhiko Suyama. Владелец: Fujitsu Ltd. Дата публикации: 1988-12-06.

Enhanced schottky diode field effect transistor logic circuits

Номер патента: CA1245304A. Автор: Tho T. Vu. Владелец: Honeywell Inc. Дата публикации: 1988-11-22.

Bi-CMOS logic circuit

Номер патента: US4977337A. Автор: Shigeki Ohbayashi,Katsushi Asahina. Владелец: Mitsubishi Electric Corp. Дата публикации: 1990-12-11.

Current mode logic circuit, source follower circuit, and flip flop circuit

Номер патента: US6104214A. Автор: Kimio Ueda,Yoshiki Wada,Yuuichi Hirano. Владелец: Mitsubishi Electric Corp. Дата публикации: 2000-08-15.

Multiple-valued logic circuit

Номер патента: US5773996A. Автор: Waho Takao. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 1998-06-30.

Logic circuit

Номер патента: US4249091A. Автор: Akira Yamagiwa. Владелец: HITACHI LTD. Дата публикации: 1981-02-03.

A transistor logic circuit element

Номер патента: GB962680A. Автор: . Владелец: Sony Corp. Дата публикации: 1964-07-01.

Transmission-gate structured logic circuits

Номер патента: US4710649A. Автор: Edward T. Lewis. Владелец: Raytheon Co. Дата публикации: 1987-12-01.

High speed complementary field effect transistor logic circuits

Номер патента: AU5523690A. Автор: Albert W. Vinal. Владелец: Individual. Дата публикации: 1990-11-16.

Powering scheme for josephson logic circuits which eliminates disturb signals

Номер патента: US4012646A. Автор: Frank Fu Fang,Dennis James Herrell. Владелец: International Business Machines Corp. Дата публикации: 1977-03-15.

Output stage for a logic circuit

Номер патента: GB2158311A. Автор: Richard David Simpson. Владелец: Texas Instruments Ltd. Дата публикации: 1985-11-06.

Multi-mode control logic circuit for solid state relays

Номер патента: CA1087695A. Автор: David A. Fox. Владелец: Westinghouse Electric Corp. Дата публикации: 1980-10-14.

Static-dynamic logic circuit

Номер патента: US5852373A. Автор: Sam Gat-Shang Chu,Michael Ju Hyeok Lee,Visweswara Rao Kodali. Владелец: International Business Machines Corp. Дата публикации: 1998-12-22.

Emitter coupled logic circuit with a data reload function

Номер патента: US20030011401A1. Автор: Ling-Wei Ke. Владелец: MediaTek Inc. Дата публикации: 2003-01-16.

Logic circuit

Номер патента: AU4425185A. Автор: Norio Shoji,Masashi Takeda. Владелец: Sony Corp. Дата публикации: 1986-01-02.

Monotonic dynamic-static pseudo-nmos logic circuit and method of forming a logic gate array

Номер патента: WO2002071611A3. Автор: Leonard Forbes. Владелец: Micron Technology Inc. Дата публикации: 2003-10-30.

Monotonic dynamic-static pseudo-nmos logic circuit and method of forming a logic gate array

Номер патента: WO2002071611A2. Автор: Leonard Forbes. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2002-09-12.

Digital logic circuit with dynamic logic gate

Номер патента: US20120119784A1. Автор: Hyoungwook LEE. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2012-05-17.

Monotonic dynamic-static pseudo-nmos logic circuit and method of forming a logic gate array

Номер патента: EP1378060A2. Автор: Leonard Forbes. Владелец: Micron Technology Inc. Дата публикации: 2004-01-07.

Monotonic dynamic-static pseudo-NMOS logic circuit and method of forming a logic gate array

Номер патента: US20020110032A1. Автор: Leonard Forbes. Владелец: Individual. Дата публикации: 2002-08-15.

Monotonic dynamic-static pseudo-nmos logic circuit and method of forming a logic gate array

Номер патента: EP1378060B1. Автор: Leonard Forbes. Владелец: Micron Technology Inc. Дата публикации: 2011-01-26.

Integrated logic circuit and method of fabrication

Номер патента: CA1056513A. Автор: Benjamin J. Sloan (Jr.). Владелец: Texas Instruments Inc. Дата публикации: 1979-06-12.

Component for logic circuits and logic circuits equipped with this component

Номер патента: US4121116A. Автор: Pham Ngutung. Владелец: Thomson CSF SA. Дата публикации: 1978-10-17.

FET Logic circuit for the detection of a three level input signal including an undetermined open level as one of three levels

Номер патента: US4100429A. Автор: Yoshio Adachi. Владелец: HITACHI LTD. Дата публикации: 1978-07-11.

Integrated logic circuit

Номер патента: CA1214552A. Автор: Jan Lohstroh,Johannes D.P. Van Den Crommenacker. Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1986-11-25.

Integrated high-speed bipolar logic circuit

Номер патента: US5402016A. Автор: Shigeru Nakagawa. Владелец: Texas Instruments Inc. Дата публикации: 1995-03-28.

Complementary mosfet logic circuit

Номер патента: CA1188755A. Автор: Kenji Matsuo,Yasoji Suzuki. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1985-06-11.

Semiconductor logic circuits with diodes and amplitude limiter

Номер патента: US5365123A. Автор: Hiroshi Makino,Kimio Ueda,Yasunobu Nakase. Владелец: Mitsubishi Electric Corp. Дата публикации: 1994-11-15.

Logic circuit

Номер патента: GB1029482A. Автор: . Владелец: Sperry Rand Corp. Дата публикации: 1966-05-11.

Low switching noise logic circuit

Номер патента: US6144217A. Автор: Makoto Nagata,Atsushi Iwata,Katsumasa Hijikata. Владелец: Semiconductor Technology Academic Research Center. Дата публикации: 2000-11-07.

Semiconductor device comprising capacitor in logic circuit area and method of fabricating the same

Номер патента: US6104053A. Автор: Yukihiro Nagai. Владелец: Mitsubishi Electric Corp. Дата публикации: 2000-08-15.

Emitter coupled logic circuit having rapid output voltage

Номер патента: US4970416A. Автор: Yukio Tamegaya. Владелец: NEC Corp. Дата публикации: 1990-11-13.

High integrated Bi-CMOS logic circuit

Номер патента: US4965470A. Автор: Yunseung Shin. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 1990-10-23.

Complementary MOSFET logic circuit

Номер патента: US4558234A. Автор: Kenji Matsuo,Yasoji Suzuki. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1985-12-10.

High voltage logic circuits

Номер патента: US7868657B1. Автор: Marco Cassia. Владелец: Qualcomm Inc. Дата публикации: 2011-01-11.

Integrated logic circuits

Номер патента: GB2008318A. Автор: . Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1979-05-31.

Logic circuits

Номер патента: GB970069A. Автор: . Владелец: Sperry Rand Corp. Дата публикации: 1964-09-16.

Symmetrical integrated injection logic circuit

Номер патента: US4163244A. Автор: Neng-Tze Yang,Louis J. Ragonese. Владелец: General Electric Co. Дата публикации: 1979-07-31.

Transistor coupled logic circuit

Номер патента: GB1525499A. Автор: . Владелец: Texas Instruments Inc. Дата публикации: 1978-09-20.

Integrated high-speed bipolar logic circuit method

Номер патента: US5530381A. Автор: Shigeru Nakagawa. Владелец: Texas Instruments Inc. Дата публикации: 1996-06-25.

Dynamic logic circuit

Номер патента: US8487657B1. Автор: Ravindraraj Ramaraju,George P. Hoekstra,Maciej Bajkowski. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2013-07-16.

Multiple compound domino logic circuit

Номер патента: US5208489A. Автор: Theodore W. Houston. Владелец: Texas Instruments Inc. Дата публикации: 1993-05-04.

D.c. testable ttl logic circuit

Номер патента: CA1089032A. Автор: Dennis C. Reedy. Владелец: International Business Machines Corp. Дата публикации: 1980-11-04.

Semiconductor ic including pulse generation logic circuit

Номер патента: US20130214840A1. Автор: Hoi Jin Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2013-08-22.

Domino logic circuits and pipelined domino logic circuits

Номер патента: US20120139584A1. Автор: Rahul Singh,Suhwan Kim,Ah-Reum Kim,Gun-Ok Jung,Hyoung-Wook Lee. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2012-06-07.

Programmable logic circuit device and image processing apparatus

Номер патента: US20220182061A1. Автор: Fumiaki Sugiyama. Владелец: FUJIFILM BUSINESS INNOVATION CORP. Дата публикации: 2022-06-09.

Programmable logic circuit device and image processing apparatus

Номер патента: US20220182060A1. Автор: Fumiaki Sugiyama. Владелец: FUJIFILM BUSINESS INNOVATION CORP. Дата публикации: 2022-06-09.

Logic circuit without enhancement mode transistors

Номер патента: US20120161812A1. Автор: Haoyang Yu. Владелец: Triquint Semiconductor Inc. Дата публикации: 2012-06-28.

Current mode logic circuit

Номер патента: US20230143218A1. Автор: Jae Duk HAN. Владелец: Industry University Cooperation Foundation IUCF HYU. Дата публикации: 2023-05-11.

Syndrome computation in a layered low density parity check decoder

Номер патента: US09490844B1. Автор: Heng Tang,Panu Chaichanavong,Nedeljko Varnica. Владелец: Marvell International Ltd. Дата публикации: 2016-11-08.

Integrated injection logic circuits

Номер патента: CA1120161A. Автор: Kenneth R. Whight. Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1982-03-16.

Structure for logic circuits

Номер патента: CA1113614A. Автор: Gerard Nuzillat. Владелец: Thomson CSF SA. Дата публикации: 1981-12-01.

Logic circuit device

Номер патента: GB2242086A. Автор: Kazuo Nakazato,Haroon Ahmed. Владелец: Hitachi Europe Ltd. Дата публикации: 1991-09-18.

High speed logic circuit having feedback to prevent current in the output stage

Номер патента: US4810969A. Автор: David E. Fulkerson. Владелец: Honeywell Inc. Дата публикации: 1989-03-07.

Semiconductor device and logic circuit constituted by the semiconductor device

Номер патента: US4260906A. Автор: Masanori Nakai,Yukuya Tokumaru. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1981-04-07.

Integrated injection logic circuit

Номер патента: CA1287406C. Автор: Yoshiyuki Takayanagi,Masashi Takeda. Владелец: Sony Corp. Дата публикации: 1991-08-06.

Fet capacitance driver logic circuit

Номер патента: CA1296074C. Автор: David E. Fulkerson. Владелец: Honeywell Inc. Дата публикации: 1992-02-18.

Logic circuits

Номер патента: US3579272A. Автор: Richard Charles Foss. Владелец: Plessey Co Ltd. Дата публикации: 1971-05-18.

Logic circuit of ratioless structure

Номер патента: US4053791A. Автор: Kenzo Masuda. Владелец: HITACHI LTD. Дата публикации: 1977-10-11.

Phase-comparison logic circuit for dual signal television reception

Номер патента: US4085424A. Автор: Dennis Cota. Владелец: SABA SCHWARZWAELDER APPARATE BAU ANSTALT AUGUST SCHWER SOEHNE GmbH. Дата публикации: 1978-04-18.

Ecl logic circuit

Номер патента: US3629610A. Автор: Wilhelm Wilhelm. Владелец: SIEMENS AG. Дата публикации: 1971-12-21.

Superconducting logic circuit

Номер патента: US5151617A. Автор: Eiichi Goto,Ryotaro Kamikawai,Mutsumi Hosoya,Willy Hioe. Владелец: Research Development Corp of Japan. Дата публикации: 1992-09-29.

Fluid logic circuit

Номер патента: US3610274A. Автор: Alfred Hirt,George Napoleon Levesque. Владелец: Brown and Sharpe Manufacturing Co. Дата публикации: 1971-10-05.

Transistor logic circuits

Номер патента: US3694666A. Автор: Bruce Edwin Briley. Владелец: Bell Telephone Laboratories Inc. Дата публикации: 1972-09-26.

Integrated programmable logic circuits

Номер патента: GB1528187A. Автор: . Владелец: SIEMENS AG. Дата публикации: 1978-10-11.

Bipolar logic circuit

Номер патента: CA1040319A. Автор: Rudiger Muller. Владелец: SIEMENS AG. Дата публикации: 1978-10-10.

Logic circuit with two pairs of cross-coupled nand/nor gates

Номер патента: US4160173A. Автор: Kiyoshi Aoki. Владелец: Tokyo Shibaura Electric Co Ltd. Дата публикации: 1979-07-03.

Programmable logic circuit and method for implementing a boolean function

Номер патента: US20180091155A1. Автор: Thomas Kuenemund. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2018-03-29.

Logic circuit capable of preventing latch-up

Номер патента: US20220302112A1. Автор: Han-Chi Liu,Yung-Ju Wen,Hsin-You KO. Владелец: PixArt Imaging Inc. Дата публикации: 2022-09-22.

Programmable logic circuit and method for implementing a boolean function

Номер патента: US10418999B2. Автор: Thomas Kuenemund. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2019-09-17.

Low Supply Voltage Logic Circuit

Номер патента: US20140028346A1. Автор: Robert Kappel. Владелец: INFINEON TECHNOLOGIES AUSTRIA AG. Дата публикации: 2014-01-30.

Logic circuit capable of preventing latch-up

Номер патента: US20230275089A1. Автор: Han-Chi Liu,Yung-Ju Wen,Hsin-You KO. Владелец: PixArt Imaging Inc. Дата публикации: 2023-08-31.

Series-gated emitter-coupled logic circuit providing closely spaced output voltages

Номер патента: US5508642A. Автор: Loren W. Yee. Владелец: National Semiconductor Corp. Дата публикации: 1996-04-16.

Logic circuit and method thereof

Номер патента: US20050184760A1. Автор: Elena Trichina,Joong-Chul Yoon. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2005-08-25.

Logic circuits

Номер патента: WO1997009785A2. Автор: Thomas Palm,Lars Thylen. Владелец: TELEFONAKTIEBOLAGET L M ERICSSON (PUBL). Дата публикации: 1997-03-13.

Devices and methods for deploying in-network computing in cellular networks

Номер патента: WO2023237196A1. Автор: Artur Hecker,Xun XIAO,Osama Abboud. Владелец: Huawei Technologies Co., Ltd.. Дата публикации: 2023-12-14.

Edge computing in 4g & 5g cores based on application usage

Номер патента: US20230300913A1. Автор: Muhammad Tawhidur Rahman. Владелец: T Mobile Innovations LLC. Дата публикации: 2023-09-21.

Gradient computation in bi-directional optical flow

Номер патента: US11889108B2. Автор: LI ZHANG,Kai Zhang,Hongbin Liu,Yue Wang. Владелец: ByteDance Inc. Дата публикации: 2024-01-30.

Dynamic path computation in networks based on automatically detected unavoidable risks

Номер патента: US20240073125A1. Автор: Gerald Smallegange,Bhupendra Yadav,Prabhu Vaithilingam. Владелец: Ciena Corp. Дата публикации: 2024-02-29.

Multi-party computations in a distributed network

Номер патента: US20240154820A1. Автор: Jens Groth. Владелец: DFINITY STIFTUNG. Дата публикации: 2024-05-09.

Multi-party computations in a distributed network

Номер патента: WO2022188963A1. Автор: Jens Groth. Владелец: DFINITY STIFTUNG. Дата публикации: 2022-09-15.

Multi-party computations in a distributed network

Номер патента: EP4289106A1. Автор: Jens Groth. Владелец: DFINITY STIFTUNG. Дата публикации: 2023-12-13.

Hardware simulation logic circuit bench

Номер патента: US11776425B1. Автор: Asim Dajoh,Mohammed Altalhi. Владелец: Individual. Дата публикации: 2023-10-03.

Self timed pre-charged address compare logic circuit

Номер патента: US20030210134A1. Автор: Antonio R. Pelella. Владелец: International Business Machines Corp. Дата публикации: 2003-11-13.

Three dimensional logic circuit

Номер патента: US20160233853A1. Автор: Pratyush Kamal. Владелец: Qualcomm Inc. Дата публикации: 2016-08-11.

Three dimensional logic circuit

Номер патента: EP3257155A1. Автор: Pratyush Kamal. Владелец: Qualcomm Inc. Дата публикации: 2017-12-20.

Logic circuit setting optimization condition of semiconductor integrated circuit regardless of fuse cut

Номер патента: US20060239100A1. Автор: Min-Sang Park. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2006-10-26.

Three dimensional logic circuit

Номер патента: US09537471B2. Автор: Pratyush Kamal. Владелец: Qualcomm Inc. Дата публикации: 2017-01-03.

Method for insertion of test points into integrated logic circuit designs

Номер патента: US20020116690A1. Автор: David Lackey. Владелец: International Business Machines Corp. Дата публикации: 2002-08-22.

MOS decoder logic circuit having reduced power consumption

Номер патента: US4275312A. Автор: Tsuneo Ito,Tsuyoshi Saitou. Владелец: HITACHI LTD. Дата публикации: 1981-06-23.

Logic circuit based on spin valves of the spin-polarized supercurrent type and circuit integrating such logic gates

Номер патента: US09800248B2. Автор: Denis CRETE,Javier Villegas. Владелец: Thales SA. Дата публикации: 2017-10-24.

ECL Logic circuit with a circuit for dynamically switchable low drop current source

Номер патента: US4547881A. Автор: Hemmige D. Varadarajan. Владелец: Advanced Micro Devices Inc. Дата публикации: 1985-10-15.

Input circuit for logic circuit having node and operating method therefor

Номер патента: US5111078A. Автор: Hiroshi Miyamoto,Kazutoshi Hirayama. Владелец: Mitsubishi Electric Corp. Дата публикации: 1992-05-05.

Integrated logic circuit and EEPROM

Номер патента: US5808934A. Автор: Yukio Suzuki,Kazuaki Kubo,Masanori Miyagi. Владелец: Seiko Instruments Inc. Дата публикации: 1998-09-15.

Chain-connected shift register and programmable logic circuit whose logic function is changeable in real time

Номер патента: US6404224B1. Автор: Koichi Yamashita,Kengo Azegami. Владелец: Fujitsu Ltd. Дата публикации: 2002-06-11.

Improvement in arithmetical frames

Номер патента: US142151A. Автор: . Владелец: . Дата публикации: 1873-08-26.

Improvement in arithmetical sum-setters

Номер патента: US126123A. Автор: . Владелец: . Дата публикации: 1872-04-23.

Improvement in arithmetical blocks

Номер патента: US205960A. Автор: . Владелец: . Дата публикации: 1878-07-16.

Improvement in arithmetic-cases

Номер патента: US182515A. Автор: . Владелец: . Дата публикации: 1876-09-26.

Non-volatile latch circuit and logic circuit, and semiconductor device using the same

Номер патента: US9692421B2. Автор: Kiyoshi Kato,Jun Koyama. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2017-06-27.

Peripheral logic circuits under dram memory arrays

Номер патента: US20190131308A1. Автор: Harish N. Venkata,Jeffrey Koelling,Mansour Fardad. Владелец: Micron Technology Inc. Дата публикации: 2019-05-02.

Semiconductor device including logic circuit and memory circuit

Номер патента: TW439260B. Автор: Masahiro Shinmori. Владелец: Nippon Electric Co. Дата публикации: 2001-06-07.

Universal logic circuit for electro-hydraulic actuator

Номер патента: US12031639B2. Автор: Jason T. Hoffbauer,Shankar Dhekale. Владелец: Emerson Process Management Valve Automation Inc. Дата публикации: 2024-07-09.

Logic circuit and designing method thereof, and testing method simplifies the f-max measurement of a combinational circuit

Номер патента: TWI268418B. Автор: Tatsuhiro Suzumura. Владелец: Toshiba Corp. Дата публикации: 2006-12-11.

Differential sense amplifier circuit and dynamic logic circuit using the same

Номер патента: TW462054B. Автор: Koji Hirairi. Владелец: Sony Corp. Дата публикации: 2001-11-01.

Universal logic circuit for electro-hydraulic actuator

Номер патента: WO2021231276A1. Автор: Jason T. Hoffbauer,Shankar Dhekale. Владелец: Emerson Process Management Valve Automation, Inc.. Дата публикации: 2021-11-18.

Error detection in dynamic logic circuits

Номер патента: US20030217307A1. Автор: Ajay Naini,Pranjal Srivastava,Atul Dhablania. Владелец: Fujitsu Ltd. Дата публикации: 2003-11-20.

Universal Logic Circuit for Electro-Hydraulic Actuator

Номер патента: US20240309965A1. Автор: Jason T. Hoffbauer,Shankar Dhekale. Владелец: Emerson Process Management Valve Automation Inc. Дата публикации: 2024-09-19.

Semiconductor device having logic circuit and macro circuit

Номер патента: TW523756B. Автор: Yoshiyuki Ishida,Kazuki Ogawa. Владелец: Fujitsu Ltd. Дата публикации: 2003-03-11.

Dual rail domino circuit, domino circuit, and logic circuit

Номер патента: US20100045344A1. Автор: Shigeto Inui. Владелец: NEC Corp. Дата публикации: 2010-02-25.

Current-mode logic circuit having a wide operating range

Номер патента: US09722604B2. Автор: Junho Cho. Владелец: Xilinx Inc. Дата публикации: 2017-08-01.

Logic circuit, sequence circuit, power supply control circuit, switching power supply device

Номер патента: US20200321947A1. Автор: Tetsuo Tateishi,Genki Tsuruyama. Владелец: ROHM CO LTD. Дата публикации: 2020-10-08.

Superconducting logic circuits

Номер патента: US12095462B2. Автор: Faraz Najafi. Владелец: Psiquantum Corp. Дата публикации: 2024-09-17.

Nano-electro-mechanical-switch adiabatic dynamic logic circuits

Номер патента: US20140062532A1. Автор: YU PU,Michel Despont,Christoph Hagleitner,Daniel Grogg. Владелец: International Business Machines Corp. Дата публикации: 2014-03-06.

Nano-electro-mechanical-switch adiabatic dynamic logic circuits

Номер патента: WO2014033567A9. Автор: YU PU,Michel Despont,Christoph Hagleitner,Daniel Grogg. Владелец: Ibm Research Gmbh. Дата публикации: 2014-05-15.

Nano-electro-mechanical-switch adiabatic dynamic logic circuits

Номер патента: US20140097870A1. Автор: YU PU,Michel Despont,Christoph Hagleitner,Daniel Grogg. Владелец: International Business Machines Corp. Дата публикации: 2014-04-10.

Nano-electro-mechanical-switch adiabatic dynamic logic circuits

Номер патента: WO2014033567A1. Автор: YU PU,Michel Despont,Christoph Hagleitner,Daniel Grogg. Владелец: Ibm Research Gmbh. Дата публикации: 2014-03-06.

Semiconductor integrated circuit and logic circuit

Номер патента: US20170323887A1. Автор: Hiroyuki Shimbo. Владелец: Socionext Inc. Дата публикации: 2017-11-09.

Semiconductor integrated circuit and logic circuit

Номер патента: US20190237465A1. Автор: Hiroyuki Shimbo. Владелец: Socionext Inc. Дата публикации: 2019-08-01.

Semiconductor integrated circuit and logic circuit

Номер патента: US20180277537A1. Автор: Hiroyuki Shimbo. Владелец: Socionext Inc. Дата публикации: 2018-09-27.

Integrated Circuit Devices Having High Density Logic Circuits Therein Powered Using Multiple Supply Voltages

Номер патента: US20110233629A1. Автор: SangShin Han. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2011-09-29.

Semiconductor integrated circuit and logic circuit

Номер патента: US09748237B2. Автор: Hiroyuki Shimbo. Владелец: Socionext Inc. Дата публикации: 2017-08-29.

Efficient context handling in arithmetic coding

Номер патента: US20180007360A1. Автор: Ventelae Jaako Tuomas Aleksi Ventelae. Владелец: Google LLC. Дата публикации: 2018-01-04.

EFFICIENT CONTEXT HANDLING IN ARITHMETIC CODING

Номер патента: US20160212430A1. Автор: Ventelae Jaakko Tuomas Aleksi. Владелец: . Дата публикации: 2016-07-21.

EFFICIENT CONTEXT HANDLING IN ARITHMETIC CODING

Номер патента: US20190356921A1. Автор: Ventelae Jaako Tuomas Aleksi. Владелец: . Дата публикации: 2019-11-21.

Efficient context handling in arithmetic coding

Номер патента: US11496740B2. Автор: Jaakko Tuomas Aleksi Ventelae. Владелец: Google LLC. Дата публикации: 2022-11-08.

Logic circuit

Номер патента: CA1047128A. Автор: Richard J. Hollingsworth. Владелец: RCA Corp. Дата публикации: 1979-01-23.

N-state logic circuit

Номер патента: US3855481A. Автор: A Demone. Владелец: Individual. Дата публикации: 1974-12-17.

Logic circuit

Номер патента: US3953743A. Автор: Richard James Hollingsworth. Владелец: RCA Corp. Дата публикации: 1976-04-27.

Modified non-threshold logic circuit

Номер патента: US5187391A. Автор: Fumihiro Kamase. Владелец: NEC Corp. Дата публикации: 1993-02-16.

Bistable logic circuit

Номер патента: US3633049A. Автор: Suman H Patel. Владелец: Sylvania Electric Products Inc. Дата публикации: 1972-01-04.

Current mode logic circuit with multiple frequency modes

Номер патента: US20150333743A1. Автор: Hayden Clavie Cranford, Jr.,Guneet Singh,Michael Thomas Fertsch. Владелец: Qualcomm Inc. Дата публикации: 2015-11-19.

Cascaded LUT carry logic circuit

Номер патента: US09455714B1. Автор: Brian C. Gaide. Владелец: Xilinx Inc. Дата публикации: 2016-09-27.

High speed computing system

Номер патента: CA658876A. Автор: Kuroyanagi Noriyoshi. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 1963-03-05.

High speed computer system

Номер патента: CA737628A. Автор: W. Vinal Albert,R. Palm Frank. Владелец: International Business Machines Corp. Дата публикации: 1966-06-28.

LOWER ENERGY COMSUMPTION AND HIGH SPEED COMPUTER WITHOUT THE MEMORY BOTTLENECK

Номер патента: US20120117412A1. Автор: Flynn Michael J.,Nakamura Tadao. Владелец: . Дата публикации: 2012-05-10.

High-speed computer panel saw advancing device

Номер патента: CN217256877U. Автор: 靳树刚. Владелец: Huizhou Hongqi Home Furnishing Co ltd. Дата публикации: 2022-08-23.

High-speed computer system

Номер патента: JPS59216223A. Автор: Toru Horigami,Hideki Nakagome,秀樹 中込,Tsukasa Wada,司 和田,Hiroyasu Ogiwara,堀上 徹,荻原 宏康. Владелец: Toshiba Corp. Дата публикации: 1984-12-06.

Control system of high-speed computer board cutting saw

Номер патента: CN212331313U. Автор: 董慧涛,郭朝元,曹梦莲. Владелец: Nanxing Machinery Co Ltd. Дата публикации: 2021-01-12.

Ternary logic circuits with cmos integrated circuits

Номер патента: CA1109127A. Автор: Hussein T. Mouftah. Владелец: Individual. Дата публикации: 1981-09-15.

Programmable array logic circuit

Номер патента: CA1139375A. Автор: John M. Birkner,Hua-Thye Chua. Владелец: MOLOTICHIC MEMORIES Inc. Дата публикации: 1983-01-11.

Schottky shunt integrated injection logic circuit

Номер патента: CA1208308A. Автор: James M. Early. Владелец: Fairchild Camera and Instrument Corp. Дата публикации: 1986-07-22.

Compact docking station to secure a laptop computer in a vehicle

Номер патента: AU311734S. Автор: . Владелец: Ind Evolution Pty Ltd. Дата публикации: 2006-12-05.

Arithmetic logic circuit

Номер патента: JP2513419B2. Автор: 靖 尾崎. Владелец: Nippon Electric Co Ltd. Дата публикации: 1996-07-03.

Improved Set of Apparatus for Teaching the First Steps in Arithmetic.

Номер патента: GB189313913A. Автор: Henry Finch Rix. Владелец: Individual. Дата публикации: 1893-10-28.

Improvements in Arithmetical Calculators.

Номер патента: GB189825180A. Автор: Warren Allen Drake. Владелец: Individual. Дата публикации: 1899-04-15.

Improvements in arithmetical frames

Номер патента: CA12759A. Автор: Frederick B. Ginn. Владелец: Individual. Дата публикации: 1881-05-09.

A New or Improved Apparatus for Instruction in Arithmetic.

Номер патента: GB189321623A. Автор: Zacharie Dufresne. Владелец: Individual. Дата публикации: 1893-12-16.

Storage of probability values for contexts used in arithmetic coding

Номер патента: US20120133533A1. Автор: Berkeman Anders,Symes Dominic Hugo. Владелец: ARM LIMITED. Дата публикации: 2012-05-31.

Peak display device for overload prevention in arithmetic device of digital signal

Номер патента: JPH0687534B2. Автор: 美昭 田中. Владелец: Victor Company of Japan Ltd. Дата публикации: 1994-11-02.

An Apparatus for Solving Problems in Arithmetic and Algebra

Номер патента: GB190717115A. Автор: John Gray. Владелец: Individual. Дата публикации: 1908-06-11.

The normalization method in arithmetic coding

Номер патента: TW338208B. Автор: Peir-Ji Wu. Владелец: Peir-Ji Wu. Дата публикации: 1998-08-11.

DEVICE FOR MEASURING ANGLES | WITH MOVEMENTSff -L21The invention is not related to the field of nifferent electric drive and discrete automation. There are known devices for generating angular displacements that contain a disk with holes evenly spaced around the circumference, fixed reading elements and a logic circuit connected to reversible pulse counter. The proposed device differs from the known. The fact that the adder and the inverter are entered into Herq, the outputs of the reading elements are connected to the inputs of the adder, and the output of one count The pinch element is connected to the logic circuit through the inverter, the outputs of the matrix, and another capacitance element is connected to the outputs of the lower digits of the output code of the device. This improves the performance of the device. In FIG. 1 depicted the scheme of the proposed device; in fig. 2 and a diagram explaining its operation. The device contains a disk / with holes and reading elements 2 and 3, with the opening width h being equal to the distance between adjacent holes, and the distance between the two-reading elements is equal to - 2 hn, • where is an integer number (1015202. T30 / 7 = 0 in Fig. 1). The output of the reading element 3 is connected to an inverter 4, the output of which is connected to the spreading input of the logic circuit 5. The output of the reading element 2 is connected to the second input of the logic circuit 5, the output [> & [which connects 1s to the corresponding To the inputs of a two-stage reverse binary counter 6. The inputs of both reading elements' 2 and 3 are connected to the inputs; Sum'Mator 7 modulo "2". 1 '] 11; a circuit 5, in turn, consists of an inverter 8, waiting for multivibrators 9, 10, and coincidence circuits 11,' G2. The proposed device output of the sum of the matrix 7 is considered as a junior "! the bit code of the angular displacement, the output of the reading element 2 as the second bit, and the outputs of the counter 6 as the subsequent first digit of the specified code. This increase in the digit of the code of the angular displacement by two small binary digits leads to an increase in the accuracy of the measurement Four times. Disk rotation / at the outputs of elements 2 and 3 alternate. potentials of high and low level (see. Fig. 2), the low urovei corresponds \ 'yuschy location openings against the read element is received per unit, and the high voltage level corresponding to the spacing between The relative

Номер патента: SU432565A1. Автор: И. Д. Розов Ю. Фельдман В. И. Холодный изобретени В. С. Рафф. Владелец: Украинский государственный проектный институт жпромэлектропроект. Дата публикации: 1974-06-15.

Improvements in or relating to logical circuits built up from nand-circuits

Номер патента: AU401824B2. Автор: Vander Gaag Hendrik. Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1937-09-28.

Improvements in or relating to logical circuits built up from nand-circuits

Номер патента: AU347766A. Автор: Vander Gaag Hendrik. Владелец: Philips Gloeilampenfabrieken NV. Дата публикации: 1937-09-28.

Device having power switches around a logic circuit of integrated circuit and related method

Номер патента: TWI254407B. Автор: Cheng-I Huang,Yu-Wen Tsai. Владелец: Faraday Technology Grop. Дата публикации: 2006-05-01.

Device having power switches around a logic circuit of integrated circuit and related method

Номер патента: TW200625514A. Автор: Cheng-I Huang,Yu-Wen Tsai. Владелец: Faraday Tech Corp. Дата публикации: 2006-07-16.