3D circuit design method

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

3d circuit design method

Номер патента: US20160140276A1. Автор: Fabien Clermidy,Olivier Billoint,Sebastien Thuries,Hossam Sarhan. Владелец: Commissariat a lEnergie Atomique et aux Energies Alternatives CEA. Дата публикации: 2016-05-19.

Alternative hierarchical views of a circuit design

Номер патента: US10248751B2. Автор: Glenn B. Graham,Ajay Guleria,Jeffrey J. Loescher. Владелец: Synopsys Inc. Дата публикации: 2019-04-02.

Method and System for Repartitioning a Hierarchical Circuit Design

Номер патента: US20110035711A1. Автор: Wilhelm Haller,Friedhelm Kessler,Elmar Gaugler. Владелец: International Business Machines Corp. Дата публикации: 2011-02-10.

Circuit design device and circuit design program

Номер патента: US20070006111A1. Автор: Yasuo Otsuka. Владелец: NEC Electronics Corp. Дата публикации: 2007-01-04.

Identification Of High Impedance Nodes In A Circuit Design

Номер патента: US20160210394A1. Автор: Pole Shang Lin,Kuei Shan Wen. Владелец: Mentor Graphics Corp. Дата публикации: 2016-07-21.

Computer implemented system and method for reducing failure in time soft errors of a circuit design

Номер патента: US09922152B2. Автор: Vikas Chandra,Liangzhen Lai. Владелец: ARM LTD. Дата публикации: 2018-03-20.

Circuit design generator

Номер патента: US09916408B2. Автор: Seyed Mohammadali Eslami,Khodor Fawaz. Владелец: Individual. Дата публикации: 2018-03-13.

Identification of high impedance nodes in a circuit design

Номер патента: US09703917B2. Автор: Pole Shang Lin,Kuei Shan Wen. Владелец: Mentor Graphics Corp. Дата публикации: 2017-07-11.

Computer Implemented System and Method for Reducing Failure in Time Soft Errors of a Circuit Design

Номер патента: US20170277817A1. Автор: Vikas Chandra,Liangzhen Lai. Владелец: ARM LTD. Дата публикации: 2017-09-28.

Circuit Design Generator

Номер патента: US20160042107A1. Автор: Seyed Mohammadali Eslami,Khodor Fawaz. Владелец: Individual. Дата публикации: 2016-02-11.

Automated Circuit Design

Номер патента: US20140143743A1. Автор: Kenneth S. McElvain,Bing Tian. Владелец: Synopsys Inc. Дата публикации: 2014-05-22.

Chip design method using secondary development capability of eda software

Номер патента: US20230385491A1. Автор: ZHEN Li. Владелец: Batelab Co Ltd. Дата публикации: 2023-11-30.

Integrated circuit design method

Номер патента: US09330219B2. Автор: Ching-Shun Yang,Steven Shen,Wan-Ru Lin,Chau-Wen Wei,W. R. Lien. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2016-05-03.

Method and apparatus for placement and routing of circuit designs

Номер патента: US09864830B1. Автор: Pradip K. Jha,Steven Banks,Nicholas A. Mezei,Atul Srinivasan. Владелец: Xilinx Inc. Дата публикации: 2018-01-09.

Recognizing and utilizing circuit topology in an electronic circuit design

Номер патента: US09817932B2. Автор: Alan Sherman. Владелец: Mentor Graphics Corp. Дата публикации: 2017-11-14.

Fanout optimization to facilitate timing improvement in circuit designs

Номер патента: US09965581B1. Автор: Zhiyong Wang,Aaron Ng,Ruibing Lu,Sabyasachi Das,Niyati Shah. Владелец: Xilinx Inc. Дата публикации: 2018-05-08.

Testing critical paths of a circuit design

Номер патента: US09501604B1. Автор: Nagaraj Savithri,Srinivasan Dasasathyan,Geetesh More. Владелец: Xilinx Inc. Дата публикации: 2016-11-22.

System and method for text based placement engine for custom circuit design

Номер патента: US7895561B2. Автор: Gaurav Mittal,Sanjay Dubey. Владелец: International Business Machines Corp. Дата публикации: 2011-02-22.

System and method for text based placement engine for custom circuit design

Номер патента: US20080098343A1. Автор: Gaurav Mittal,Sanjay Dubey. Владелец: Individual. Дата публикации: 2008-04-24.

Circuit design-specific failure in time rate for single event upsets

Номер патента: US09483599B1. Автор: James Karp,Praful Jain. Владелец: Xilinx Inc. Дата публикации: 2016-11-01.

System and method for modeling electronic circuit designs

Номер патента: US09864827B1. Автор: Jian Liu,Jian Chen,An-Yu Kuo,Tiejun Yu,Jilin Tan. Владелец: Cadence Design Systems Inc. Дата публикации: 2018-01-09.

Increasing operating frequency of circuit designs using dynamically modified timing constraints

Номер патента: US09372953B1. Автор: Ilya K. Ganusov,Shant Chandrakar. Владелец: Xilinx Inc. Дата публикации: 2016-06-21.

Reduction of metal fill insertion time in integrated circuit design process

Номер патента: US20140149953A1. Автор: Fulvio Pugliese,Goran Davidovic,Rupert Kleeberger,Juergen Inderst. Владелец: LSI Corp. Дата публикации: 2014-05-29.

Folding duplicate instances of modules in a circuit design

Номер патента: US09875330B2. Автор: Henri Fraisse,Ashish Sirasao,Alireza S. Kaviani,Ilya K. Ganusov. Владелец: Xilinx Inc. Дата публикации: 2018-01-23.

Opportunistic candidate path selection during physical optimization of a circuit design for an IC

Номер патента: US09483597B1. Автор: Zhiyong Wang,Ruibing Lu,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2016-11-01.

Application-or algorithm-specific quantum circuit design

Номер патента: EP3853782A1. Автор: Markus BRINK,Dongbing Shao,Martin Sandberg. Владелец: International Business Machines Corp. Дата публикации: 2021-07-28.

Application-or algorithm-specific quantum circuit design

Номер патента: WO2020057927A1. Автор: Markus BRINK,Dongbing Shao,Martin Sandberg. Владелец: Ibm (China) Investment Company Limited. Дата публикации: 2020-03-26.

Integrated circuit design

Номер патента: EP1150222A3. Автор: Robert J. Gluss,Nicholas A. Fiduccia. Владелец: Hewlett Packard Co. Дата публикации: 2003-04-02.

Integrated circuit design using fuzzy machine learning

Номер патента: US11748552B2. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-09-05.

Integrated circuit design using fuzzy machine learning

Номер патента: US12050853B2. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-07-30.

Post-routing structural netlist optimization for circuit designs

Номер патента: US09646126B1. Автор: Zhiyong Wang,Aaron Ng,Ruibing Lu,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2017-05-09.

Folding duplicate instances of modules in a circuit design

Номер патента: US20170161419A1. Автор: Henri Fraisse,Ashish Sirasao,Alireza S. Kaviani,Ilya K. Ganusov. Владелец: Xilinx Inc. Дата публикации: 2017-06-08.

Folding duplicate instances of modules in a circuit design

Номер патента: WO2017095627A1. Автор: Henri Fraisse,Ashish Sirasao,Alireza S. Kaviani,Ilya K. Ganusov. Владелец: XILINX, INC.. Дата публикации: 2017-06-08.

Routing interconnect of integrated circuit designs with varying grid densities

Номер патента: US9177093B2. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Cadence Design Systems Inc. Дата публикации: 2015-11-03.

Integrated circuit design using fuzzy machine learning

Номер патента: US20230359806A1. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-11-09.

File managing method and system thereof for integrated circuit design

Номер патента: US20180246900A1. Автор: Jye-Yuan Lee,Hsien-Ming LIU,Yen-Hsiu HUANG. Владелец: Global Unichip Corp. Дата публикации: 2018-08-30.

Interconnect flow graph for integrated circuit design

Номер патента: US11768990B1. Автор: Guy Nakibly,Uri Leder,Ori Ariel,Max Chvalevsky,Benzi Denkberg. Владелец: Amazon Technologies Inc. Дата публикации: 2023-09-26.

Integrated circuit design using fuzzy machine learning

Номер патента: US20220350951A1. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-11-03.

An interconnect-aware methodology for integrated circuit design

Номер патента: WO2003075189A2. Автор: Amir Alon,David Goren,Michael Zelikson,Rachel Gordin,Betty Livshitz,Anatoly Sherman. Владелец: Ibm (Schweiz). Дата публикации: 2003-09-12.

Lsi design method and lsi design device

Номер патента: US20140047402A1. Автор: Toshiaki Terayama,Ryoji Ishikawa. Владелец: Renesas Electronics Corp. Дата публикации: 2014-02-13.

Design method for gate array integrated circuit

Номер патента: US20030212977A1. Автор: Satoru Kumagai. Владелец: NEC Electronics Corp. Дата публикации: 2003-11-13.

Digital circuit design method and associated computer program product

Номер патента: US09569575B2. Автор: Chi-Shun Weng,Shun-Te Tseng. Владелец: Realtek Semiconductor Corp. Дата публикации: 2017-02-14.

Quantum circuit design program, quantum circuit design method, and quantum circuit design device

Номер патента: EP4459513A1. Автор: Masatoshi Ishii. Владелец: Fujitsu Ltd. Дата публикации: 2024-11-06.

Integrated circuit design method

Номер патента: US20170024507A1. Автор: Yuan-Hsiang Lung,Chuan-Fang Su,Kun-Zhi CHUNG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2017-01-26.

Integrated circuit design method

Номер патента: US09754064B2. Автор: Yuan-Hsiang Lung,Chuan-Fang Su,Kun-Zhi CHUNG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2017-09-05.

Integrated circuit design method

Номер патента: US09477804B2. Автор: Yuan-Hsiang Lung,Chuan-Fang Su,Kun-Zhi CHUNG. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2016-10-25.

Semiconductor circuit design and unit pin placement

Номер патента: GB2611691A. Автор: Daellenbach Lukas,Richter Ralf. Владелец: International Business Machines Corp. Дата публикации: 2023-04-12.

Semiconductor circuit design and unit pin placement

Номер патента: US20220004691A1. Автор: Ralf Richter,Lukas Daellenbach. Владелец: International Business Machines Corp. Дата публикации: 2022-01-06.

Semiconductor circuit design and unit pin placement

Номер патента: WO2022003438A1. Автор: Ralf Richter,Lukas Daellenbach. Владелец: Ibm (China) Investment Company Ltd.. Дата публикации: 2022-01-06.

Incremental register retiming of an integrated circuit design

Номер патента: US09996652B2. Автор: Gordon Raymond Chiu,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2018-06-12.

Integrated circuit design using pre-marked circuit element object library

Номер патента: US09652577B2. Автор: Edward O. Travis,Ertugrul Demircan,Michael A. Stockinger,Douglas M. Reber. Владелец: NXP USA Inc. Дата публикации: 2017-05-16.

Machine learning-based prediction of metrics at early-stage circuit design

Номер патента: WO2021188429A1. Автор: Wei-Ting Chan,Siddhartha Nath,Vishal Khandelwal,Ravi Mamidi. Владелец: Synopsys, Inc.. Дата публикации: 2021-09-23.

Methods of design rule checking of circuit designs

Номер патента: US09798852B2. Автор: Lei Yuan,Harry J. Levinson,Jongwook Kye. Владелец: Globalfoundries Inc. Дата публикации: 2017-10-24.

Integrated circuit design using dynamic voltage scaling

Номер патента: US9501610B2. Автор: Michael Scott,Raed Moughabghab,Branislav Petrovic. Владелец: Entropic Communications LLC. Дата публикации: 2016-11-22.

Register retiming and verification of an integrated circuit design

Номер патента: US09529947B1. Автор: Gordon Raymond Chiu. Владелец: Altera Corp. Дата публикации: 2016-12-27.

Context-aware circuit design layout construct

Номер патента: US11868698B1. Автор: RWIK Sengupta,Jonathan R. Fales,Joshua David Tygert,Timothy H. Pylant. Владелец: Cadence Design Systems Inc. Дата публикации: 2024-01-09.

Device, method, and computer-readable medium for formal verification of a circuit design

Номер патента: US20240220703A1. Автор: George Constantinides,Theo Drane,Samuel COWARD. Владелец: Individual. Дата публикации: 2024-07-04.

Integrated Circuit Design Using Dynamic Voltage Scaling

Номер патента: US20160125123A1. Автор: Michael Scott,Raed Moughabghab,Branislav Petrovic. Владелец: Entropic Communications LLC. Дата публикации: 2016-05-05.

Integrated circuit design using dynamic voltage scaling

Номер патента: US09501610B2. Автор: Michael Scott,Raed Moughabghab,Branislav Petrovic. Владелец: Entropic Communications LLC. Дата публикации: 2016-11-22.

Methods and apparatus to simulate metastability for circuit design verification

Номер патента: US20220269845A1. Автор: Venkatraman Ramakrishnan,Sudhakar Surendran. Владелец: Texas Instruments Inc. Дата публикации: 2022-08-25.

Methods and apparatus to simulate metastability for circuit design verification

Номер патента: US11531798B2. Автор: Venkatraman Ramakrishnan,Sudhakar Surendran. Владелец: Texas Instruments Inc. Дата публикации: 2022-12-20.

Implementing integrated circuit designs using depopulation and repopulation operations

Номер патента: US09811621B2. Автор: Kimberly Anne Bozman,David Ian Milton,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2017-11-07.

Incremental register retiming of an integrated circuit design

Номер патента: EP3139291A3. Автор: Gordon Raymond Chiu,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2017-03-15.

Circuit design modification using timing-based yield calculation

Номер патента: US12086529B1. Автор: Yang Gao,Eric K. Anderson,Igor Keller. Владелец: Cadence Design Systems Inc. Дата публикации: 2024-09-10.

Machine learning-based prediction of metrics at early-stage circuit design

Номер патента: US11836641B2. Автор: Wei-Ting Chan,Siddhartha Nath,Vishal Khandelwal,Ravi Mamidi. Владелец: Synopsys Inc. Дата публикации: 2023-12-05.

Incremental register retiming of an integrated circuit design

Номер патента: US20180293343A1. Автор: Gordon Raymond Chiu,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2018-10-11.

Timing closure of circuit designs for integrated circuits

Номер патента: US10366201B1. Автор: Sridhar Krishnamurthy,Aaron Ng,Grigor S. Gasparyan. Владелец: Xilinx Inc. Дата публикации: 2019-07-30.

Symmetry verifications for differential signal vias of an electronic circuit design

Номер патента: US09971864B2. Автор: Karl J. Bois,Elene Chobanyan. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2018-05-15.

Clock gating verification during RTL stage of integrated circuit design

Номер патента: US09934342B1. Автор: Lei Ji,Song Huang,Yifeng Liu. Владелец: NXP USA Inc. Дата публикации: 2018-04-03.

Post-placement and pre-routing processing of critical paths in a circuit design

Номер патента: US09773083B1. Автор: Zhiyong Wang,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2017-09-26.

Statistical graph circuit component probability model for an integrated circuit design

Номер патента: US20240037313A1. Автор: XIANG Gao,Manish Sharma,Hursh NAIK,Bryan Charles WALSH. Владелец: Synopsys Inc. Дата публикации: 2024-02-01.

Method and apparatus for automated circuit design

Номер патента: EP1634209A2. Автор: Kenneth S. McElvain,Champaka Ramachandran,Andrew Crews. Владелец: Synplicity LLC. Дата публикации: 2006-03-15.

Analogue circuit design

Номер патента: GB2620947A. Автор: HULSE MICHAEL. Владелец: Agile Analog Ltd. Дата публикации: 2024-01-31.

Machine learning-based down selection of candidate hotspot locations of circuit designs

Номер патента: US20240232495A1. Автор: Le Hong,Yuansheng Ma. Владелец: Siemens Industry Software Inc. Дата публикации: 2024-07-11.

Analogue circuit design

Номер патента: WO2024023496A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2024-02-01.

Partitioning circuit designs for implementation within multi-die integrated circuits

Номер патента: US10108773B1. Автор: Xiao Dong,Xiaojian Yang,Grigor S. Gasparyan. Владелец: Xilinx Inc. Дата публикации: 2018-10-23.

Routing interconnect of integrated circuit designs

Номер патента: US8365128B2. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Cadence Design Systems Inc. Дата публикации: 2013-01-29.

Circuit design visibility in integrated circuit devices

Номер патента: US20240303406A1. Автор: Yi Peng,Brandon Lewis Gordon. Владелец: Intel Corp. Дата публикации: 2024-09-12.

Application generator for use in verifying a hierarchical circuit design

Номер патента: US5497334A. Автор: Philip J. Russell,Glenwood S. Weinert. Владелец: International Business Machines Corp. Дата публикации: 1996-03-05.

Circuit design device, circuit design method, and storage medium

Номер патента: US20210073457A1. Автор: Jiro Hayakawa,Naohito Kojima. Владелец: Toshiba Electronic Devices and Storage Corp. Дата публикации: 2021-03-11.

Optimizing a circuit design for delay using load-and-slew-independent numerical delay models

Номер патента: US20140040851A1. Автор: Mahesh A. Iyer,Amir H. Mottaez. Владелец: Synopsys Inc. Дата публикации: 2014-02-06.

Methods and apparatus to simulate metastability for circuit design verification

Номер патента: US11775718B2. Автор: Venkatraman Ramakrishnan,Sudhakar Surendran. Владелец: Texas Instruments Inc. Дата публикации: 2023-10-03.

Runtime efficient multi-stage router flow for circuit designs

Номер патента: US20240202423A1. Автор: Dinesh D. Gaitonde,Chirag Ravishankar,Stefan Nikolic. Владелец: Xilinx Inc. Дата публикации: 2024-06-20.

Determination of path delays in circuit designs

Номер патента: US09405871B1. Автор: Sudip K. Nag,Nagaraj Savithri,Atul Srinivasan,Vinod K. Nakkala. Владелец: Xilinx Inc. Дата публикации: 2016-08-02.

Algorithmic circuit design automation

Номер патента: US20240095435A1. Автор: Xin Zhang,Jing Li,Shun Zhang,Chuang GAN,Xiaoxiao Guo,Shaoze Fan,Ningyuan Cao. Владелец: International Business Machines Corp. Дата публикации: 2024-03-21.

Generation method and device of circuit design, computer equipment and storage medium

Номер патента: CA3180242A1. Автор: Chao Tang,Kai GU,Jiale Chen,Jianchang Cao,Enzhao Fu. Владелец: 10353744 Canada Ltd. Дата публикации: 2023-04-28.

Physical verification workflow for semiconductor circuit designs

Номер патента: EP4217819A1. Автор: Nikolay GRUDANOV,Valery BOBOVSKY,Igor LOPANENKO,Yuri LEVSKY,Alexander GRUDANOV. Владелец: Silvaco Inc. Дата публикации: 2023-08-02.

Electrostatics-based global placement of circuit designs having overlapping region constraints

Номер патента: US20240265182A1. Автор: Mehrdad Eslami Dehkordi,Wuxi Li. Владелец: Xilinx Inc. Дата публикации: 2024-08-08.

Circuit design visibility in integrated circuit devices

Номер патента: US12014129B2. Автор: Yi Peng,Brandon Lewis Gordon. Владелец: Intel Corp. Дата публикации: 2024-06-18.

Circuit design having an improved clock tree

Номер патента: US20230376670A1. Автор: Tao Lin,Tao Huang,Min Pan,Zuo Dai,JaeHan JEON. Владелец: Synopsys Inc. Дата публикации: 2023-11-23.

Routing methods for integrated circuit designs

Номер патента: US20090106728A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2009-04-23.

Methods of routing an integrated circuit design

Номер патента: US20060190897A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2006-08-24.

Interconnect routing methods of integrated circuit designs

Номер патента: US20090113372A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2009-04-30.

Routing interconnect of integrated circuit designs

Номер патента: US20090113371A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2009-04-30.

Method and apparatus for calculating delay timing values for an integrated circuit design

Номер патента: US9977849B2. Автор: Sergey Sofer,Michael Priel,Asher BERKOVITZ. Владелец: NXP USA Inc. Дата публикации: 2018-05-22.

Determining aging effects for a circuit design

Номер патента: US20230359796A1. Автор: Li Ding,Wei-kai Shih,Hsien-Han CHENG. Владелец: Synopsys Inc. Дата публикации: 2023-11-09.

Computer product, circuit design method and apparatus

Номер патента: US20130132921A1. Автор: Takahiko Orita. Владелец: Fujitsu Ltd. Дата публикации: 2013-05-23.

Machine learning-based down selection of candidate hotspot locations of circuit designs

Номер патента: EP4179452A1. Автор: Le Hong,Yuansheng Ma. Владелец: Siemens Industry Software Inc. Дата публикации: 2023-05-17.

Layout overlap detection with selective flattening in computer implemented integrated circuit design

Номер патента: US6011911A. Автор: Hongbo Tang,Wai-Yan Ho. Владелец: Synopsys Inc. Дата публикации: 2000-01-04.

Circuit design support apparatus and circuit design support method

Номер патента: US20190294752A1. Автор: Sachio Hayashi. Владелец: Toshiba Electronic Devices and Storage Corp. Дата публикации: 2019-09-26.

Circuit design support apparatus and circuit design support method

Номер патента: US10482213B2. Автор: Sachio Hayashi. Владелец: Toshiba Electronic Devices and Storage Corp. Дата публикации: 2019-11-19.

Physical verification workflow for semiconductor circuit designs

Номер патента: US20230334216A1. Автор: Nikolay GRUDANOV,Valery BOBOVSKY,Igor LOPANENKO,Yuri LEVSKY,Alexander GRUDANOV. Владелец: Silvaco Inc. Дата публикации: 2023-10-19.

Circuit design routing based on routing demand adjustment

Номер патента: US11461530B1. Автор: ZHUO Li,Gracieli Posser,Wing-Kai CHOW,Mehmet Can Yildiz,Mateus Paiva Fogaça. Владелец: Cadence Design Systems Inc. Дата публикации: 2022-10-04.

Visualization of data buses in circuit designs

Номер патента: US11586791B1. Автор: Aman Gayasen,Anup Hosangadi,Srinivasan Dasasathyan,Padmini Gopalakrishnan. Владелец: Xilinx Inc. Дата публикации: 2023-02-21.

Apparatus and method with circuit designing

Номер патента: US20240232498A1. Автор: Hyung-Dal Kwon,Youngmin OH,Bosun HWANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-07-11.

Method of compacting layouts of semiconductor integrated circuit designed in a hierarchy

Номер патента: US5663892A. Автор: Sachio Hayashi,Tyusei Ogawa. Владелец: Toshiba Corp. Дата публикации: 1997-09-02.

Routing nets over circuit blocks in a hierarchical circuit design

Номер патента: US20100325600A1. Автор: YI WU,Dajen Huang,Kalon S. Holdbrook. Владелец: Sun Microsystems Inc. Дата публикации: 2010-12-23.

Analyzing sparse wiring areas of an integrated circuit design

Номер патента: US8949755B2. Автор: Timothy D. Helvey. Владелец: International Business Machines Corp. Дата публикации: 2015-02-03.

Automated circuit design validation

Номер патента: WO2023158457A3. Автор: Alexander Heath,Adam KIMURA,James Schaffranek. Владелец: BATTELLE MEMORIAL INSTITUTE. Дата публикации: 2023-11-09.

System and method for application specific integrated circuit design

Номер патента: US10467367B2. Автор: Stefano Giaconi,Giacomo Rinaldi. Владелец: Chronos Tech LLC. Дата публикации: 2019-11-05.

Interactive cross-section parameterized cell for wire in circuit design

Номер патента: US11803687B1. Автор: Peter Herth,Thomas Burdick. Владелец: Cadence Design Systems Inc. Дата публикации: 2023-10-31.

Systems and methods for creating block constraints in integrated circuit designs

Номер патента: US20170286587A1. Автор: Ilan Cohen,Alon Dvir,Uzi Magini,Inbar Neeman. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2017-10-05.

Automated circuit design validation

Номер патента: WO2023158457A2. Автор: Alexander Heath,Adam KIMURA,James Schaffranek. Владелец: BATTELLE MEMORIAL INSTITUTE. Дата публикации: 2023-08-24.

Automated circuit design validation

Номер патента: US20230017484A1. Автор: Adam KIMURA,James Schaffranek,Alexander MANG. Владелец: Battelle Memorial Institute Inc. Дата публикации: 2023-01-19.

Automated circuit design validation

Номер патента: WO2023158457A9. Автор: Alexander Heath,Adam KIMURA,James Schaffranek. Владелец: BATTELLE MEMORIAL INSTITUTE. Дата публикации: 2023-09-21.

System and method for application specific integrated circuit design

Номер патента: US20170140074A1. Автор: Stefano Giaconi,Giacomo Rinaldi. Владелец: Chronos Tech LLC. Дата публикации: 2017-05-18.

System and method for application specific integrated circuit design

Номер патента: US20190095553A1. Автор: Stefano Giaconi,Giacomo Rinaldi. Владелец: Chronos Tech LLC. Дата публикации: 2019-03-28.

Design method of semiconductor integrated circuit and computer readable medium

Номер патента: US20120047480A1. Автор: Hiroaki Yamaoka. Владелец: Toshiba Corp. Дата публикации: 2012-02-23.

Chip design method, design device, computer device and storage medium

Номер патента: US20220067264A1. Автор: FENG Lin,Zengquan WU. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2022-03-03.

Routing layout design device and routing layout design method

Номер патента: US20240249064A1. Автор: Yung-Lin Hsieh. Владелец: Pegatron Corp. Дата публикации: 2024-07-25.

Wiring design method of integrated circuit device, system thereof, and program product thereof

Номер патента: US20030227032A1. Автор: Takashi Yoneda,Toshikatsu Hosono,Takanori Nawa. Владелец: Fujitsu Ltd. Дата публикации: 2003-12-11.

Fault-tolerant oriented physical design method for fully programmable valve array biochips

Номер патента: US20240211671A1. Автор: Xing Huang,Yuhan ZHU,Wenzhong Guo,Genggeng LIU. Владелец: FUZHOU UNIVERSITY. Дата публикации: 2024-06-27.

Wiring design method and computer-readable medium

Номер патента: US20110239181A1. Автор: Taku Uchino. Владелец: Toshiba Corp. Дата публикации: 2011-09-29.

Layout design method and system

Номер патента: US09489481B2. Автор: Xue Li,Qiang Fan. Владелец: Semiconductor Manufacturing International Shanghai Corp. Дата публикации: 2016-11-08.

Pattern designing method, pattern designing program and pattern designing apparatus

Номер патента: US20110302543A1. Автор: Kyoko Izuha. Владелец: Sony Corp. Дата публикации: 2011-12-08.

Pattern designing method, pattern designing program and pattern designing apparatus

Номер патента: US8028267B2. Автор: Kyoko Izuha. Владелец: Sony Corp. Дата публикации: 2011-09-27.

Integrated-circuit design methods

Номер патента: US20240211674A1. Автор: Ciro Corcelli,Johnny PIHL. Владелец: NORDIC SEMICONDUCTOR ASA. Дата публикации: 2024-06-27.

Method of semiconductor integrated circuit, circuit design system, and non-transitory computer-readable medium

Номер патента: US20210019462A1. Автор: Shintaro Fujiwara. Владелец: Kioxia Corp. Дата публикации: 2021-01-21.

Analogue circuit design

Номер патента: EP4118555A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-01-18.

Analogue circuit design

Номер патента: US20230111448A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-04-13.

Analogue circuit design

Номер патента: US20230111082A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-04-13.

Analogue circuit design

Номер патента: EP4118556A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-01-18.

Analogue circuit design

Номер патента: GB2602291A. Автор: HULSE MICHAEL. Владелец: Agile Analog Ltd. Дата публикации: 2022-06-29.

Analogue circuit design

Номер патента: US20230116699A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-04-13.

Analogue circuit design

Номер патента: EP4118554A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-01-18.

Photonic circuit design systems

Номер патента: EP3268782A1. Автор: Jason Pelc,Thomas VAN VAERENBERGH. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2018-01-17.

Analogue circuit design

Номер патента: US20240061985A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2024-02-22.

Analogue circuit design

Номер патента: EP4268113A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-11-01.

Analogue circuit design

Номер патента: WO2022136822A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2022-06-30.

Circuit design implementations in secure partitions of an integrated circuit

Номер патента: US09946826B1. Автор: Herman Schmit,Ting Lu,Dana How,Sean Atsatt. Владелец: Altera Corp. Дата публикации: 2018-04-17.

Circuit design method and associated computer program product

Номер патента: US20190205497A1. Автор: Shih-Hsiang Tai. Владелец: Silicon Motion Inc. Дата публикации: 2019-07-04.

Circuit design method and associated computer program product

Номер патента: US10635850B2. Автор: Shih-Hsiang Tai. Владелец: Silicon Motion Inc. Дата публикации: 2020-04-28.

Cell placement in circuit design

Номер патента: US20070234259A1. Автор: Ruchir Puri,Anthony Drumm,Louise Trevillyan,Pooja Kotecha. Владелец: International Business Machines Corp. Дата публикации: 2007-10-04.

Circuit design simulation and clock event reduction

Номер патента: US12086521B2. Автор: Hemant Kashyap,Tharun Kumar Ksheerasagar,Rohit Bhadana,Pratyush Ranjan. Владелец: Xilinx Inc. Дата публикации: 2024-09-10.

Multithreaded scheduling for placement of circuit designs using connectivity and utilization dependencies

Номер патента: US09529957B1. Автор: Xiao Dong,Marvin Tom,Grigor S. Gasparyan. Владелец: Xilinx Inc. Дата публикации: 2016-12-27.

Circuit design method and associated computer program product

Номер патента: US20200218846A1. Автор: Shih-Hsiang Tai. Владелец: Silicon Motion Inc. Дата публикации: 2020-07-09.

Circuit design approximation

Номер патента: US20120192130A1. Автор: Eli Arbel,Oleg Rokhlenko. Владелец: International Business Machines Corp. Дата публикации: 2012-07-26.

Equivalence checking between two or more circuit designs that include square root circuits

Номер патента: US20160012177A1. Автор: Himanshu Jain,Carl P. Pixley. Владелец: Synopsys Inc. Дата публикации: 2016-01-14.

Equivalence checking between two or more circuit designs that include square root circuits

Номер патента: US09870442B2. Автор: Himanshu Jain,Carl P. Pixley. Владелец: Synopsys Inc. Дата публикации: 2018-01-16.

Database-aided circuit design system and method therefor

Номер патента: US7559045B2. Автор: Po-Cheng Chiu,Ying-Chun Chen,Che-Ming Chen,Chin-Tien Tseng,Cheng-Hsun Ho. Владелец: Inventec Corp. Дата публикации: 2009-07-07.

Determining the location of safety mechanism within a circuit design

Номер патента: US20230325570A1. Автор: Shivakumar Shankar Chonnad. Владелец: Synopsys Inc. Дата публикации: 2023-10-12.

Methods and apparatus for facilitating physical synthesis of an integrated circuit design

Номер патента: WO2004017367A3. Автор: Qing Wu,Andrew Lines,Peter Beerel. Владелец: Fulcrum Microsystems Inc. Дата публикации: 2004-05-21.

Methods and apparatus for facilitating physical synthesis of an integrated circuit design

Номер патента: WO2004017367A2. Автор: Qing Wu,Andrew Lines,Peter Beerel. Владелец: FULCRUM MICROSYSTEMS, INC.. Дата публикации: 2004-02-26.

Method and apparatus for facilitating circuit design

Номер патента: US20030061586A1. Автор: Andrew Wallace. Владелец: Broadcom Corp. Дата публикации: 2003-03-27.

Apparatus, Device, Method and Computer Program for Generating a Circuit Design of Polynomial Interpolation Hardware

Номер патента: US20220222413A1. Автор: Theo Drane,Bryce ORLOSKI. Владелец: Intel Corp. Дата публикации: 2022-07-14.

Prediction and optimization of multi-kernel circuit design performance using a programmable overlay

Номер патента: US20230065842A1. Автор: Lucian Petrica,Mario Daniel Ruiz Noguera. Владелец: Xilinx Inc. Дата публикации: 2023-03-02.

Relative Positioning of Circuit Elements in Circuit Design

Номер патента: US20120284682A1. Автор: Anand Arunachalam. Владелец: Synopsys Inc. Дата публикации: 2012-11-08.

Method and system for indicating a status of a circuit design

Номер патента: US5629857A. Автор: Thomas C. Brennan. Владелец: International Business Machines Corp. Дата публикации: 1997-05-13.

Boundary assertion-based power recovery in integrated circuit design

Номер патента: US20200089828A1. Автор: Alexander J. Suess,Cindy S. Washburn. Владелец: International Business Machines Corp. Дата публикации: 2020-03-19.

Circuit design support apparatus, circuit design support method, and computer product

Номер патента: US20140289691A1. Автор: Akiko KASAI. Владелец: Fujitsu Ltd. Дата публикации: 2014-09-25.

Integrated circuit design tool apparatus and method of designing an integrated circuit

Номер патента: WO2011101698A1. Автор: Pascal CAUNEGRE. Владелец: Freescale Semiconductor, Inc.. Дата публикации: 2011-08-25.

Event scheduler for an electrical circuit design to account for hold time violations

Номер патента: US20120240089A1. Автор: TONG XIAO. Владелец: Oracle International Corp. Дата публикации: 2012-09-20.

Row formation during datapath placement in circuit design

Номер патента: US9177091B2. Автор: GUO Yu,Wonjoon Choi,Akshay Sharma,Huy Tran Ba Vo. Владелец: Oracle International Corp. Дата публикации: 2015-11-03.

Cross functional block partitioning and placement of a circuit design onto reconfigurable logic devices

Номер патента: WO2003007196A3. Автор: Eric G F Hochapfel. Владелец: Mentor Graphics Corp. Дата публикации: 2003-12-24.

Filling vacant areas of an integrated circuit design

Номер патента: US09767242B1. Автор: Graham Balsdon. Владелец: Pulsic Ltd. Дата публикации: 2017-09-19.

Filling vacant areas of an integrated circuit design

Номер патента: US11853671B1. Автор: Graham Balsdon. Владелец: Pulsic Ltd. Дата публикации: 2023-12-26.

Heuristic clustering of circuit elements in a circuit design

Номер патента: WO2007090715A1. Автор: Glen Howard Handlogten,Mark Fredrickson,Chad McBride. Владелец: Ibm United Kingdom Limited. Дата публикации: 2007-08-16.

Stencil-avoidance design method and device, electronic device and storage medium

Номер патента: US20230205973A1. Автор: PAN Su,Dujuan Li,Shengjie Qian,Jishuo Liu. Владелец: Vayo Shanghai Technology Co Ltd. Дата публикации: 2023-06-29.

Chip and pinout design method therefor

Номер патента: US20230394215A1. Автор: Lei Liang,Qingsong Qin. Владелец: Suzhou Wave Intelligent Technology Co Ltd. Дата публикации: 2023-12-07.

Clock distribution circuit and layout design method using the same

Номер патента: US20110258589A1. Автор: Toshiaki NAKAHASHI. Владелец: Renesas Electronics Corp. Дата публикации: 2011-10-20.

Design method of shuttle mask

Номер патента: US20240202417A1. Автор: En-Chiuan Liou,Chia-Chen Sun. Владелец: United Microelectronics Corp. Дата публикации: 2024-06-20.

Stencil-avoidance design method and device, electronic device and storage medium

Номер патента: US11775731B2. Автор: PAN Su,Dujuan Li,Shengjie Qian,Jishuo Liu. Владелец: Vayo Shanghai Technology Co Ltd. Дата публикации: 2023-10-03.

Power supply network design method and apparatus, and storage medium

Номер патента: US20220058308A1. Автор: Xinran Zhang,Zhensheng LIU,Gengmin LI. Владелец: Gree Electric Appliances Inc of Zhuhai. Дата публикации: 2022-02-24.

Chip and pinout design method therefor

Номер патента: US11928414B2. Автор: Lei Liang,Qingsong Qin. Владелец: Suzhou Wave Intelligent Technology Co Ltd. Дата публикации: 2024-03-12.

Design method and tool for designing electronic circuits on a printed circuit board

Номер патента: US20120266127A1. Автор: Dieter Staiger,Harald Huels. Владелец: International Business Machines Corp. Дата публикации: 2012-10-18.

Design system of integrated circuit and its design method and program

Номер патента: US20030061585A1. Автор: Sho Matsumoto. Владелец: Fujitsu Ltd. Дата публикации: 2003-03-27.

Circuit and circuit design method

Номер патента: US20060055428A1. Автор: Reid Riedlinger,Steven Affleck,Douglas Stirrett. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2006-03-16.

Circuit and circuit design method

Номер патента: US7698673B2. Автор: Reid James Riedlinger,Steven Ray Afleck,Douglas Shelborn Stirrett. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2010-04-13.

Circuit design method, apparatus, and program

Номер патента: US20040098675A1. Автор: Makiko Kan. Владелец: Sony Corp. Дата публикации: 2004-05-20.

Circuit design apparatus, circuit design program, and circuit design method

Номер патента: US20070143726A1. Автор: Ryo Mizutani,Hiromichi Makishima,Seiji Shigihara,Yasutomo Honma. Владелец: Fujitsu Ltd. Дата публикации: 2007-06-21.

Circuit design method to control access pointers of different memory

Номер патента: US6971075B2. Автор: Che-Sheng Lin. Владелец: Destiny Technology Corp. Дата публикации: 2005-11-29.

Circuit design method to control access pointers of different memory

Номер патента: US20050018491A1. Автор: Che-Sheng Lin. Владелец: Destiny Technology Corp. Дата публикации: 2005-01-27.

Design method and system for generating behavioral description model

Номер патента: US20070143730A1. Автор: Shingo Kakui. Владелец: Toshiba Corp. Дата публикации: 2007-06-21.

Circuit designing method and circuit designing system

Номер патента: US20120284681A1. Автор: Yasuo Amano,Sumiko Makino. Владелец: Fujitsu Ltd. Дата публикации: 2012-11-08.

Integrated circuit design system, integrated circuit design program, and integrated circuit design method

Номер патента: US20050204317A1. Автор: Masahide Yamagata. Владелец: Sony Corp. Дата публикации: 2005-09-15.

Delivering circuit designs for programmable integrated circuits

Номер патента: US09710582B1. Автор: Siddharth Rele,Sumit Nagpal,Avdhesh Palliwal. Владелец: Xilinx Inc. Дата публикации: 2017-07-18.

Circuit Design Methods for Quantum Separator (QS) and Systems to Use Its Output

Номер патента: US20120180004A1. Автор: Paul John Werbos. Владелец: Individual. Дата публикации: 2012-07-12.

Method of leakage optimization in integrated circuit design

Номер патента: US7448009B2. Автор: Shrikrishna Pundoor. Владелец: Texas Instruments Inc. Дата публикации: 2008-11-04.

Electronic circuit designs adaptable for applications having different binary data formats

Номер патента: US6477699B1. Автор: Goran Bilski. Владелец: Xilinx Inc. Дата публикации: 2002-11-05.

Apparatus and method for integrated circuit design for circuit edit

Номер патента: WO2009048979A1. Автор: Hitesh Suri,Theodore R. Lundquist,Tahir Malik. Владелец: DCG SYSTEMS, INC.. Дата публикации: 2009-04-16.

Apparatus and method of optimizing an integrtted circuit design

Номер патента: US20230281366A1. Автор: FU Chin-Ming,Chih-Hsien Chang,Tsung-Che Lu. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-09-07.

Circuit design device for conducting failure analysis facilitating design

Номер патента: US8365124B2. Автор: Junpei Nonaka. Владелец: Renesas Electronics Corp. Дата публикации: 2013-01-29.

Third party component debugging for integrated circuit design

Номер патента: US20150149973A1. Автор: Krishnamurthy Suresh,Sanjay Gupta,Charles W. Selvidge. Владелец: Mentor Graphics Corp. Дата публикации: 2015-05-28.

Third Party Component Debugging For Integrated Circuit Design

Номер патента: US20130318484A1. Автор: Charles Selvidge. Владелец: Mentor Graphics Corp. Дата публикации: 2013-11-28.

Third party component debugging for integrated circuit design

Номер патента: US09619600B2. Автор: Krishnamurthy Suresh,Sanjay Gupta,Charles W. Selvidge. Владелец: Mentor Graphics Corp. Дата публикации: 2017-04-11.

Block-level code coverage in simulation of circuit designs

Номер патента: US09600613B1. Автор: Kyle Corbett. Владелец: Xilinx Inc. Дата публикации: 2017-03-21.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US20120204138A1. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2012-08-09.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US8438514B2. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2013-05-07.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US20130074022A1. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2013-03-21.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US20130074021A1. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2013-03-21.

Circuit design data obfuscation

Номер патента: WO2024158426A1. Автор: Manish Sharma,Wu-Tung Cheng,Douglas GEHRINGER. Владелец: Siemens Industry Software Inc.. Дата публикации: 2024-08-02.

Process and device for circuit design by means of high-level synthesis

Номер патента: US7181720B2. Автор: Ansgar Stammermann. Владелец: ChipVision Design Systems AG. Дата публикации: 2007-02-20.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US8250515B2. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2012-08-21.

Flip-flop insertion in a circuit design

Номер патента: US20040153984A1. Автор: Nataraj Akkiraju. Владелец: Intel Corp. Дата публикации: 2004-08-05.

Simulation of a circuit design block using pattern matching

Номер патента: US09582619B1. Автор: Feng Cai,Saikat Bandyopadhyay,David K. Liddell. Владелец: Xilinx Inc. Дата публикации: 2017-02-28.

Sub-circuit pattern recognition in integrated circuit design

Номер патента: US20100131908A1. Автор: Sandeep Shylaja Krishnan. Владелец: Texas Instruments Inc. Дата публикации: 2010-05-27.

Integrated circuit designing support apparatus and method for the same

Номер патента: US20050120324A1. Автор: Keisuke Kanamaru. Владелец: NEC Corp. Дата публикации: 2005-06-02.

Modeling metastability in circuit design

Номер патента: US20050251779A1. Автор: Osman Koyuncu,T-Pinn Koh,Gary Chard,Steve Dondershine. Владелец: Texas Instruments Inc. Дата публикации: 2005-11-10.

Design method for semiconductor integrated circuit device

Номер патента: US6785876B2. Автор: Kazuyoshi Takemura. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 2004-08-31.

Designing method of semiconductor integrated circuit

Номер патента: US20100005439A1. Автор: Takashi Shikata. Владелец: Fujitsu Semiconductor Ltd. Дата публикации: 2010-01-07.

Adaptable framework for circuit design simulation verification

Номер патента: US20240232482A9. Автор: Rajvinder S. Klair,Saikat Bandyopadhyay. Владелец: Xilinx Inc. Дата публикации: 2024-07-11.

Method and system for analyzing a VLSI circuit design

Номер патента: US20020112214A1. Автор: S Keller,Gregory Rogers,Charles Lelm. Владелец: Hewlett Packard Co. Дата публикации: 2002-08-15.

Speculative circuit design component graphical user interface

Номер патента: US09529952B1. Автор: Gordon Raymond Chiu,Benjamin Michael Joshua Gamsa. Владелец: Altera Corp. Дата публикации: 2016-12-27.

Variation aware adjustments to superconducting electronic circuit designs

Номер патента: US20240289524A1. Автор: Aaron John Barker. Владелец: Synopsys Inc. Дата публикации: 2024-08-29.

Test point insertion in analog circuit design testing

Номер патента: US20240232485A1. Автор: Peilin Jiang,Mayukh Bhattacharya. Владелец: Synopsys Inc. Дата публикации: 2024-07-11.

Statistical timing characterization of superconducting electronic circuit designs

Номер патента: US20240281582A1. Автор: Aaron John Barker. Владелец: Synopsys Inc. Дата публикации: 2024-08-22.

Predictive circuit design for integrated circuits

Номер патента: US09881117B1. Автор: Nabeel Shirazi,Anindita Patra. Владелец: Xilinx Inc. Дата публикации: 2018-01-30.

Methods and circuits for testing partial circuit designs

Номер патента: US09581643B1. Автор: Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang. Владелец: Xilinx Inc. Дата публикации: 2017-02-28.

Selecting predefined circuit implementations in a circuit design system

Номер патента: US09460253B1. Автор: Elliott Delaye,Ashish Sirasao,Bing Tian,Krishna Garlapati. Владелец: Xilinx Inc. Дата публикации: 2016-10-04.

Circuit design method and related device

Номер патента: EP4325391A1. Автор: Ding Li,Zhichao LI,Xianglong Meng,Yisheng HU,Chongjun Ding,Shangxia Fang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-02-21.

Machine for circuit design

Номер патента: WO1990009639A1. Автор: David Latham Grundy,Glenn William Birchby,Denzil John Broadhurst. Владелец: Plessey Overseas Limited. Дата публикации: 1990-08-23.

Integrated circuit design systems and methods

Номер патента: US09959380B2. Автор: Ji xU,Bharath Rangarajan,Vito Dai,Edward Kah Ching Teoh. Владелец: Motivo Inc. Дата публикации: 2018-05-01.

Circuit design updates using reinforced learning loop

Номер патента: US20240184963A1. Автор: Gi-Joon Nam,Alexey Y. Lvov,Victor N. Kravets,Ashish Jaitly. Владелец: International Business Machines Corp. Дата публикации: 2024-06-06.

Method and apparatus for concurrent emulation of multiple circuit designs on an emulation system

Номер патента: US20030055622A1. Автор: Frederic Reblewski. Владелец: Individual. Дата публикации: 2003-03-20.

Method and apparatus for concurrent emulation of multiple circuit designs on an emulation system

Номер патента: EP1135736A1. Автор: Frederic Reblewski. Владелец: Mentor Graphics Corp. Дата публикации: 2001-09-26.

Method and apparatus for concurrent emulation of multiple circuit designs on an emulation system

Номер патента: WO2001024065A1. Автор: Frederic Reblewski. Владелец: MENTOR GRAPHICS CORPORATION. Дата публикации: 2001-04-05.

Library scaling for circuit design analysis

Номер патента: US20240281581A1. Автор: Peivand Tehrani,Jianquan Zheng. Владелец: Synopsys Inc. Дата публикации: 2024-08-22.

Methods and systems for performing timing sign-off of an integrated circuit design

Номер патента: US20120089383A1. Автор: Rajkumar Agrawal. Владелец: Individual. Дата публикации: 2012-04-12.

Dynamic control of circuit design emulation

Номер патента: US20240330548A1. Автор: Mikhail Bershteyn,Etienne Lepercq,Marc-Andre Daigneault. Владелец: Synopsys Inc. Дата публикации: 2024-10-03.

Systems And Methods For Generating Redacted Circuit Designs For Integrated Circuits

Номер патента: US20240311537A1. Автор: Nij Dorairaj,David Kehlet,Shuanghong SUN. Владелец: Intel Corp. Дата публикации: 2024-09-19.

Circuit design instrumentation for state visualization

Номер патента: US09798842B1. Автор: Michael Hutton. Владелец: Altera Corp. Дата публикации: 2017-10-24.

Timing analysis method for digital circuit design and system thereof

Номер патента: US09710580B2. Автор: Hsin-Hsiung Liao,Min-Hsiu Tsai,Cheng-Hong Tsai,Teng-Nan Liao,Te-Hsun Fu. Владелец: Global Unichip Corp. Дата публикации: 2017-07-18.

Creating a standard cell circuit design from a programmable logic device circuit design

Номер патента: US8667437B2. Автор: Salil Ravindra Raje,Dinesh D. Gaitonde. Владелец: Xilinx Inc. Дата публикации: 2014-03-04.

Creating a standard cell circuit design from a programmable logic device circuit design

Номер патента: WO2009117203A3. Автор: Salil Ravindra Raje,Dinesh D. Gaitonde. Владелец: XILINX, INC.. Дата публикации: 2009-12-10.

Adaptable framework for circuit design simulation verification

Номер патента: US20240135074A1. Автор: Rajvinder S. Klair,Saikat Bandyopadhyay. Владелец: Xilinx Inc. Дата публикации: 2024-04-25.

Circuit design validation tool for radiation-hardened design

Номер патента: US20220245314A1. Автор: Lawrence James Gewax,Timothy Paul Duryea. Владелец: Texas Instruments Inc. Дата публикации: 2022-08-04.

Yield process for analog circuit design optimization

Номер патента: US20160232266A1. Автор: Christopher M. Yates,Sowmyan Rajagopalan. Владелец: Thalia Design Automation Ltd. Дата публикации: 2016-08-11.

Test functionality integrity verification for integrated circuit design

Номер патента: WO2013044122A1. Автор: Steven M. Millendorf. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2013-03-28.

Logic simulation of circuit designs using on-the-fly bit reduction for constraint solving

Номер патента: US20210089695A1. Автор: In-Ho Moon. Владелец: Synopsys Inc. Дата публикации: 2021-03-25.

Integrated circuit design verification with module swapping

Номер патента: WO2023158530A1. Автор: Adam Moshe IZRAELEVITZ,Albert Pengju CHEN. Владелец: SiFive, Inc.. Дата публикации: 2023-08-24.

System for making circuit design changes

Номер патента: US12147748B2. Автор: Tao Lin,Tao Huang,Min Pan,Tobias Bjerregaard,Zuo Dai,Konstantinos TSIROGIANNIS,JaeHan JEON. Владелец: Synopsys Inc. Дата публикации: 2024-11-19.

System for optimizing buffers in integrated circuit design timing fixes

Номер патента: US20040261046A1. Автор: Umesh Nair. Владелец: Sun Microsystems Inc. Дата публикации: 2004-12-23.

Thermal analysis based circuit design

Номер патента: US20140053124A1. Автор: Kenneth S. McElvain,Khalid Rahmat. Владелец: Synopsys Inc. Дата публикации: 2014-02-20.

Formal verification of bit-serial division and bit-serial square-root circuit designs

Номер патента: US20140033150A1. Автор: Himanshu Jain,Carl P. Pixley. Владелец: Synopsys Inc. Дата публикации: 2014-01-30.

Integrated circuit design systems and methods

Номер патента: US20170277818A1. Автор: Ji xU,Bharath Rangarajan,Vito Dai,Edward Kah Ching Teoh. Владелец: Motivo Inc. Дата публикации: 2017-09-28.

Model-based simulation result predictor for circuit design

Номер патента: US11842130B1. Автор: Roland Ruehl,Saleha Khatun,David VARGHESE. Владелец: Cadence Design Systems Inc. Дата публикации: 2023-12-12.

Integrated circuit design verification with signal forcing

Номер патента: WO2023158531A1. Автор: Adam Moshe IZRAELEVITZ,Albert Pengju CHEN. Владелец: SiFive, Inc.. Дата публикации: 2023-08-24.

Detecting instability in combinational loops in electronic circuit designs

Номер патента: US20230351085A1. Автор: Mikhail Bershteyn,Srivatsan Raghavan,Vinod CHANDRASEKARAN. Владелец: Synopsys Inc. Дата публикации: 2023-11-02.

Circuit design method and related device

Номер патента: US20240135075A1. Автор: Ding Li,Zhichao LI,Xianglong Meng,Yisheng HU,Chongjun Ding,Shangxia Fang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-04-25.

Data-driven pattern matching in synthesis of circuit designs

Номер патента: US8938700B1. Автор: Elliott Delaye,Ashish Sirasao,Alireza S. Kaviani,Yinyi Wang. Владелец: Xilinx Inc. Дата публикации: 2015-01-20.

Stochastic analysis process optimization for integrated circuit design and manufacture

Номер патента: WO2006063359A3. Автор: Jun Li,Meiling Wang,Hsien-Yen Chiu. Владелец: Anova Solutions Inc. Дата публикации: 2007-04-12.

Methods and circuits for debugging circuit designs

Номер патента: US20170115348A1. Автор: Philip B. James-Roxby,Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang. Владелец: Xilinx Inc. Дата публикации: 2017-04-27.

Analyzing timing requirements of a hierarchical integrated circuit design

Номер патента: US20140282320A1. Автор: Timothy D. Helvey. Владелец: International Business Machines Corp. Дата публикации: 2014-09-18.

Virtual Platforms of Integrated Circuit Designs

Номер патента: US20240037305A1. Автор: Kalen Brunham,Jakob ENGBLOM. Владелец: Intel Corp. Дата публикации: 2024-02-01.

Memory utilization in a circuit design

Номер патента: US09792395B1. Автор: Jayaram Pvss,Khang K. Dao,Robert Bellarmin Susai. Владелец: Xilinx Inc. Дата публикации: 2017-10-17.

Look-up table restructuring for timing closure in circuit designs

Номер патента: US09767247B1. Автор: Ruibing Lu,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2017-09-19.

Methods and circuits for debugging circuit designs

Номер патента: US09678150B2. Автор: Philip B. James-Roxby,Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang. Владелец: Xilinx Inc. Дата публикации: 2017-06-13.

Static timing analysis in circuit design

Номер патента: US09633148B2. Автор: Yang Liu,Hongwei Dai,Peng Ou,Jia Niu. Владелец: International Business Machines Corp. Дата публикации: 2017-04-25.

Integrated circuits design

Номер патента: US20110119646A1. Автор: David Murray,Sean Boylan. Владелец: Duolog Research Ltd. Дата публикации: 2011-05-19.

System for making circuit design changes

Номер патента: US20230334211A1. Автор: Tao Lin,Tao Huang,Min Pan,Tobias Bjerregaard,Zuo Dai,Konstantinos TSIROGIANNIS,JaeHan JEON. Владелец: Synopsys Inc. Дата публикации: 2023-10-19.

Logic simulation of circuit designs using on-the-fly bit reduction for constraint solving

Номер патента: US11615225B2. Автор: In-Ho Moon. Владелец: Synopsys Inc. Дата публикации: 2023-03-28.

Timing in a circuit design having finite state machines

Номер патента: US8990748B1. Автор: Reed P. Tidwell. Владелец: Xilinx Inc. Дата публикации: 2015-03-24.

Thermal analysis based circuit design

Номер патента: US8572535B2. Автор: Kenneth S. McElvain,Khalid Rahmat. Владелец: Synopsys Inc. Дата публикации: 2013-10-29.

Method and system to verify a circuit design

Номер патента: US20050071147A1. Автор: Edmund Clarke,Daniel Kroening,Karen Yorav. Владелец: CARNEGIE MELLON UNIVERSITY. Дата публикации: 2005-03-31.

Circuit design verification using checkpointing

Номер патента: EP1932090A1. Автор: Jesse Ethan Craig,Jason Michael Norman. Владелец: International Business Machines Corp. Дата публикации: 2008-06-18.

Integrated circuit design using metadata

Номер патента: WO2023163814A1. Автор: Adam Moshe IZRAELEVITZ,Albert Pengju CHEN. Владелец: SiFive, Inc.. Дата публикации: 2023-08-31.

Circuit design verification using checkpointing

Номер патента: WO2007039387A1. Автор: Jesse Ethan Craig,Jason Michael Norman. Владелец: Ibm United Kingdom Limited. Дата публикации: 2007-04-12.

Method and apparatus for timing characterization of integrated circuit designs

Номер патента: US7143378B1. Автор: Sudip K. Nag. Владелец: Xilinx Inc. Дата публикации: 2006-11-28.

Stochastic analysis process optimization for integrated circuit design and manufacture

Номер патента: EP1836626A2. Автор: Jun Li,Meiling Wang,Hsien-Yen Chiu. Владелец: Anova Solutions Inc. Дата публикации: 2007-09-26.

Methods and circuits for debugging circuit designs

Номер патента: WO2017074568A1. Автор: Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang,Philip B JAMES-ROXBY. Владелец: XILINX, INC.. Дата публикации: 2017-05-04.

Synchronizing distributed simulations of a circuit design

Номер патента: US20230409788A1. Автор: Parijat Biswas,Sitikant Sahu,Tilak Chand Vinay Kumar MEKA,Shivani JAIN. Владелец: Synopsys Inc. Дата публикации: 2023-12-21.

Integrated Circuit Design Verification Through Forced Clock Glitches

Номер патента: US20140325463A1. Автор: Xiao Sun,Jayanta Bahadra,Xiushan Feng. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2014-10-30.

Activity coverage assessment of circuit designs under test stimuli

Номер патента: US11455447B2. Автор: Stephen Kenneth Sunter. Владелец: Siemens Industry Software Inc. Дата публикации: 2022-09-27.

Implementing a circuit design with re-convergence

Номер патента: US10990736B1. Автор: Ashish Sirasao,Krishna Garlapati,Chaithanya Dudha,Satyaprakash Pareek. Владелец: Xilinx Inc. Дата публикации: 2021-04-27.

Method and computer program for estimating speed-up and slow-down net delays for an integrated circuit design

Номер патента: US20060294482A1. Автор: Alexander Tetelbaum. Владелец: LSI Logic Corp. Дата публикации: 2006-12-28.

Method and computer program for estimating speed-up and slow-down net delays for an integrated circuit design

Номер патента: US7178121B2. Автор: Alexander Tetelbaum. Владелец: LSI Logic Corp. Дата публикации: 2007-02-13.

Method and apparatus to analyze noise in a pulse logic digital circuit design

Номер патента: US20040255255A1. Автор: Puneet Singh. Владелец: Intel Corp. Дата публикации: 2004-12-16.

Activity coverage assessment of circuit designs under test stimuli

Номер патента: WO2018026696A1. Автор: Stephen Kenneth Sunter. Владелец: MENTOR GRAPHICS CORPORATION. Дата публикации: 2018-02-08.

Event-driven tracing in static timing analysis of digital circuit designs

Номер патента: WO2024118329A1. Автор: Paul Gross,Clayton Mcdonald,Jacob Philip THOMAS,Norbert HEINDL. Владелец: Synopsys, Inc.. Дата публикации: 2024-06-06.

Side channel leakage source identification in an electronic circuit design

Номер патента: US20230237229A1. Автор: Yao Yuan,Baris EGE,Tarun KATHURIA,Robert Patrick SCHAUMONT. Владелец: Riscure Beheer BV. Дата публикации: 2023-07-27.

Side channel leakage source identification in an electronic circuit design

Номер патента: WO2021255019A1. Автор: Yao Yuan,Baris EGE,Patrick Robert SCHAUMONT,Tarun KATHURIA. Владелец: Riscure Beheer B.V.. Дата публикации: 2021-12-23.

Data traffic injection for simulation of circuit designs

Номер патента: US20230113197A1. Автор: Amit Kasat,Madhusudana Reddy,Hemant Kashyap,Tharun Kumar Ksheerasagar,Rohit Bhadana. Владелец: Xilinx Inc. Дата публикации: 2023-04-13.

Method of modeling the crossover current component in submicron CMOS integrated circuits designs

Номер патента: US20030177460A1. Автор: Thomas Chen. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2003-09-18.

Method and system for trace compaction during emulation of a circuit design

Номер патента: US09646120B1. Автор: Mitchell G. Poplack,Beshara Elmufdi,Viktor Salitrennik. Владелец: Cadence Design Systems Inc. Дата публикации: 2017-05-09.

Method and apparatus for calculating delay timing values for an integrated circuit design

Номер патента: US09607117B2. Автор: Sergey Sofer,Michael Priel,Asher BERKOVITZ. Владелец: NXP USA Inc. Дата публикации: 2017-03-28.

Method and apparatus for determining electro-migration in integrated circuit designs

Номер патента: US7752582B2. Автор: Palkesh Jain,Ajoy Mandal. Владелец: Texas Instruments Inc. Дата публикации: 2010-07-06.

Semiconductor circuit design verifying apparatus

Номер патента: US5699264A. Автор: Yoshiki Nakamura,Hirofumi Yamamoto,Terutoshi Yamasaki. Владелец: Renesas Design Corp. Дата публикации: 1997-12-16.

System and method for changing the connected behavior of a circuit design schematic

Номер патента: US5946218A. Автор: Larren Gene Weber,Ronald L. Taylor. Владелец: Micron Technology Inc. Дата публикации: 1999-08-31.

Method and apparatus for synthesizing pipelined input/output in a circuit design from high level synthesis

Номер патента: US20120084067A1. Автор: Mustafa Ispir. Владелец: Individual. Дата публикации: 2012-04-05.

Integrated circuit design simulation matrix interpolation

Номер патента: US20130085726A1. Автор: Peter A. Habitz,Amol A. Joshi. Владелец: International Business Machines Corp. Дата публикации: 2013-04-04.

Method and apparatus with circuit design parameter generation

Номер патента: US20240078361A1. Автор: Yongwoo Lee,Hyung-Dal Kwon,Doyun Kim,Youngmin OH,Bosun HWANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-03-07.

Suspending procedures in simulation of a circuit design

Номер патента: US8751210B1. Автор: Sonal Santan. Владелец: Xilinx Inc. Дата публикации: 2014-06-10.

Autonomous verification of circuit design for computing devices

Номер патента: WO2021197669A1. Автор: Christopher Neal Hinds,Gary Dale Carpenter,Andrew Neil Sloss,Hannah Marie Peeler. Владелец: ARM LIMITED. Дата публикации: 2021-10-07.

Method and apparatus for using entropy in ant colony optimization circuit design from high level systhesis

Номер патента: EP2622549A1. Автор: Levent Oktem,Mustafa Ispir. Владелец: Synopsys Inc. Дата публикации: 2013-08-07.

DC path checking in a hierarchical circuit design

Номер патента: US7412681B1. Автор: Xiaodong Zhang,Bruce W. McGaughy,Jun Kong. Владелец: Cadence Design Systems Inc. Дата публикации: 2008-08-12.

System and method for optimizing analog circuit designs

Номер патента: US20100050136A1. Автор: Shou-Kuo Hsu,Ying-Tso Lai,Tsung-Sheng Huang. Владелец: Hon Hai Precision Industry Co Ltd. Дата публикации: 2010-02-25.

Circuit design apparatus and method

Номер патента: US20010021991A1. Автор: Hiroki Narita. Владелец: NEC Corp. Дата публикации: 2001-09-13.

Design method of cat 6a return loss standard device

Номер патента: CA3186174A1. Автор: Yao Yao,Tong Wu,Xin Zhou,Qingfei SHEN. Владелец: National Institute of Metrology. Дата публикации: 2024-04-28.

Antenna designing method and apparatus

Номер патента: US20130173234A1. Автор: Masaki Tosaka,Takashi Yamagajo,Tabito Tonooka. Владелец: Fujitsu Ltd. Дата публикации: 2013-07-04.

Drl-based control logic design method for continuous microfluidic biochips

Номер патента: US20230401367A1. Автор: Xing Huang,Guolong Chen,Wenzhong Guo,Genggeng LIU,Huayang CAI. Владелец: FUZHOU UNIVERSITY. Дата публикации: 2023-12-14.

Impedance matching circuit design method

Номер патента: US20040128629A1. Автор: Chia-Hung Su,Chun-Zen Chen,Bo-Fu Wu. Владелец: Individual. Дата публикации: 2004-07-01.

Impedance matching circuit design method

Номер патента: US7100127B2. Автор: Chia-Hung Su,Chun-Zen Chen,Bo-Fu Wu. Владелец: BenQ Corp. Дата публикации: 2006-08-29.

Logic circuit design method and logic circuit designing apparatus

Номер патента: US20240046018A1. Автор: Hiroshi Ishiyama. Владелец: Renesas Electronics Corp. Дата публикации: 2024-02-08.

Circuit design watermarking

Номер патента: US20230090521A1. Автор: Carl Radens,Hsueh-Chung Chen,Lawrence A. Clevenger,Daniel James Dechene. Владелец: International Business Machines Corp. Дата публикации: 2023-03-23.

Circuit design watermarking

Номер патента: US11977614B2. Автор: Carl Radens,Hsueh-Chung Chen,Lawrence A. Clevenger,Daniel James Dechene. Владелец: International Business Machines Corp. Дата публикации: 2024-05-07.

Learning method and automatic layout design method

Номер патента: US11436391B2. Автор: Yoshikazu Hirano. Владелец: Kyocera Corp. Дата публикации: 2022-09-06.

Learning method and automatic layout design method

Номер патента: US20220092228A1. Автор: Yoshikazu Hirano. Владелец: Kyocera Corp. Дата публикации: 2022-03-24.

Graphic design method and device based on artificial intelligence

Номер патента: LU505686B1. Автор: Tianlin Chen. Владелец: Univ Hebei. Дата публикации: 2024-06-04.

Integral reinforcement design method for external frame-brace based on random capability spectrum

Номер патента: US20240303385A1. Автор: Gang Wu,de-cheng Feng,Xu-Yang Cao. Владелец: SOUTHEAST UNIVERSITY. Дата публикации: 2024-09-12.

Design Method of Oil Seal Structure for Multi-Stage Double-Supported Pump

Номер патента: NL2030221A. Автор: Liu Zailiang. Владелец: Zhejiang Int Maritime College. Дата публикации: 2022-11-29.

Design Method of Oil Seal Structure for Multi-Stage Double-Supported Pump

Номер патента: NL2030221B1. Автор: Liu Zailiang. Владелец: Zhejiang Int Maritime College. Дата публикации: 2023-06-28.

Material Design System and Material Design Method

Номер патента: US20220382938A1. Автор: Hiroshi Ito,Shigenori Matsumoto. Владелец: HITACHI LTD. Дата публикации: 2022-12-01.

Path pair designing method, path pair designing device and program for causing computer to exectue same method

Номер патента: US20030043746A1. Автор: Saito Hiroyuki. Владелец: NEC Corp. Дата публикации: 2003-03-06.

Fold line design method, design device, and program

Номер патента: EP4152199A1. Автор: Kazuya Saito. Владелец: Kyushu University NUC. Дата публикации: 2023-03-22.

Architectural structure design methods, architectural structure design apparatuses, and articles of manufacture

Номер патента: US20070168166A1. Автор: Jack Simpson. Владелец: Chief Architect Inc. Дата публикации: 2007-07-19.

Design Method, Design Device, and Program for Regenerator

Номер патента: US20220222403A1. Автор: Shinya Hasegawa,Mariko Senga. Владелец: TOKAI UNIVERSITY EDUCATIONAL SYSTEM. Дата публикации: 2022-07-14.

Motor vehicle design method and apparatus

Номер патента: WO2022058097A1. Автор: Jing Zhang,Shi Deng. Владелец: ROBERT BOSCH GMBH. Дата публикации: 2022-03-24.

Capacitor array and layout design method thereof

Номер патента: US09336347B2. Автор: Tao Liu,Yan Wang,TING Li,Guang-Bing Chen,Gang-Yi Hu,Yu-Xin Wang. Владелец: CETC 24 Research Institute. Дата публикации: 2016-05-10.

Automatic layout design method, automatic layout design device, and automatic layout design system

Номер патента: US20240265160A1. Автор: Shinya Murai,Katsuyuki Ukegawa. Владелец: Fracta Leap KK. Дата публикации: 2024-08-08.

Aided design method for female underwear

Номер патента: US20230376644A1. Автор: Kuan-Chien Chou. Владелец: Soft Sense Life Tech Pte Ltd. Дата публикации: 2023-11-23.

Advanced foil design method and structure for multi speeds

Номер патента: US20110059663A1. Автор: Ching-Yeh Hsin,Jeng-Lih Hwang,Shang-Sheng Chin. Владелец: United Ship Design and Dev Center. Дата публикации: 2011-03-10.

Spectrally selective emitter and design method thereof

Номер патента: US20230334194A1. Автор: Qing Ye,Weifeng Zhao,Xi Wu,Qilin CAI,Yingshi ZHANG,Xueliang FAN,Yelin DENG. Владелец: SUZHOU UNIVERSITY. Дата публикации: 2023-10-19.

Design method for bionic wavy blade tip clearance of centrifugal pump

Номер патента: LU505710B1. Автор: Like Wang. Владелец: Univ Xian Technology. Дата публикации: 2024-06-06.

Design method for bionic wavy blade tip clearance of centrifugal pump

Номер патента: ZA202310549B. Автор: LIANG Yao,Jing Wang,Guojun Zhu,Jianjun Feng,Like Wang,Xingqi Luo. Владелец: Univ Xian Technology. Дата публикации: 2024-06-26.

Compact design method for inductive filtering transformer

Номер патента: US11816418B2. Автор: YONG Li,Fang Liu,Qianyi LIU,Runmin Zou,Shaoyang WANG. Владелец: CENTRAL SOUTH UNIVERSITY. Дата публикации: 2023-11-14.

Parallax barrier, designing method thereof and parallax barrier type 3D display device

Номер патента: US09703106B2. Автор: FAN LI,Xiaomei Huang. Владелец: Chengdu BOE Optoelectronics Technology Co Ltd. Дата публикации: 2017-07-11.

Cam Curve Design Method for Cap Screwing Machine Based on Multi-Objective Method

Номер патента: US20190188358A1. Автор: Jia WU,Zhenchao Liu,Xueming He,Haigang FAN,Hainan HUANG. Владелец: JIANGNAN UNIVERSITY. Дата публикации: 2019-06-20.

Analysis method, design method, manufacturing method, and program

Номер патента: MY178003A. Автор: Satoshi Kitaoka,Koji Hanya,Ryoichi Kanno. Владелец: Nippon Steel Corp. Дата публикации: 2020-09-29.

Tpms microstructural material with holes and optimization design method therefor

Номер патента: US20210294943A1. Автор: Zhan KANG,Yaguang Wang,Jingcheng GAO. Владелец: Dalian University of Technology. Дата публикации: 2021-09-23.

Fold line design method, design device, and non-transitory computer readable medium

Номер патента: US20230085804A1. Автор: Kazuya Saito. Владелец: Kyushu University NUC. Дата публикации: 2023-03-23.

Spectacle lens designing method and spectacle lens

Номер патента: CA2445706C. Автор: Tetsuma Yamakaji. Владелец: Hoya Corp. Дата публикации: 2007-09-25.

Bullet having a negative Poisson’s ratio effect and a design method thereof

Номер патента: AU2019356040A1. Автор: Xiangyu Zhang,Shilong WANG,Xin Ren,Chuanzhen HAN. Владелец: NANJING TECH UNIVERSITY. Дата публикации: 2020-07-09.

Screw tightening designing method and screw tightening designing apparatus

Номер патента: US20070078627A1. Автор: Tsutomu Shiga. Владелец: Denso Corp. Дата публикации: 2007-04-05.

Design method for allowable compressive stress of axially compressed cylinder

Номер патента: US20240070342A1. Автор: PENG Jiao,Yao Zhu,Zhiping CHEN,Hao Miao,Haiyang OU. Владелец: Zhejiang University ZJU. Дата публикации: 2024-02-29.

Structural Static Strength Design Method Based on Strength Field

Номер патента: US20210406428A1. Автор: Xi LU. Владелец: UNIVERSITY OF SHANGHAI FOR SCIENCE AND TECHNOLOGY. Дата публикации: 2021-12-30.

Reverse engineering based coil spring design method

Номер патента: EP2212581A2. Автор: Tadashi Sakai,Shinichi Nishizawa. Владелец: NHK International Corp. Дата публикации: 2010-08-04.

Reverse engineering based coil spring design method

Номер патента: WO2009054886A2. Автор: Tadashi Sakai,Shinichi Nishizawa. Владелец: NHK International Corporation. Дата публикации: 2009-04-30.

Optimum shape design method and design system

Номер патента: US7477955B2. Автор: Yoshihito Fukasawa,Takanori Sasaki,Toshiharu Yamamoto. Владелец: Asahi Kasei Life and Living Corp. Дата публикации: 2009-01-13.

Optimum Shape Design Method and Design System

Номер патента: US20070293967A1. Автор: Yoshihito Fukasawa,Takanori Sasaki,Toshiharu Yamamoto. Владелец: Individual. Дата публикации: 2007-12-20.

Intake duct designing method, computer readable medium, and intake duct designing apparatus

Номер патента: US20200094983A1. Автор: Takeshi Osuka,Tomoyuki Okita. Владелец: Subaru Corp. Дата публикации: 2020-03-26.

Computer implemented lightweight design method

Номер патента: EP4041550A1. Автор: Matteo Bruggi,Ingrid Paoletti. Владелец: Politecnico di Milano. Дата публикации: 2022-08-17.

Computer implemented lightweight design method

Номер патента: US20220327257A1. Автор: Matteo Bruggi,Ingrid Paoletti. Владелец: Politecnico di Milano. Дата публикации: 2022-10-13.

Design method for inerter with adaptively adjusted inertia ratio

Номер патента: US20220163094A1. Автор: Nan Duan,Ximing SUN,Yuhu WU,Chongquan ZHONG. Владелец: Dalian University of Technology. Дата публикации: 2022-05-26.

Automatic layout design method, automatic layout design device, and automatic layout design system

Номер патента: EP4350564A1. Автор: Shinya Murai,Katsuyuki Ukegawa. Владелец: Fracta Leap KK. Дата публикации: 2024-04-10.

Fir filter circuit design method using approximate computing

Номер патента: US20180226953A1. Автор: Seokhyeong Kang,Yesung KANG. Владелец: UNIST Academy Industry Research Corp. Дата публикации: 2018-08-09.

Circuit design method and associated circuit

Номер патента: US11914706B2. Автор: Tzung-Juei WU. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-02-27.

FIR filter circuit design method using approximate computing

Номер патента: US10374580B2. Автор: Seokhyeong Kang,Yesung KANG. Владелец: Unist(uslan National Institute Of Science And Technology). Дата публикации: 2019-08-06.

Method for ai-based circuit design and implementation system thereof

Номер патента: US20230316049A1. Автор: ZHEN Li. Владелец: Batelab Co Ltd. Дата публикации: 2023-10-05.

Marketing Strategy Processing Method of EDA Tools in the Integrated Circuit Design Industry and System Thereof

Номер патента: NL2032048A. Автор: Chang Chao. Владелец: Chang Chao. Дата публикации: 2023-11-07.

Marketing Strategy Processing Method of EDA Tools in the Integrated Circuit Design Industry and System Thereof

Номер патента: NL2032048B1. Автор: Chang Chao. Владелец: Chang Chao. Дата публикации: 2023-12-08.

Predicting local layout effects in circuit design patterns

Номер патента: US20200380088A1. Автор: ZHENG Xu,Dongbing Shao,Jing Sha,Yufei Wu. Владелец: International Business Machines Corp. Дата публикации: 2020-12-03.

Method for AI-based circuit design and implementation system thereof

Номер патента: US11836602B2. Автор: ZHEN Li. Владелец: Batelab Co Ltd. Дата публикации: 2023-12-05.

Circuit design layout in multiple synchronous representations

Номер патента: US20160171143A1. Автор: Edwin Smith,Henry Potts,Gerald Suiter. Владелец: Mentor Graphics Corp. Дата публикации: 2016-06-16.

Integrated circuit design utilizing array of functionally interchangeable dynamic logic cells

Номер патента: US20060259887A1. Автор: Christophe Tretz. Владелец: International Business Machines Corp. Дата публикации: 2006-11-16.

Version tracking and control for integrated circuit design

Номер патента: US11720728B1. Автор: Joseph Cascioli. Владелец: Architecture Technology Corp. Дата публикации: 2023-08-08.

Integrated circuit design

Номер патента: US20170076033A1. Автор: Robert John Harrison,Ramnath Bommu Sabbiah SWAMY. Владелец: ARM LTD. Дата публикации: 2017-03-16.

Integrated circuit design

Номер патента: US09984194B2. Автор: Robert John Harrison,Ramnath Bommu Sabbiah SWAMY. Владелец: ARM LTD. Дата публикации: 2018-05-29.

Systems and methods for integrated circuit design

Номер патента: US09436790B1. Автор: Jun Wang,Jun CHAO. Владелец: Marvell International Ltd. Дата публикации: 2016-09-06.

side channel leakage source identification in an electronic circuit design

Номер патента: NL2025907B1. Автор: Yao Yuan,Robert Schaumont Patrick,Kathuria Tarun,Ege Baris. Владелец: Riscure Beheer B V. Дата публикации: 2022-02-22.

Cable route design method

Номер патента: US20220318448A1. Автор: Tomohiro Kawano,Tatsuya Fujimoto,Kazunori Katayama,Tomomi Nagao,Kuniaki Terakawa. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 2022-10-06.

Combustion System Design Method Based on Target Heat Release Rate

Номер патента: US20230184190A1. Автор: Yan Peng,Li Huang,Wenzheng Zhang,Long Liu,Changfu HAN,Haicheng QI. Владелец: Harbin Engineering University. Дата публикации: 2023-06-15.

Design method of an intraoral device

Номер патента: US20240285426A1. Автор: Eduardo Anitua Aldecoa. Владелец: BTI Biotechnology Insttitute. Дата публикации: 2024-08-29.

Designing method and semiconductor device

Номер патента: US20230335513A1. Автор: Ryuichi Oikawa. Владелец: Renesas Electronics Corp. Дата публикации: 2023-10-19.

Maze Creating Method, Antenna Optimum Designing Method, Program, and Antenna

Номер патента: US20080055159A1. Автор: Tamami Maruyama,Keizo Cho,Fumio Kira. Владелец: NTT DOCOMO INC. Дата публикации: 2008-03-06.

Puncher design system and puncher design method

Номер патента: US20230161925A1. Автор: Pin-Jyun Chen,Tang-Jyun WONG. Владелец: METAL INDUSTRIES RESEARCH AND DEVELOPMENT CENTRE. Дата публикации: 2023-05-25.

Layout design method and integrated circuit device manufacturing method using the same

Номер патента: US20240290770A1. Автор: Hee JEONG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-08-29.

Filter design method and iir-type all-pass filter

Номер патента: US20240256630A1. Автор: Yukio Otaki. Владелец: Alps Alpine Co Ltd. Дата публикации: 2024-08-01.

Optical design method and diffractive optical element

Номер патента: US20240202745A1. Автор: Hideki Ina,Jun Maruyama,Yasunari Oguchi. Владелец: Kowa Co Ltd. Дата публикации: 2024-06-20.

Printed circuit board, design method thereof and mainboard of terminal product

Номер патента: US09519308B2. Автор: Konggang Wei,Xiaolan Shen,Qingsong Ye. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2016-12-13.

Design method of transformer

Номер патента: US20220164512A1. Автор: Liping Sun,Hongyang Wu,Jianjun Ni. Владелец: Delta Electronics Shanghai Co Ltd. Дата публикации: 2022-05-26.

Routing design method, routing design apparatus and recording medium storing routing design program

Номер патента: US8239793B2. Автор: Mikio Nakano. Владелец: Toshiba Corp. Дата публикации: 2012-08-07.

Design method, recording medium, and design support system

Номер патента: US20080222593A1. Автор: Shogo Fujimori. Владелец: Fujitsu Ltd. Дата публикации: 2008-09-11.

Semiconductor device designing method and apparatus, and memory medium that is stored with macro information

Номер патента: US6505329B1. Автор: Masao Matsuzawa. Владелец: NEC Corp. Дата публикации: 2003-01-07.

Wiring layout design method, program, and recording medium

Номер патента: US12118286B2. Автор: Yusuke KOUMURA. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2024-10-15.

Secondary battery and the design method thereof

Номер патента: US09923191B2. Автор: Myung Hoon Kim. Владелец: SK Innovation Co Ltd. Дата публикации: 2018-03-20.

Antenna design method and apparatus

Номер патента: US09600605B2. Автор: Takashi Yamagajo,Kai NOJIMA,Tabito Tonooka. Владелец: Fujitsu Ltd. Дата публикации: 2017-03-21.

Design method and system for direct-current loop impedance

Номер патента: EP4332821A1. Автор: Xiaobin Zhao,Huan LI,Chuang FU,Shukai XU,Qingming XIN. Владелец: China Southern Power Grid Co Ltd. Дата публикации: 2024-03-06.

Design method for wafer layout and lithography machine exposure system

Номер патента: EP3985715A1. Автор: Wei Xu. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2022-04-20.

Design method and system for direct-current loop impedance

Номер патента: EP4332821A8. Автор: Xiaobin Zhao,Huan LI,Chuang FU,Shukai XU,Qingming XIN. Владелец: China Southern Power Grid Co Ltd. Дата публикации: 2024-05-08.

Pixel design method, pixel design device, and electronic equipment

Номер патента: US11880641B2. Автор: Yang Liu. Владелец: Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd. Дата публикации: 2024-01-23.

Dynamic design method for personalized drill bit for complex difficult-to-drill formation

Номер патента: US20200263522A1. Автор: Qingyou Liu,Haiyan ZHU. Владелец: Chengdu Univeristy of Technology. Дата публикации: 2020-08-20.

Reservoir computer, reservoir designing method, and reservoir designing program

Номер патента: EP3792833A2. Автор: Shoichi Miyahara. Владелец: Fujitsu Ltd. Дата публикации: 2021-03-17.

Reservoir computer, reservoir designing method, and reservoir designing program

Номер патента: EP3792833A3. Автор: Shoichi Miyahara. Владелец: Fujitsu Ltd. Дата публикации: 2021-04-14.

Aided design method of print layers for 3D printing

Номер патента: US10528308B2. Автор: Peng-Yang Chen. Владелец: XYZ Printing Inc. Дата публикации: 2020-01-07.

Design method for forward error correction (fec) and related device

Номер патента: EP4287533A1. Автор: Xiaowei Li,Zhenxing Zhang,Zhigui Wei,Junhao JIN. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-12-06.

Aided design method of print layers for 3d printing

Номер патента: US20190243589A1. Автор: Peng-Yang Chen. Владелец: XYZ Printing Inc. Дата публикации: 2019-08-08.

Forward error correction code fec design method and related device

Номер патента: US20230403099A1. Автор: Xiaowei Li,Zhenxing Zhang,Zhigui Wei,Junhao JIN. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-12-14.

FPGA-based design method and device for equally dividing interval

Номер патента: US11923863B2. Автор: Xiankun Wang. Владелец: Suzhou Wave Intelligent Technology Co Ltd. Дата публикации: 2024-03-05.

Mimetic database-based network operating system design method

Номер патента: US11934383B2. Автор: Tao ZOU,Peilei Wang,Ruyun Zhang,Peilong HUANG. Владелец: Zhejiang Lab. Дата публикации: 2024-03-19.

Touch key design method based on touch screen

Номер патента: US11829547B1. Автор: Yanping Zhang,Ming Fai Christopher Wong. Владелец: Guangzhou Yuda Electronics Co Ltd. Дата публикации: 2023-11-28.

High-speed train derailment arresting system and structural design method therefor

Номер патента: US11946213B1. Автор: LIN JING,Kai Liu,Shaoxuan ZHANG,Kaiyun Wang. Владелец: Southwest Jiaotong University. Дата публикации: 2024-04-02.

Gear skiving cutter and designing method thereof

Номер патента: US20230390841A1. Автор: Yu-Ren Wu. Владелец: National Central University. Дата публикации: 2023-12-07.

Wiring layout design method, program, and recording medium

Номер патента: US20220147682A1. Автор: Yusuke KOUMURA. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2022-05-12.

Structural Fatigue Strength Design Method Based on Intensity Field

Номер патента: US20220042889A1. Автор: Xi LU. Владелец: UNIVERSITY OF SHANGHAI FOR SCIENCE AND TECHNOLOGY. Дата публикации: 2022-02-10.

Gear skiving cutter and designing method thereof

Номер патента: EP4289539A1. Автор: Yu-Ren Wu. Владелец: National Central University. Дата публикации: 2023-12-13.

Graphene semiconductor design method

Номер патента: US10836642B2. Автор: Mee Jeong KIM. Владелец: Individual. Дата публикации: 2020-11-17.

Design method for semiconductor package and semiconductor package design system

Номер патента: US20200320243A1. Автор: Sungwook Moon,Yoonjae HWANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2020-10-08.

System design method, system design apparatus, and system design program

Номер патента: US20150301908A1. Автор: Kumiko Tadano. Владелец: NEC Corp. Дата публикации: 2015-10-22.

Design method of transformer

Номер патента: EP4002663A1. Автор: Liping Sun,Hongyang Wu,Jianjun Ni. Владелец: Delta Electronics Shanghai Co Ltd. Дата публикации: 2022-05-25.

Graphene semiconductor design method

Номер патента: US20190367373A1. Автор: Mee Jeong KIM. Владелец: Individual. Дата публикации: 2019-12-05.

Water treatment process optimization and automatic design system, and design method using same

Номер патента: EP4064149A1. Автор: Dong Woo Kim,Seung Ho Lee,Min Seok Park. Владелец: BKT CO Ltd. Дата публикации: 2022-09-28.

Quantum circuit design device, quantum circuit design program, and quantum circuit design method

Номер патента: EP4390777A1. Автор: Masatoshi Ishii. Владелец: Fujitsu Ltd. Дата публикации: 2024-06-26.

Method for trading and trial running integrated circuit design code

Номер патента: US20120303473A1. Автор: Chia-Fen Huang,Yu-Ju Yeh,Chiao-Leng Wang. Владелец: Individual. Дата публикации: 2012-11-29.

Indication method, indication apparatus and design method for designing the same

Номер патента: EP3635744A1. Автор: Marc MEDDENS. Владелец: Brainscan Holding BV. Дата публикации: 2020-04-15.

Indication Method, Indication Apparatus and Design Method for Desiging the Same

Номер патента: US20200279648A1. Автор: Marc MEDDENS. Владелец: Brainscan Holding BV. Дата публикации: 2020-09-03.

Indication method, indication apparatus and design method for designing the same

Номер патента: WO2018199762A1. Автор: Marc MEDDENS. Владелец: Brainscan Holding B.V.. Дата публикации: 2018-11-01.

Clear alignment attachment design method and clear aligners

Номер патента: US20240156570A1. Автор: Kyoo Ok Choi,Ga Young JUNG. Владелец: Osstem Implant Co Ltd. Дата публикации: 2024-05-16.

Optical pulse design method for high-fidelity manipulation over ensemble qubits

Номер патента: US20230025745A1. Автор: Ying Yan,LIN Wan,Jiayi Wang,Tianfeng Chen,Ze MO. Владелец: SUZHOU UNIVERSITY. Дата публикации: 2023-01-26.

Metrics based design method and system

Номер патента: US09818068B2. Автор: Gandhi Sivakumar,Ram Viswanathan,Ahamed Jalaldeen,Kerard R. Hogg. Владелец: International Business Machines Corp. Дата публикации: 2017-11-14.

Design method and recording medium

Номер патента: US20240256826A1. Автор: Yusuke SAKEMI. Владелец: NEC Corp. Дата публикации: 2024-08-01.

Planning and design method for urban energy system and planning and design system

Номер патента: LU506737B1. Автор: Tsz Hing Ngai. Владелец: Tsz Hing Ngai. Дата публикации: 2024-09-30.

Antenna-coil design apparatus and design method

Номер патента: US7334736B2. Автор: Kouichi Uesaka. Владелец: HITACHI LTD. Дата публикации: 2008-02-26.

Design method of smart label for storage and transport of valuable

Номер патента: NL2027352B1. Автор: Zhang Yu,LIU Lei,Shen Dawei,MA Tiehua,Li Xin'e,Xu Fujing. Владелец: Univ North China. Дата публикации: 2022-07-28.

Orthodontic treatment system, and design method and preparation method therefor

Номер патента: EP4272690A1. Автор: Gang Wu,Xingxing Wang,Junfeng YAO. Владелец: Shanghai Smartee Denti Technology Co ltd. Дата публикации: 2023-11-08.

Drug design method and device using same

Номер патента: EP4307308A1. Автор: Dong Il Shin,Tae Hwan Park,Jae June DONG,Hyeon Geun Lee,Mohammad Hassan BAIG. Владелец: Bnj Biopharma Inc. Дата публикации: 2024-01-17.

Neural network designing method and digital-to-analog fitting method

Номер патента: US9015095B2. Автор: Toshio Ito. Владелец: Fujitsu Ltd. Дата публикации: 2015-04-21.

Neural network designing method and digital-to-analog fitting method

Номер патента: US20130268473A1. Автор: Toshio Ito. Владелец: Fujitsu Ltd. Дата публикации: 2013-10-10.

Intelligent design method for individually customized functional garment

Номер патента: LU102352B1. Автор: LEI Shen. Владелец: Univ Jiangnan. Дата публикации: 2021-08-09.

Clear alignment attachment design method and clear aligners

Номер патента: EP4342416A1. Автор: Kyoo Ok Choi,Ga Young JUNG. Владелец: Osstem Implant Co Ltd. Дата публикации: 2024-03-27.

A MEIM-based design method and system for support of a roadway

Номер патента: AU2020101351A4. Автор: Fahong Ke,Yan jun Qi,Jiansheng Tian. Владелец: Shanxi Linbei Coal Ind Exploitation LLC. Дата публикации: 2020-08-20.

3D CIRCUIT DESIGN METHOD

Номер патента: US20160140276A1. Автор: CLERMIDY FABIEN,BILLOINT Olivier,Thuries Sébastien,Sarhan Hossam. Владелец: Commissariat A L'Energie Atomique Et Aux Energies Alternatives. Дата публикации: 2016-05-19.

Apparatus having a spring plate connecting with 3D circuit terminals

Номер патента: US9696608B2. Автор: Fu Yuan Wu,Yi Ho Chen,Yu Sheng LI. Владелец: TDK Taiwan Corp. Дата публикации: 2017-07-04.

Method for insertion of test points into integrated logic circuit designs

Номер патента: US20020116690A1. Автор: David Lackey. Владелец: International Business Machines Corp. Дата публикации: 2002-08-22.

Test method and test device for identifying critical points of a circuit design in a post-silicon stage

Номер патента: US20240345157A1. Автор: Harry Hai Chen,Jeng-Yu Liao. Владелец: MediaTek Inc. Дата публикации: 2024-10-17.

Device of the ternary circuit design on current mirrors

Номер патента: RU2648565C1. Автор: Сергей Петрович Маслов. Владелец: Сергей Петрович Маслов. Дата публикации: 2018-03-26.

NANOWIRE-BASED µLED DISPLAY DESIGN METHOD

Номер патента: EP4044235A1. Автор: Tailiang Guo,Jianmin Yao,Yun Ye,Qun Yan,Zongzhao JIANG,Hongxing XIE. Владелец: Univ Fu Zhou. Дата публикации: 2022-08-17.

Marine controllable code air gun source and design method thereof

Номер патента: AU2022436041A1. Автор: JIN Zhang,LEI Xing,Yanxin YIN,Huaishan LIU,Mingxin ZHAO. Владелец: OCEAN UNIVERSITY OF CHINA. Дата публикации: 2023-11-09.

Leak test condition design method, leak test condition design device, leak testing method, and leak testing device

Номер патента: EP4269975A1. Автор: Mao Hirata,Akimitsu Tanabe. Владелец: Fukuda Co Ltd. Дата публикации: 2023-11-01.

Transparent braces design method for creating treatment plan, and apparatus therefor

Номер патента: US20230270526A1. Автор: Kyoo Ok Choi,Ga Young JUNG. Владелец: Osstem Implant Co Ltd. Дата публикации: 2023-08-31.

Surface design method

Номер патента: US20010033361A1. Автор: James Edwards. Владелец: Individual. Дата публикации: 2001-10-25.

Design method for actively controlling the crack propagation path in the gr-hbn interface

Номер патента: LU505733B1. Автор: Lei Fan. Владелец: Univ Zhejiang Sience & Technology. Дата публикации: 2024-06-10.

Laser-drilled three-dimensional spherical electrode detector, design method and use

Номер патента: NL2032256B1. Автор: LI Zheng,LI XIAODAN,Tan Zewen,Cai Xinyi,Li Xinqing,Sun Jiaxiong. Владелец: Univ Ludong. Дата публикации: 2024-01-08.

Optical design method for X-ray focusing system using rotating mirror, and X-ray focusing system

Номер патента: US09892811B2. Автор: Hidekazu Mimura,Hiroto Motoyama. Владелец: University of Tokyo NUC. Дата публикации: 2018-02-13.

Acoustic obstruction prevention equipment and design method thereof

Номер патента: US20220145618A1. Автор: Shimpei YATSUNAMI. Владелец: Nippon Environment Amenity Co Ltd. Дата публикации: 2022-05-12.

Acoustic obstruction prevention equipment and design method thereof

Номер патента: EP3951112A1. Автор: Shimpei YATSUNAMI. Владелец: Nippon Environment Amenity Co Ltd. Дата публикации: 2022-02-09.

Design method of sub resolution assist feature

Номер патента: US20190107773A1. Автор: Zhigang Chen,Junhan Liu. Владелец: Shanghai Huali Microelectronics Corp. Дата публикации: 2019-04-11.

Terahertz detector based on NxM DRA array and NxM NMOSFET array and antenna design method

Номер патента: LU101371B1. Автор: Shaohua Zhou,Jianguo Ma. Владелец: Univ Guangdong Technology. Дата публикации: 2020-01-07.

Design method for composite membrane and composite membrane

Номер патента: US20230152499A1. Автор: JIAN Li,Xin Liu,Junping YOU. Владелец: Shenzhen Skyworth RGB Electronics Co Ltd. Дата публикации: 2023-05-18.

Personal medical product design method based on audio port

Номер патента: US20160015325A1. Автор: Zhufa Lin. Владелец: Individual. Дата публикации: 2016-01-21.

Display substrate and design method therefor, and display apparatus

Номер патента: US20230178014A1. Автор: Zhidong Yuan,Yongqian Li,Can Yuan. Владелец: Hefei BOE Joint Technology Co Ltd. Дата публикации: 2023-06-08.

Semiconductor device and its design method

Номер патента: US20030061556A1. Автор: Hitoshi Watanabe. Владелец: Fujitsu Ltd. Дата публикации: 2003-03-27.

Pattern design method for lithography C/H process

Номер патента: US20030049946A1. Автор: Yuan-Hsun Wu. Владелец: Nanya Technology Corp. Дата публикации: 2003-03-13.

Image pickup lens and design method thereof

Номер патента: US20030117709A1. Автор: Masato Nakamura,Takayuki Arai,Isamu Kaneko. Владелец: Enplas Corp. Дата публикации: 2003-06-26.

Anti-fuse storage layout and circuit thereof, and anti-fuse memory and design method thereof

Номер патента: US20230207456A1. Автор: Rumin JI. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-06-29.

Design method for feedforward active noise control system using analog filter

Номер патента: US20220272450A1. Автор: Wei Hsu,Cheng-Yuan Chang,Sen-Maw KUO. Владелец: CHUNG YUAN CHRISTIAN UNIVERSITY. Дата публикации: 2022-08-25.

Photomask designing method, photomask manufacturing method, and photomask designing program

Номер патента: US8276103B2. Автор: Katsumi Iyanagi. Владелец: Toshiba Corp. Дата публикации: 2012-09-25.

Primer/probe design method, detection composition and kit for mirna detection

Номер патента: EP4253557A1. Автор: Jia Liu,Lizhong Dai,Rong Zhou,Jun Guo,Bozhi Ji,Pinyi WANG,Pinghui DING. Владелец: SANSURE BIOTECH Inc. Дата публикации: 2023-10-04.

Photomask designing method, photomask manufacturing method, and photomask designing program

Номер патента: US20110070531A1. Автор: Katsumi Iyanagi. Владелец: Toshiba Corp. Дата публикации: 2011-03-24.

Intraocular lens design method and intraocular lens

Номер патента: RU2605138C2. Автор: Харуо ИСИКАВА,Такайоси СУДЗУКИ. Владелец: Кова Компани, Лтд.. Дата публикации: 2016-12-20.

Design method and production method of flow control for sanitary applications

Номер патента: RU2504816C2. Автор: Кристоф ВЕЙС,Михель СЁХТИГ. Владелец: НЕОПЕРЛЬ ГМБХ. Дата публикации: 2014-01-20.

Ritual Sense Design Methods of Educational Game Software For Improving Learning Motivation

Номер патента: US20210174696A1. Автор: Yuefei Su. Владелец: Individual. Дата публикации: 2021-06-10.

Ritual Sense Design Methods of Educational Game Software For Improving Learning Motivation

Номер патента: US20210174692A1. Автор: Yuefei Su. Владелец: Individual. Дата публикации: 2021-06-10.

Design method of diffractive optical assembly, and diffractive optical assembly

Номер патента: EP4030220A1. Автор: Xiaodong Yin,Yiyan WANG. Владелец: Hangzhou Uphoton Optoelectronics Technology Co Ltd. Дата публикации: 2022-07-20.

Mask design method and storage medium thereof

Номер патента: US20230089403A1. Автор: Tetsuaki Matsunawa,Taiki KIMURA. Владелец: Kioxia Corp. Дата публикации: 2023-03-23.

Design method of an intraoral device

Номер патента: CA3221674A1. Автор: Eduardo Anitua Aldecoa. Владелец: BTI Biotechnology Insttitute. Дата публикации: 2022-12-15.

Semiconductor device, and design method, inspection method, and design program therefor

Номер патента: US20050055651A1. Автор: Shinobu Isobe. Владелец: UMC Japan Co Ltd. Дата публикации: 2005-03-10.

Progressive-power spectacle lens design method

Номер патента: US8833938B2. Автор: Tadashi Kaga,Osamu Wada. Владелец: Hoya Lens Manufacturing Philippines Inc. Дата публикации: 2014-09-16.

Designing method for FOPD-GESO controller

Номер патента: US11977360B2. Автор: Ying Luo,Pengchong CHEN. Владелец: HUAZHONG UNIVERSITY OF SCIENCE AND TECHNOLOGY. Дата публикации: 2024-05-07.

Designing method for fopd-geso controller

Номер патента: US20230400824A1. Автор: Ying Luo,Pengchong CHEN. Владелец: HUAZHONG UNIVERSITY OF SCIENCE AND TECHNOLOGY. Дата публикации: 2023-12-14.

Zoned freeform surface astigmatism-eliminating progressive addition lens and design method

Номер патента: EP4249993A1. Автор: Hao Chen,Risheng Xia,Jia Qu,Yiyu Li. Владелец: Gino Optical Shanghai Co Ltd. Дата публикации: 2023-09-27.

Flying spot forming apparatus and design method

Номер патента: MY179518A. Автор: Zheng Liu,Shaofeng Wang,Yanfeng Cao,Yanhua Wang. Владелец: Powerscan Co ltd. Дата публикации: 2020-11-09.

Magnetic marker system, and design method for magnetic marker system

Номер патента: EP4318160A1. Автор: Michiharu YAMAMOTO,Tomohiko NAGAO,Hitoshi AOYAMA. Владелец: Aichi Steel Corp. Дата публикации: 2024-02-07.

Multicore optical fiber and design method

Номер патента: US20240027678A1. Автор: Kazuhide Nakajima,Takashi Matsui. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 2024-01-25.

Lidar and lidar design method

Номер патента: US20240045031A1. Автор: Kaipeng ZHANG,Kunyi LI. Владелец: Suteng Innovation Technology Co Ltd. Дата публикации: 2024-02-08.

Compact zoom lens with three lens groups and design method thereof

Номер патента: US20100277810A1. Автор: San-Woei Shyu. Владелец: E Pin Optical Industry Co Ltd. Дата публикации: 2010-11-04.

Control apparatus design method, control apparatus, and axial torque control apparatus

Номер патента: US11422064B2. Автор: Takashi Yamaguchi,Kang-Zhi LIU. Владелец: Meidensha Corp. Дата публикации: 2022-08-23.

Design method of damping controller based on power system, controller and power system

Номер патента: LU505155B1. Автор: Miao Yu,Jianqun Sun. Владелец: Univ Beijing Civil Eng & Architecture. Дата публикации: 2024-03-22.

Display substrate and design method therefor, and display apparatus

Номер патента: US11984072B2. Автор: Zhidong Yuan,Yongqian Li,Can Yuan. Владелец: Hefei BOE Joint Technology Co Ltd. Дата публикации: 2024-05-14.

Mode conversion device and design method

Номер патента: EP4296732A1. Автор: Takayoshi Mori,Kazuhide Nakajima,Takashi Matsui,Yoko Yamashita. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 2023-12-27.

Mode conversion device and design method

Номер патента: US20240142696A1. Автор: Takayoshi Mori,Kazuhide Nakajima,Takashi Matsui,Yoko Yamashita. Владелец: Nippon Telegraph and Telephone Corp. Дата публикации: 2024-05-02.

Two-dimensional topology photonic crystal cavity, design method thereof and application in laser

Номер патента: EP4053607A1. Автор: Ling Lu,Lechen YANG,Xiaomei GAO. Владелец: Institute of Physics of CAS. Дата публикации: 2022-09-07.

Design method of sub resolution assist feature

Номер патента: US20200103749A1. Автор: Zhigang Chen,Junhan Liu. Владелец: Shanghai Huali Microelectronics Corp. Дата публикации: 2020-04-02.

Control apparatus design method, control apparatus, and axial torque control apparatus

Номер патента: US20210341355A1. Автор: Takashi Yamaguchi,Kang-Zhi LIU. Владелец: Meidensha Corp. Дата публикации: 2021-11-04.

Magnetic marker system and magnetic marker system designing method

Номер патента: US20240183118A1. Автор: Michiharu YAMAMOTO,Tomohiko NAGAO,Hitoshi AOYAMA. Владелец: Aichi Steel Corp. Дата публикации: 2024-06-06.

Illuminating lens design method and illuminating lens

Номер патента: US10760767B2. Автор: CHENG Jiang,Jun She,Jixue Nan. Владелец: Yejia Optical Technology Guangdong Corp. Дата публикации: 2020-09-01.

Circuit and circuit design method

Номер патента: US20090187874A1. Автор: Hua Wu,Shih-Hung Lin,Sheng-Ming Chang,Ching-Chih Li,Mao-Lin Wu,Che Yuan Jao. Владелец: MediaTek Inc. Дата публикации: 2009-07-23.

Sha-256 quantum circuit design apparatus and method

Номер патента: US20230163949A1. Автор: Jong Heon Lee. Владелец: Electronics and Telecommunications Research Institute ETRI. Дата публикации: 2023-05-25.

Buck converter system with an asymmetric threshold voltage gate drive circuit design

Номер патента: US20230299673A1. Автор: Weidong Zhu,Wenkai Wu,Jialun Du. Владелец: Individual. Дата публикации: 2023-09-21.

System for providing powerline communication over flexible mesh for circuit design used in biometric monitoring

Номер патента: AU2021214552A1. Автор: Phillip Bogdanovich. Владелец: Cipher Skin. Дата публикации: 2022-09-22.

Metamaterial substrate for circuit design

Номер патента: US09748663B2. Автор: Chih Wei Wong. Владелец: Transsip Inc. Дата публикации: 2017-08-29.

Quad state logic design methods, circuits, and systems

Номер патента: US20030034802A1. Автор: Lee Whetsel. Владелец: Individual. Дата публикации: 2003-02-20.

System for providing powerline communication over flexible mesh for circuit design used in biometric monitoring

Номер патента: EP4097819A1. Автор: Phillip Bogdanovich. Владелец: Cipher Skin. Дата публикации: 2022-12-07.

Homogeneous Dual-Rail Logic for DPA Attack Resistive Secure Circuit Design

Номер патента: US20120105099A1. Автор: Nikil Dutt,Kazuyuki Tanimura. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2012-05-03.

Homogeneous dual-rail logic for dpa attack resistive secure circuit design

Номер патента: US20130293259A1. Автор: Nikil Dutt,Kazuyuki Tanimura. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2013-11-07.

Homogeneous dual-rail logic for DPA attack resistive secure circuit design

Номер патента: US9240786B2. Автор: Nikil Dutt,Kazuyuki Tanimura. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2016-01-19.

Solar cell package structure with circuit design

Номер патента: US20130081689A1. Автор: Kuang-Feng Chung,Chj-Don Teng. Владелец: MKE Tech CO Ltd. Дата публикации: 2013-04-04.

Design method of a rig

Номер патента: EP3166542A1. Автор: Richard LILLIESTRÅLE,Nina Bake. Владелец: EPISURF IP MANAGEMENT AB. Дата публикации: 2017-05-17.

Waveform dynamic load design method for simulating high-speed railway operation characteristic conditions

Номер патента: LU502911B1. Автор: Shuren Wang. Владелец: Univ Henan Polytechnic. Дата публикации: 2023-04-28.

Configurable multiband antenna arrangement and design method thereof

Номер патента: US20180053999A1. Автор: Jean-Philippe Coupez. Владелец: IMT Atlantique Bretagne. Дата публикации: 2018-02-22.

Conformal cooling channel design method using topology optimization design

Номер патента: US20230311368A1. Автор: Sungwoo BAE,Hyojae JANG,Yejin Jeong,Heonjae CHOO,Yongsuk BARK,Seunghyun YU. Владелец: Sfs Co Ltd. Дата публикации: 2023-10-05.

Synchronization raster design method and apparatus

Номер патента: US20240179649A1. Автор: Liang Qiao,Jiayin Zhang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-05-30.

Synchronization raster design method and apparatus

Номер патента: CA3226581A1. Автор: Liang Qiao,Jiayin Zhang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-02-09.

Synchronization raster design method and apparatus

Номер патента: EP4358565A1. Автор: Liang Qiao,Jiayin Zhang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-04-24.

Metamaterial, metamaterial preparation method and metamaterial design method

Номер патента: US09653815B2. Автор: Ruopeng Liu,Jing Jin,Zhiya Zhao. Владелец: Kuang Chi Innovative Technology Ltd. Дата публикации: 2017-05-16.

Method of plant genome design, method of creating new cultivar and new cultivar

Номер патента: US20110113506A1. Автор: Shaoyang Lin. Владелец: Honda Motor Co Ltd. Дата публикации: 2011-05-12.

Method of plant genome design, method of creating new cultivar and new cultivar

Номер патента: US20130130245A1. Автор: Shaoyang Lin. Владелец: Honda Motor Co Ltd. Дата публикации: 2013-05-23.

Method of plant genome design, method of creating new cultivar and new cultivar

Номер патента: US10123498B2. Автор: Shaoyang Lin. Владелец: Honda Motor Co Ltd. Дата публикации: 2018-11-13.

Method of plant genome design, method of creating new cultivar and new cultivar

Номер патента: US8889948B2. Автор: Shaoyang Lin. Владелец: Honda Motor Co Ltd. Дата публикации: 2014-11-18.

Method of plant genome design, method of creating new cultivar and new cultivar

Номер патента: US20130133112A1. Автор: Shaoyang Lin. Владелец: Honda Motor Co Ltd. Дата публикации: 2013-05-23.

Vehicle-mounted woofer device and design method therefor

Номер патента: US20240031731A1. Автор: Guoqiang Chai,Xiafeng XUE. Владелец: Suzhou Sonavox Electronics Co Ltd. Дата публикации: 2024-01-25.

Simulation Design Method for Bay Layer Devices of Smart Substation

Номер патента: US20220158939A1. Автор: Yiyin Wang,Ruiwen HE,Yiyu Lin,Jialiang LU. Владелец: GUANGDONG UNIVERSITY OF TECHNOLOGY. Дата публикации: 2022-05-19.

Design method for lightweight wired mesh networking

Номер патента: US20240073096A1. Автор: Wei Lv,Xingming Zhang,Peilei Wang,Wenjiao YANG. Владелец: Zhejiang Lab. Дата публикации: 2024-02-29.

Transparent heater and design method therefor

Номер патента: EP4207941A1. Автор: Sora HIDA. Владелец: Asahi Chemical Industry Co Ltd. Дата публикации: 2023-07-05.

Transparent heater and designing method for the same

Номер патента: US20230232539A1. Автор: Sora HIDA. Владелец: Asahi Kasei Corp. Дата публикации: 2023-07-20.

Lamp design method for automobile

Номер патента: US20150377436A1. Автор: Hyuk Min Lee. Владелец: Hyundai Mobis Co Ltd. Дата публикации: 2015-12-31.

Short Training Sequence Design Method and Apparatus

Номер патента: US20240243956A1. Автор: Ming GAN,Dandan LIANG,Xin ZUO. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-07-18.

Design method of leakage prevention structure for axial compressor

Номер патента: LU503361B1. Автор: FENG Lin,Jingyuan Ma. Владелец: Univ Jimei. Дата публикации: 2023-07-17.

Design method and apparatus for quasi-cyclic low-density parity-check

Номер патента: EP4422100A2. Автор: JIN Xu,Jun Xu,Liguang LI. Владелец: ZTE Corp. Дата публикации: 2024-08-28.

Design method and apparatus for quasi-cyclic low-density parity-check

Номер патента: EP4422100A3. Автор: JIN Xu,Jun Xu,Liguang LI. Владелец: ZTE Corp. Дата публикации: 2024-11-13.

Earthquake resisting design method on the basis of PC binding articulation construction method

Номер патента: US09534411B2. Автор: Ryohei Kurosawa. Владелец: Kurosawa Construction Co Ltd. Дата публикации: 2017-01-03.

Small-area symbol timing-offset synchronizer and design method for same

Номер патента: SG193952A1. Автор: Young Beom Jang,Jun Hyung Ha. Владелец: Univ Sangmyung Council Ind Academic Cooperation. Дата публикации: 2013-11-29.

Design method for elevator, and elevator

Номер патента: US20240076166A1. Автор: Masaya Sera,Rikio Kondo. Владелец: Mitsubishi Electric Corp. Дата публикации: 2024-03-07.

Network design method and network design device

Номер патента: US20100153084A1. Автор: Yasuko Nozu,Motoyoshi Sekiya. Владелец: Fujitsu Ltd. Дата публикации: 2010-06-17.

Main synchronization sequence design method for global covering multi-beam satellite LTE

Номер патента: US9609607B2. Автор: Haiming Wang,Xiaohu You,Zhuming Deng,Xiqi Gao. Владелец: SOUTHEAST UNIVERSITY. Дата публикации: 2017-03-28.

Parallel Multi-Converter and Capacity Design Method Therefor

Номер патента: US20240097579A1. Автор: Ying Pang,Man-Chung Wong. Владелец: UNIVERSITY OF MACAU. Дата публикации: 2024-03-21.

On-chip network design method for distributed parallel operation algorithm

Номер патента: US20230269200A1. Автор: Letian Huang,Ziyang DENG. Владелец: Yangtze Delta Reg Inst Huzhou Univ Of Elect. Дата публикации: 2023-08-24.

Wavelength dispersion compensation design method and a system thereof

Номер патента: US20060193638A1. Автор: Yuichi Akiyama,Takafumi Terahara,Hisao Nakashima,Takeshi Hoshida. Владелец: Fujitsu Ltd. Дата публикации: 2006-08-31.

[button structure and design method for latching prevention]

Номер патента: US20040178931A1. Автор: Jen-Shou Tseng. Владелец: Individual. Дата публикации: 2004-09-16.

Radiation hardening, detection & protection design methods and circuit examples thereof

Номер патента: US20070075390A1. Автор: Lance Sundstrom. Владелец: Honeywell International Inc. Дата публикации: 2007-04-05.

Network design method

Номер патента: US20100226285A1. Автор: Mohamed El-Sayed,Gordon Thomas Wilfong,Steven Fortune,Zhengxue John ZHAO. Владелец: Alcatel Lucent USA Inc. Дата публикации: 2010-09-09.

Hybrid Excitation Field Modulated Motor and Design Method of Multi-Working Harmonics Thereof

Номер патента: GB2594574A. Автор: Xu Liang,Jiang Tingting,JI Jinghu,ZHAO Wenxiang. Владелец: Jiangsu University. Дата публикации: 2021-11-03.

Composition design method of neodymium-iron-antimony ternary thermoelectric alloy material

Номер патента: LU503421B1. Автор: Wei Wang,Nan Wang,Haifeng Zhang,Yanping Jia. Владелец: Wei Wang. Дата публикации: 2023-08-01.

Power amplification circuit based on envelope tracking technology and design method

Номер патента: EP4451557A1. Автор: QIN Xia,Jinlong RUAN. Владелец: Shaanxi Reactor Microelectronics Co ltd. Дата публикации: 2024-10-23.

Maximum power output circuit for an EHC and design method thereof

Номер патента: US09899876B2. Автор: Yadong Liu,Gehao SHENG,Xiuchen Jiang,Chenlin Hu,Xiaolei XIE. Владелец: Shanghai Jiaotong University. Дата публикации: 2018-02-20.

Main synchronization sequence design method for global covering multi-beam satellite LTE

Номер патента: US09609607B2. Автор: Haiming Wang,Xiaohu You,Zhuming Deng,Xiqi Gao. Владелец: SOUTHEAST UNIVERSITY. Дата публикации: 2017-03-28.

Design method for antenna and antenna using the same

Номер патента: US20050113952A1. Автор: Yuki Satoh,Yukinori Sasaki,Hidehito Shimizu. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 2005-05-26.

Line card and design method therefor, communication control method and device, and storage medium

Номер патента: US11310573B2. Автор: Yanning SANG,Quanyi QIANG. Владелец: ZTE Corp. Дата публикации: 2022-04-19.

Line card and design method therefor, communication control method and device, and storage medium

Номер патента: US20210281933A1. Автор: Yanning SANG,Quanyi QIANG. Владелец: ZTE Corp. Дата публикации: 2021-09-09.

Short training sequence design method and apparatus

Номер патента: US11902065B2. Автор: Ming GAN,Dandan LIANG,Xin ZUO. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-02-13.

Wiring design method, wiring structure, and flip chip

Номер патента: US11887923B2. Автор: Ji Zhou,Xinpeng Feng,Gang Qin,Aofeng Qian. Владелец: NextVPU Shanghai Co Ltd. Дата публикации: 2024-01-30.

Short training sequence design method and apparatus

Номер патента: EP4236222A1. Автор: Ming GAN,Dandan LIANG,Xin ZUO. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-08-30.

Short Training Sequence Design Method and Apparatus

Номер патента: US20210168005A1. Автор: Ming GAN,Dandan LIANG,Xin ZUO. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2021-06-03.

Design method for synthetic genes

Номер патента: US20190100770A1. Автор: Satoshi Inouye. Владелец: JNC Corp. Дата публикации: 2019-04-04.

Short Training Sequence Design Method and Apparatus

Номер патента: US20220131728A1. Автор: Ming GAN,Dandan LIANG,Xin ZUO. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2022-04-28.

Short Training Sequence Design Method and Apparatus

Номер патента: US20230283506A1. Автор: Ming GAN,Dandan LIANG,Xin ZUO. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2023-09-07.

Tooth profile designing method for strain wave gear device

Номер патента: EP4350170A1. Автор: Yuya MURAYAMA. Владелец: HARMONIC DRIVE SYSTEMS INC. Дата публикации: 2024-04-10.

Lamp design method for automobile

Номер патента: US9476563B2. Автор: Hyuk Min Lee. Владелец: Hyundai Mobis Co Ltd. Дата публикации: 2016-10-25.

Semiconductor device, pattern design method of a semiconductor device and program for a pattern design method

Номер патента: US20060094190A1. Автор: Satoshi Matsuda. Владелец: Toshiba Corp. Дата публикации: 2006-05-04.

Hierarchical honeycomb structure and design method thereof

Номер патента: LU505079B1. Автор: Yong Tao. Владелец: Univ Central South. Дата публикации: 2024-03-12.

Wiring design method, wiring structure, and flip chip

Номер патента: EP3951868A1. Автор: Ji Zhou,Xinpeng Feng,Gang Qin,Aofeng Qian. Владелец: NextVPU Shanghai Co Ltd. Дата публикации: 2022-02-09.

Design method for connection sheet, connection sheet, and energy storage device

Номер патента: US20240162583A1. Автор: Hanchuan HUANG. Владелец: Xiamen Hithium Energy Storage Technology Co Ltd. Дата публикации: 2024-05-16.

Method of plant genome design, method of creating new cultivar and new cultivar

Номер патента: US9974254B2. Автор: Shaoyang Lin. Владелец: Honda Motor Co Ltd. Дата публикации: 2018-05-22.

Multi layered air core reactor design method

Номер патента: WO2016003376A1. Автор: Uğur ARIFOĞLU. Владелец: Arifoğlu Uğur. Дата публикации: 2016-01-07.

Optical anti-counterfeiting element, design method therefor, and anti-counterfeiting product

Номер патента: EP4331857A1. Автор: Jun Zhu,Kai Sun. Владелец: Zhongchao Special Security Technology Co Ltd. Дата публикации: 2024-03-06.

Coplanar waveguide transmission line and design method thereof

Номер патента: US11848474B2. Автор: Jiashuai GUO,Shulun Li. Владелец: Lansus Technologies Inc. Дата публикации: 2023-12-19.

Vehicle control system and design method for vehicle control system

Номер патента: US11772668B2. Автор: Tetsuhiro Yamashita,Yoshimasa Kurokawa. Владелец: Mazda Motor Corp. Дата публикации: 2023-10-03.

Special Prenatal Nutritional Supplement and Design Method Thereof

Номер патента: US20130164378A1. Автор: Zhong Ma. Владелец: Individual. Дата публикации: 2013-06-27.

Tooth profile designing method for strain wave gearing

Номер патента: US20240159305A1. Автор: Yuya MURAYAMA. Владелец: HARMONIC DRIVE SYSTEMS INC. Дата публикации: 2024-05-16.

Sock liner designing apparatus, sock liner designing method and program

Номер патента: EP4327689A1. Автор: Toshiaki Okamoto,Genki HATANO,Shingo Takashima,Hiroyuki Kusumi,Ryota Sakiyama. Владелец: Asics Corp. Дата публикации: 2024-02-28.

Network design apparatus, network design method, and storage medium

Номер патента: US20190288775A1. Автор: Taizo Maeda. Владелец: Fujitsu Ltd. Дата публикации: 2019-09-19.

Coplanar waveguide transmission line and design method thereof

Номер патента: EP4228086A1. Автор: Jiashuai GUO,Shulun Li. Владелец: Lansus Technologies Inc. Дата публикации: 2023-08-16.

Coplanar waveguide transmission line and design method thereof

Номер патента: US20230361444A1. Автор: Jiashuai GUO,Shulun Li. Владелец: Lansus Technologies Inc. Дата публикации: 2023-11-09.

Constant-current output control circuit and its design method

Номер патента: US20210296992A1. Автор: Jie Zhang,Min Zhu,Fulong Wang. Владелец: Lii Semiconductor Co Ltd. Дата публикации: 2021-09-23.

Metasurface unit and design method therefor

Номер патента: EP4336655A1. Автор: Lei Fan,Hua Cai. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-03-13.

In-situ replaceable led car headlight and design method thereof

Номер патента: EP4368877A1. Автор: Hui Gao,Linghui Chen,Lihua Hu,Chengjie ZHU. Владелец: JIAXING GUANGTAI LIGHTING CO Ltd. Дата публикации: 2024-05-15.

Transmission route design method, transmission route design system and transmission route design apparatus

Номер патента: US20160164781A1. Автор: Satoshi Imai,Yuzo KUSAKABE. Владелец: Fujitsu Ltd. Дата публикации: 2016-06-09.

Design method for quasi-coarse wavelength division multiplexing optical network

Номер патента: US20170331580A1. Автор: Yongcheng Li,Mingyi GAO,Gangxiang Shen. Владелец: SUZHOU UNIVERSITY. Дата публикации: 2017-11-16.

Wiring designing method

Номер патента: EP1291792A3. Автор: Tetsuya c/o Fujitsu Limited Anazawa. Владелец: Fujitsu Ltd. Дата публикации: 2006-01-25.

Jig plate designing method

Номер патента: EP4187762A1. Автор: Makoto Kitahara. Владелец: Toyota Boshoku Corp. Дата публикации: 2023-05-31.

Cs-based omnidirectional beamforming design method in uniform rectangular arrays

Номер патента: US20200136697A1. Автор: XIN Wang,Yi Jiang,Dongliang SU. Владелец: FUDAN UNIVERSITY. Дата публикации: 2020-04-30.

In-situ replaceable LED car headlight and design method thereof

Номер патента: US11953169B1. Автор: Hui Gao,Linghui Chen,Lihua Hu,Chengjie ZHU. Владелец: JIAXING GUANGTAI LIGHTING CO Ltd. Дата публикации: 2024-04-09.

Maximum power output circuit for an ehc and design method thereof

Номер патента: US20160268812A1. Автор: Yadong Liu,Gehao SHENG,Xiuchen Jiang,Chenlin Hu,Xiaolei XIE. Владелец: Shanghai Jiaotong University. Дата публикации: 2016-09-15.

Ternary circuit design unit and decoder-switches based thereon

Номер патента: RU2461122C1. Автор: Сергей Петрович Маслов. Владелец: Сергей Петрович Маслов. Дата публикации: 2012-09-10.

DESIGNING METHOD FOR DIMPLE PATTERN OF GOLF BALL

Номер патента: US20120004053A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

Circuit design and vehicle traction transformer electric locomotives

Номер патента: SK6037Y1. Автор: Jozef Buday,Jozef Kuchta. Владелец: Evpu As. Дата публикации: 2012-03-02.

Multi-objective optimization design method based on effective area

Номер патента: AU2021221501B2. Автор: XUE Ji,Lili Guo,Jianrong Wu,Shibing ZHANG,ZhiHua Bao. Владелец: Nantong University. Дата публикации: 2022-07-14.

Multi-objective optimization design method based on effective area

Номер патента: AU2021221501A1. Автор: XUE Ji,Lili Guo,Jianrong Wu,Shibing ZHANG,ZhiHua Bao. Владелец: Nantong University. Дата публикации: 2021-09-23.

Design method for upper cover for concentrates preparation device

Номер патента: AU2015100484A4. Автор: Zhu Gong. Владелец: Individual. Дата публикации: 2015-05-21.

Manufacturing method of 3D circuit board and 3D circuit board

Номер патента: JP4528052B2. Автор: 俊之 鈴木,俊樹 新野,順治 池田. Владелец: Panasonic Corp. Дата публикации: 2010-08-18.

3D circuit board manufacturing method and 3D circuit board

Номер патента: JP4426686B2. Автор: 哲男 湯本. Владелец: Sankyo Kasei Co Ltd. Дата публикации: 2010-03-03.