• Главная
  • Corner process for analog circuit design optimization

Corner process for analog circuit design optimization

Вам могут быть интересны следующие патенты

Рисунок 1. Взаимосвязь патентов (ближайшие 20).

Yield process for analog circuit design optimization

Номер патента: US20160232266A1. Автор: Christopher M. Yates,Sowmyan Rajagopalan. Владелец: Thalia Design Automation Ltd. Дата публикации: 2016-08-11.

Circuit optimization method and apparatus for analog circuit migration

Номер патента: US20130125080A1. Автор: Lan Chen,Yuping Wu. Владелец: Institute of Microelectronics of CAS. Дата публикации: 2013-05-16.

Variant model-based compilation for analog simulation

Номер патента: US12001771B2. Автор: Peter Foelsche. Владелец: Siemens Industry Software Inc. Дата публикации: 2024-06-04.

Method for analog circuit placement

Номер патента: US09830416B2. Автор: Yao-Wen Chang,Hung-Chih Ou,Yu-Tsang Hsieh,I-Peng Wu. Владелец: AnaGlobe Tech Inc. Дата публикации: 2017-11-28.

Method and apparatus for analog compensation of driver output signal slew rate against device impedance variation

Номер патента: US7363595B2. Автор: Alex Levin,Kim Soi Er. Владелец: Intel Corp. Дата публикации: 2008-04-22.

Method and apparatus for analog compensation of driver output signal slew rate against device impedance variation

Номер патента: US20030146775A1. Автор: Alex Levin,Kim Er. Владелец: Individual. Дата публикации: 2003-08-07.

Method and apparatus for analog compensation of driver output signal slew rate against device impedance variation

Номер патента: US20040183574A1. Автор: Alex Levin,Kim Er. Владелец: Individual. Дата публикации: 2004-09-23.

Analogue circuit design

Номер патента: EP4118555A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-01-18.

Analogue circuit design

Номер патента: US20230111448A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-04-13.

Analogue circuit design

Номер патента: US20240061985A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2024-02-22.

Analogue circuit design

Номер патента: EP4118556A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-01-18.

Analogue circuit design

Номер патента: GB2602291A. Автор: HULSE MICHAEL. Владелец: Agile Analog Ltd. Дата публикации: 2022-06-29.

Analogue circuit design

Номер патента: US20230116699A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-04-13.

Analogue circuit design

Номер патента: EP4118554A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-01-18.

Analogue circuit design

Номер патента: US20230111082A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-04-13.

Variation aware adjustments to superconducting electronic circuit designs

Номер патента: US20240289524A1. Автор: Aaron John Barker. Владелец: Synopsys Inc. Дата публикации: 2024-08-29.

Analogue circuit design

Номер патента: EP4268113A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2023-11-01.

Analogue circuit design

Номер патента: WO2022136822A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2022-06-30.

Statistical timing characterization of superconducting electronic circuit designs

Номер патента: US20240281582A1. Автор: Aaron John Barker. Владелец: Synopsys Inc. Дата публикации: 2024-08-22.

System and method of verification of analog circuits

Номер патента: WO2010129898A1. Автор: Jesse Eugene Chen. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2010-11-11.

Computer-supported, automated method for the verification of analog circuits

Номер патента: US7363602B2. Автор: Uwe Feldmann,Ralf Klausen,Georg Denk,Lars Hedrich. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2008-04-22.

Computer-supported, automated method for the verification of analog circuits

Номер патента: US20050216874A1. Автор: Uwe Feldmann,Ralf Klausen,Georg Denk,Lars Hedrich. Владелец: INFINEON TECHNOLOGIES AG. Дата публикации: 2005-09-29.

System and method for modeling electronic circuit designs

Номер патента: US09864827B1. Автор: Jian Liu,Jian Chen,An-Yu Kuo,Tiejun Yu,Jilin Tan. Владелец: Cadence Design Systems Inc. Дата публикации: 2018-01-09.

Circuit design validation tool for radiation-hardened design

Номер патента: US20220245314A1. Автор: Lawrence James Gewax,Timothy Paul Duryea. Владелец: Texas Instruments Inc. Дата публикации: 2022-08-04.

Thermal analysis based circuit design

Номер патента: US20140053124A1. Автор: Kenneth S. McElvain,Khalid Rahmat. Владелец: Synopsys Inc. Дата публикации: 2014-02-20.

Analogue circuit design

Номер патента: GB2620947A. Автор: HULSE MICHAEL. Владелец: Agile Analog Ltd. Дата публикации: 2024-01-31.

Analogue circuit design

Номер патента: WO2024023496A1. Автор: Michael Hulse. Владелец: Agile Analog Ltd. Дата публикации: 2024-02-01.

Identification of high impedance nodes in a circuit design

Номер патента: US09703917B2. Автор: Pole Shang Lin,Kuei Shan Wen. Владелец: Mentor Graphics Corp. Дата публикации: 2017-07-11.

Method and apparatus for analog simulation of circuit model, computer device, and storage medium

Номер патента: US20230252213A1. Автор: Yu Li,Beiyou ZHAO. Владелец: Changxin Memory Technologies Inc. Дата публикации: 2023-08-10.

Model-based simulation result predictor for circuit design

Номер патента: US11842130B1. Автор: Roland Ruehl,Saleha Khatun,David VARGHESE. Владелец: Cadence Design Systems Inc. Дата публикации: 2023-12-12.

Detecting instability in combinational loops in electronic circuit designs

Номер патента: US20230351085A1. Автор: Mikhail Bershteyn,Srivatsan Raghavan,Vinod CHANDRASEKARAN. Владелец: Synopsys Inc. Дата публикации: 2023-11-02.

Variation-aware analog circuit sizing with classifier chains

Номер патента: US20230297750A1. Автор: Ioannis Savidis,Zhengfeng Wu. Владелец: DREXEL UNIVERSITY. Дата публикации: 2023-09-21.

Identification Of High Impedance Nodes In A Circuit Design

Номер патента: US20160210394A1. Автор: Pole Shang Lin,Kuei Shan Wen. Владелец: Mentor Graphics Corp. Дата публикации: 2016-07-21.

Thermal analysis based circuit design

Номер патента: US8572535B2. Автор: Kenneth S. McElvain,Khalid Rahmat. Владелец: Synopsys Inc. Дата публикации: 2013-10-29.

Circuit design support apparatus and circuit design support method

Номер патента: US20190294752A1. Автор: Sachio Hayashi. Владелец: Toshiba Electronic Devices and Storage Corp. Дата публикации: 2019-09-26.

Circuit design support apparatus and circuit design support method

Номер патента: US10482213B2. Автор: Sachio Hayashi. Владелец: Toshiba Electronic Devices and Storage Corp. Дата публикации: 2019-11-19.

Circuit design method and related device

Номер патента: EP4325391A1. Автор: Ding Li,Zhichao LI,Xianglong Meng,Yisheng HU,Chongjun Ding,Shangxia Fang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-02-21.

Side channel leakage source identification in an electronic circuit design

Номер патента: US20230237229A1. Автор: Yao Yuan,Baris EGE,Tarun KATHURIA,Robert Patrick SCHAUMONT. Владелец: Riscure Beheer BV. Дата публикации: 2023-07-27.

Side channel leakage source identification in an electronic circuit design

Номер патента: WO2021255019A1. Автор: Yao Yuan,Baris EGE,Patrick Robert SCHAUMONT,Tarun KATHURIA. Владелец: Riscure Beheer B.V.. Дата публикации: 2021-12-23.

An interconnect-aware methodology for integrated circuit design

Номер патента: WO2003075189A2. Автор: Amir Alon,David Goren,Michael Zelikson,Rachel Gordin,Betty Livshitz,Anatoly Sherman. Владелец: Ibm (Schweiz). Дата публикации: 2003-09-12.

Worst case performance modeling of analog circuits

Номер патента: EP1103906A3. Автор: Manidip Sengupta. Владелец: Texas Instruments Inc. Дата публикации: 2002-07-03.

Automatic test pattern generation to increase coverage in detecting defects in analog circuits

Номер патента: US20240193336A1. Автор: Peilin Jiang,Mayukh Bhattacharya. Владелец: Synopsys Inc. Дата публикации: 2024-06-13.

Method and apparatus for determining electro-migration in integrated circuit designs

Номер патента: US7752582B2. Автор: Palkesh Jain,Ajoy Mandal. Владелец: Texas Instruments Inc. Дата публикации: 2010-07-06.

Re-design of analog circuits

Номер патента: US20200050723A1. Автор: Alexander Feldman,Johan De Kleer,Ion MATEI. Владелец: Palo Alto Research Center Inc. Дата публикации: 2020-02-13.

Integrated circuit design simulation matrix interpolation

Номер патента: US20130085726A1. Автор: Peter A. Habitz,Amol A. Joshi. Владелец: International Business Machines Corp. Дата публикации: 2013-04-04.

Circuit design method and related device

Номер патента: US20240135075A1. Автор: Ding Li,Zhichao LI,Xianglong Meng,Yisheng HU,Chongjun Ding,Shangxia Fang. Владелец: Huawei Technologies Co Ltd. Дата публикации: 2024-04-25.

DC path checking in a hierarchical circuit design

Номер патента: US7412681B1. Автор: Xiaodong Zhang,Bruce W. McGaughy,Jun Kong. Владелец: Cadence Design Systems Inc. Дата публикации: 2008-08-12.

Designing analog circuits

Номер патента: US20130263072A1. Автор: Toshiyuki Shibuya,Subodh M. Reddy. Владелец: Fujitsu Ltd. Дата публикации: 2013-10-03.

System and method for optimizing analog circuit designs

Номер патента: US20100050136A1. Автор: Shou-Kuo Hsu,Ying-Tso Lai,Tsung-Sheng Huang. Владелец: Hon Hai Precision Industry Co Ltd. Дата публикации: 2010-02-25.

Method for analog placement and global routing considering wiring symmetry

Номер патента: US20110276936A1. Автор: Yu-Ming Yang,Iris Hui-Ru JIANG. Владелец: National Chiao Tung University NCTU. Дата публикации: 2011-11-10.

Method for analog placement and global routing considering wiring symmetry

Номер патента: US8307323B2. Автор: Yu-Ming Yang,Iris Hui-Ru JIANG. Владелец: National Chiao Tung University NCTU. Дата публикации: 2012-11-06.

Apparatus and method of optimizing an integrtted circuit design

Номер патента: US20230281366A1. Автор: FU Chin-Ming,Chih-Hsien Chang,Tsung-Che Lu. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-09-07.

Method and system for predicting remaining useful life of analog circuit

Номер патента: US20220222409A1. Автор: Lei Wang,Yigang HE,Liulu HE,Bolun DU,Zhikai Xing. Владелец: Wuhan University WHU. Дата публикации: 2022-07-14.

Activity coverage assessment of circuit designs under test stimuli

Номер патента: US11455447B2. Автор: Stephen Kenneth Sunter. Владелец: Siemens Industry Software Inc. Дата публикации: 2022-09-27.

Activity coverage assessment of circuit designs under test stimuli

Номер патента: WO2018026696A1. Автор: Stephen Kenneth Sunter. Владелец: MENTOR GRAPHICS CORPORATION. Дата публикации: 2018-02-08.

AUTOMATED GEOMETRY OPTIMIZATION FOR ANALOG, MIXED-SIGNAL CIRCUIT DESIGN

Номер патента: US20210390233A1. Автор: Koduri Sreenivasan K.,Khandelwal Ashish,Gupta Nikhil,FISCHER Timothy W.. Владелец: . Дата публикации: 2021-12-16.

Automatic test pattern generation for analog and mixed-signal circuits

Номер патента: WO2023239413A1. Автор: Stephen Kenneth Sunter. Владелец: Siemens Industry Software Inc.. Дата публикации: 2023-12-14.

Test point insertion in analog circuit design testing

Номер патента: US20240232485A1. Автор: Peilin Jiang,Mayukh Bhattacharya. Владелец: Synopsys Inc. Дата публикации: 2024-07-11.

Design optimization of quantum circuits

Номер патента: WO2020043429A1. Автор: Marco Pistoia,Andrew Cross,Jay GAMBETTA,Ali Javadiabhari,Luciano BELLO. Владелец: Ibm United Kingdom Limited. Дата публикации: 2020-03-05.

Design optimization of quantum circuits

Номер патента: US20200074035A1. Автор: Marco Pistoia,Jay M. Gambetta,Ali Javadiabhari,Andrew W. Cross,Luciano BELLO. Владелец: International Business Machines Corp. Дата публикации: 2020-03-05.

Integrated Circuit Design Using Dynamic Voltage Scaling

Номер патента: US20160125123A1. Автор: Michael Scott,Raed Moughabghab,Branislav Petrovic. Владелец: Entropic Communications LLC. Дата публикации: 2016-05-05.

Integrated circuit design using dynamic voltage scaling

Номер патента: US9501610B2. Автор: Michael Scott,Raed Moughabghab,Branislav Petrovic. Владелец: Entropic Communications LLC. Дата публикации: 2016-11-22.

Integrated circuit design using dynamic voltage scaling

Номер патента: US09501610B2. Автор: Michael Scott,Raed Moughabghab,Branislav Petrovic. Владелец: Entropic Communications LLC. Дата публикации: 2016-11-22.

Method of compacting layouts of semiconductor integrated circuit designed in a hierarchy

Номер патента: US5663892A. Автор: Sachio Hayashi,Tyusei Ogawa. Владелец: Toshiba Corp. Дата публикации: 1997-09-02.

Incremental register retiming of an integrated circuit design

Номер патента: US09996652B2. Автор: Gordon Raymond Chiu,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2018-06-12.

Integrated circuit design using pre-marked circuit element object library

Номер патента: US09652577B2. Автор: Edward O. Travis,Ertugrul Demircan,Michael A. Stockinger,Douglas M. Reber. Владелец: NXP USA Inc. Дата публикации: 2017-05-16.

Adaptable framework for circuit design simulation verification

Номер патента: US20240232482A9. Автор: Rajvinder S. Klair,Saikat Bandyopadhyay. Владелец: Xilinx Inc. Дата публикации: 2024-07-11.

Method and system for analyzing a VLSI circuit design

Номер патента: US20020112214A1. Автор: S Keller,Gregory Rogers,Charles Lelm. Владелец: Hewlett Packard Co. Дата публикации: 2002-08-15.

Machine learning-based prediction of metrics at early-stage circuit design

Номер патента: WO2021188429A1. Автор: Wei-Ting Chan,Siddhartha Nath,Vishal Khandelwal,Ravi Mamidi. Владелец: Synopsys, Inc.. Дата публикации: 2021-09-23.

Photonic circuit design systems

Номер патента: EP3268782A1. Автор: Jason Pelc,Thomas VAN VAERENBERGH. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2018-01-17.

Device, method, and computer-readable medium for formal verification of a circuit design

Номер патента: US20240220703A1. Автор: George Constantinides,Theo Drane,Samuel COWARD. Владелец: Individual. Дата публикации: 2024-07-04.

Method and apparatus for placement and routing of circuit designs

Номер патента: US09864830B1. Автор: Pradip K. Jha,Steven Banks,Nicholas A. Mezei,Atul Srinivasan. Владелец: Xilinx Inc. Дата публикации: 2018-01-09.

Methods of design rule checking of circuit designs

Номер патента: US09798852B2. Автор: Lei Yuan,Harry J. Levinson,Jongwook Kye. Владелец: Globalfoundries Inc. Дата публикации: 2017-10-24.

Speculative circuit design component graphical user interface

Номер патента: US09529952B1. Автор: Gordon Raymond Chiu,Benjamin Michael Joshua Gamsa. Владелец: Altera Corp. Дата публикации: 2016-12-27.

Register retiming and verification of an integrated circuit design

Номер патента: US09529947B1. Автор: Gordon Raymond Chiu. Владелец: Altera Corp. Дата публикации: 2016-12-27.

Intelligent dummy metal fill process for integrated circuits

Номер патента: US8397196B2. Автор: Alexander Tetelbaum. Владелец: LSI Corp. Дата публикации: 2013-03-12.

Circuit design device and circuit design program

Номер патента: US20070006111A1. Автор: Yasuo Otsuka. Владелец: NEC Electronics Corp. Дата публикации: 2007-01-04.

Context-aware circuit design layout construct

Номер патента: US11868698B1. Автор: RWIK Sengupta,Jonathan R. Fales,Joshua David Tygert,Timothy H. Pylant. Владелец: Cadence Design Systems Inc. Дата публикации: 2024-01-09.

Circuit design apparatus, circuit design program, and circuit design method

Номер патента: US20070143726A1. Автор: Ryo Mizutani,Hiromichi Makishima,Seiji Shigihara,Yasutomo Honma. Владелец: Fujitsu Ltd. Дата публикации: 2007-06-21.

Circuit design simulation and clock event reduction

Номер патента: US12086521B2. Автор: Hemant Kashyap,Tharun Kumar Ksheerasagar,Rohit Bhadana,Pratyush Ranjan. Владелец: Xilinx Inc. Дата публикации: 2024-09-10.

Circuit design implementations in secure partitions of an integrated circuit

Номер патента: US09946826B1. Автор: Herman Schmit,Ting Lu,Dana How,Sean Atsatt. Владелец: Altera Corp. Дата публикации: 2018-04-17.

Predictive circuit design for integrated circuits

Номер патента: US09881117B1. Автор: Nabeel Shirazi,Anindita Patra. Владелец: Xilinx Inc. Дата публикации: 2018-01-30.

Recognizing and utilizing circuit topology in an electronic circuit design

Номер патента: US09817932B2. Автор: Alan Sherman. Владелец: Mentor Graphics Corp. Дата публикации: 2017-11-14.

Implementing integrated circuit designs using depopulation and repopulation operations

Номер патента: US09811621B2. Автор: Kimberly Anne Bozman,David Ian Milton,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2017-11-07.

Delivering circuit designs for programmable integrated circuits

Номер патента: US09710582B1. Автор: Siddharth Rele,Sumit Nagpal,Avdhesh Palliwal. Владелец: Xilinx Inc. Дата публикации: 2017-07-18.

Methods and circuits for testing partial circuit designs

Номер патента: US09581643B1. Автор: Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang. Владелец: Xilinx Inc. Дата публикации: 2017-02-28.

Selecting predefined circuit implementations in a circuit design system

Номер патента: US09460253B1. Автор: Elliott Delaye,Ashish Sirasao,Bing Tian,Krishna Garlapati. Владелец: Xilinx Inc. Дата публикации: 2016-10-04.

Integrated circuit design method

Номер патента: US09330219B2. Автор: Ching-Shun Yang,Steven Shen,Wan-Ru Lin,Chau-Wen Wei,W. R. Lien. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2016-05-03.

Incremental register retiming of an integrated circuit design

Номер патента: EP3139291A3. Автор: Gordon Raymond Chiu,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2017-03-15.

Circuit design method, apparatus, and program

Номер патента: US20040098675A1. Автор: Makiko Kan. Владелец: Sony Corp. Дата публикации: 2004-05-20.

Electronic circuit designs adaptable for applications having different binary data formats

Номер патента: US6477699B1. Автор: Goran Bilski. Владелец: Xilinx Inc. Дата публикации: 2002-11-05.

System and method for text based placement engine for custom circuit design

Номер патента: US7895561B2. Автор: Gaurav Mittal,Sanjay Dubey. Владелец: International Business Machines Corp. Дата публикации: 2011-02-22.

Methods and apparatus to simulate metastability for circuit design verification

Номер патента: US20220269845A1. Автор: Venkatraman Ramakrishnan,Sudhakar Surendran. Владелец: Texas Instruments Inc. Дата публикации: 2022-08-25.

Methods and apparatus to simulate metastability for circuit design verification

Номер патента: US11531798B2. Автор: Venkatraman Ramakrishnan,Sudhakar Surendran. Владелец: Texas Instruments Inc. Дата публикации: 2022-12-20.

Cell placement in circuit design

Номер патента: US20070234259A1. Автор: Ruchir Puri,Anthony Drumm,Louise Trevillyan,Pooja Kotecha. Владелец: International Business Machines Corp. Дата публикации: 2007-10-04.

System and method for text based placement engine for custom circuit design

Номер патента: US20080098343A1. Автор: Gaurav Mittal,Sanjay Dubey. Владелец: Individual. Дата публикации: 2008-04-24.

Method of leakage optimization in integrated circuit design

Номер патента: US7448009B2. Автор: Shrikrishna Pundoor. Владелец: Texas Instruments Inc. Дата публикации: 2008-11-04.

Machine for circuit design

Номер патента: WO1990009639A1. Автор: David Latham Grundy,Glenn William Birchby,Denzil John Broadhurst. Владелец: Plessey Overseas Limited. Дата публикации: 1990-08-23.

Circuit design modification using timing-based yield calculation

Номер патента: US12086529B1. Автор: Yang Gao,Eric K. Anderson,Igor Keller. Владелец: Cadence Design Systems Inc. Дата публикации: 2024-09-10.

Fanout optimization to facilitate timing improvement in circuit designs

Номер патента: US09965581B1. Автор: Zhiyong Wang,Aaron Ng,Ruibing Lu,Sabyasachi Das,Niyati Shah. Владелец: Xilinx Inc. Дата публикации: 2018-05-08.

Integrated circuit design systems and methods

Номер патента: US09959380B2. Автор: Ji xU,Bharath Rangarajan,Vito Dai,Edward Kah Ching Teoh. Владелец: Motivo Inc. Дата публикации: 2018-05-01.

Testing critical paths of a circuit design

Номер патента: US09501604B1. Автор: Nagaraj Savithri,Srinivasan Dasasathyan,Geetesh More. Владелец: Xilinx Inc. Дата публикации: 2016-11-22.

Circuit design-specific failure in time rate for single event upsets

Номер патента: US09483599B1. Автор: James Karp,Praful Jain. Владелец: Xilinx Inc. Дата публикации: 2016-11-01.

Creating a standard cell circuit design from a programmable logic device circuit design

Номер патента: US8667437B2. Автор: Salil Ravindra Raje,Dinesh D. Gaitonde. Владелец: Xilinx Inc. Дата публикации: 2014-03-04.

Creating a standard cell circuit design from a programmable logic device circuit design

Номер патента: WO2009117203A3. Автор: Salil Ravindra Raje,Dinesh D. Gaitonde. Владелец: XILINX, INC.. Дата публикации: 2009-12-10.

Method for integrated circuit design and manufacture using diagonal minimum-width patterns

Номер патента: WO2011143013A2. Автор: Akira Fujimura,Larry Lam Chau,Tam Dinh Thanh Nguyen. Владелец: D2S, INC.. Дата публикации: 2011-11-17.

Machine learning-based prediction of metrics at early-stage circuit design

Номер патента: US11836641B2. Автор: Wei-Ting Chan,Siddhartha Nath,Vishal Khandelwal,Ravi Mamidi. Владелец: Synopsys Inc. Дата публикации: 2023-12-05.

Adaptable framework for circuit design simulation verification

Номер патента: US20240135074A1. Автор: Rajvinder S. Klair,Saikat Bandyopadhyay. Владелец: Xilinx Inc. Дата публикации: 2024-04-25.

Incremental register retiming of an integrated circuit design

Номер патента: US20180293343A1. Автор: Gordon Raymond Chiu,Nishanth Sinnadurai. Владелец: Altera Corp. Дата публикации: 2018-10-11.

Circuit design updates using reinforced learning loop

Номер патента: US20240184963A1. Автор: Gi-Joon Nam,Alexey Y. Lvov,Victor N. Kravets,Ashish Jaitly. Владелец: International Business Machines Corp. Дата публикации: 2024-06-06.

Method and apparatus for concurrent emulation of multiple circuit designs on an emulation system

Номер патента: US20030055622A1. Автор: Frederic Reblewski. Владелец: Individual. Дата публикации: 2003-03-20.

Method and apparatus for concurrent emulation of multiple circuit designs on an emulation system

Номер патента: EP1135736A1. Автор: Frederic Reblewski. Владелец: Mentor Graphics Corp. Дата публикации: 2001-09-26.

Method and apparatus for concurrent emulation of multiple circuit designs on an emulation system

Номер патента: WO2001024065A1. Автор: Frederic Reblewski. Владелец: MENTOR GRAPHICS CORPORATION. Дата публикации: 2001-04-05.

Timing closure of circuit designs for integrated circuits

Номер патента: US10366201B1. Автор: Sridhar Krishnamurthy,Aaron Ng,Grigor S. Gasparyan. Владелец: Xilinx Inc. Дата публикации: 2019-07-30.

Library scaling for circuit design analysis

Номер патента: US20240281581A1. Автор: Peivand Tehrani,Jianquan Zheng. Владелец: Synopsys Inc. Дата публикации: 2024-08-22.

Methods and systems for performing timing sign-off of an integrated circuit design

Номер патента: US20120089383A1. Автор: Rajkumar Agrawal. Владелец: Individual. Дата публикации: 2012-04-12.

Automated system and method for circuit design

Номер патента: US20240303409A1. Автор: Shin-Chi Chen,Huang-Yu Chen,King-Ho Tam,Yu-Ze Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-09-12.

Dynamic control of circuit design emulation

Номер патента: US20240330548A1. Автор: Mikhail Bershteyn,Etienne Lepercq,Marc-Andre Daigneault. Владелец: Synopsys Inc. Дата публикации: 2024-10-03.

Systems And Methods For Generating Redacted Circuit Designs For Integrated Circuits

Номер патента: US20240311537A1. Автор: Nij Dorairaj,David Kehlet,Shuanghong SUN. Владелец: Intel Corp. Дата публикации: 2024-09-19.

Quantum circuit design program, quantum circuit design method, and quantum circuit design device

Номер патента: EP4459513A1. Автор: Masatoshi Ishii. Владелец: Fujitsu Ltd. Дата публикации: 2024-11-06.

Symmetry verifications for differential signal vias of an electronic circuit design

Номер патента: US09971864B2. Автор: Karl J. Bois,Elene Chobanyan. Владелец: HEWLETT PACKARD ENTERPRISE DEVELOPMENT LP. Дата публикации: 2018-05-15.

Clock gating verification during RTL stage of integrated circuit design

Номер патента: US09934342B1. Автор: Lei Ji,Song Huang,Yifeng Liu. Владелец: NXP USA Inc. Дата публикации: 2018-04-03.

Circuit design instrumentation for state visualization

Номер патента: US09798842B1. Автор: Michael Hutton. Владелец: Altera Corp. Дата публикации: 2017-10-24.

Post-placement and pre-routing processing of critical paths in a circuit design

Номер патента: US09773083B1. Автор: Zhiyong Wang,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2017-09-26.

Timing analysis method for digital circuit design and system thereof

Номер патента: US09710580B2. Автор: Hsin-Hsiung Liao,Min-Hsiu Tsai,Cheng-Hong Tsai,Teng-Nan Liao,Te-Hsun Fu. Владелец: Global Unichip Corp. Дата публикации: 2017-07-18.

Multithreaded scheduling for placement of circuit designs using connectivity and utilization dependencies

Номер патента: US09529957B1. Автор: Xiao Dong,Marvin Tom,Grigor S. Gasparyan. Владелец: Xilinx Inc. Дата публикации: 2016-12-27.

Increasing operating frequency of circuit designs using dynamically modified timing constraints

Номер патента: US09372953B1. Автор: Ilya K. Ganusov,Shant Chandrakar. Владелец: Xilinx Inc. Дата публикации: 2016-06-21.

Alternative hierarchical views of a circuit design

Номер патента: US10248751B2. Автор: Glenn B. Graham,Ajay Guleria,Jeffrey J. Loescher. Владелец: Synopsys Inc. Дата публикации: 2019-04-02.

Application generator for use in verifying a hierarchical circuit design

Номер патента: US5497334A. Автор: Philip J. Russell,Glenwood S. Weinert. Владелец: International Business Machines Corp. Дата публикации: 1996-03-05.

Statistical graph circuit component probability model for an integrated circuit design

Номер патента: US20240037313A1. Автор: XIANG Gao,Manish Sharma,Hursh NAIK,Bryan Charles WALSH. Владелец: Synopsys Inc. Дата публикации: 2024-02-01.

Apparatus and method for integrated circuit design for circuit edit

Номер патента: WO2009048979A1. Автор: Hitesh Suri,Theodore R. Lundquist,Tahir Malik. Владелец: DCG SYSTEMS, INC.. Дата публикации: 2009-04-16.

Method and apparatus for automated circuit design

Номер патента: EP1634209A2. Автор: Kenneth S. McElvain,Champaka Ramachandran,Andrew Crews. Владелец: Synplicity LLC. Дата публикации: 2006-03-15.

System for optimizing buffers in integrated circuit design timing fixes

Номер патента: US20040261046A1. Автор: Umesh Nair. Владелец: Sun Microsystems Inc. Дата публикации: 2004-12-23.

Formal verification of bit-serial division and bit-serial square-root circuit designs

Номер патента: US20140033150A1. Автор: Himanshu Jain,Carl P. Pixley. Владелец: Synopsys Inc. Дата публикации: 2014-01-30.

Circuit design approximation

Номер патента: US20120192130A1. Автор: Eli Arbel,Oleg Rokhlenko. Владелец: International Business Machines Corp. Дата публикации: 2012-07-26.

Circuit design device for conducting failure analysis facilitating design

Номер патента: US8365124B2. Автор: Junpei Nonaka. Владелец: Renesas Electronics Corp. Дата публикации: 2013-01-29.

Machine learning-based down selection of candidate hotspot locations of circuit designs

Номер патента: US20240232495A1. Автор: Le Hong,Yuansheng Ma. Владелец: Siemens Industry Software Inc. Дата публикации: 2024-07-11.

Test functionality integrity verification for integrated circuit design

Номер патента: WO2013044122A1. Автор: Steven M. Millendorf. Владелец: QUALCOMM INCORPORATED. Дата публикации: 2013-03-28.

Layout-driven, area-constrained design optimization

Номер патента: US20060129960A1. Автор: Rajeev Murgai. Владелец: Fujitsu Ltd. Дата публикации: 2006-06-15.

Logic simulation of circuit designs using on-the-fly bit reduction for constraint solving

Номер патента: US20210089695A1. Автор: In-Ho Moon. Владелец: Synopsys Inc. Дата публикации: 2021-03-25.

Third party component debugging for integrated circuit design

Номер патента: US20150149973A1. Автор: Krishnamurthy Suresh,Sanjay Gupta,Charles W. Selvidge. Владелец: Mentor Graphics Corp. Дата публикации: 2015-05-28.

Integrated circuit design verification with module swapping

Номер патента: WO2023158530A1. Автор: Adam Moshe IZRAELEVITZ,Albert Pengju CHEN. Владелец: SiFive, Inc.. Дата публикации: 2023-08-24.

Reduction of metal fill insertion time in integrated circuit design process

Номер патента: US20140149953A1. Автор: Fulvio Pugliese,Goran Davidovic,Rupert Kleeberger,Juergen Inderst. Владелец: LSI Corp. Дата публикации: 2014-05-29.

Third Party Component Debugging For Integrated Circuit Design

Номер патента: US20130318484A1. Автор: Charles Selvidge. Владелец: Mentor Graphics Corp. Дата публикации: 2013-11-28.

Equivalence checking between two or more circuit designs that include square root circuits

Номер патента: US20160012177A1. Автор: Himanshu Jain,Carl P. Pixley. Владелец: Synopsys Inc. Дата публикации: 2016-01-14.

Partitioning circuit designs for implementation within multi-die integrated circuits

Номер патента: US10108773B1. Автор: Xiao Dong,Xiaojian Yang,Grigor S. Gasparyan. Владелец: Xilinx Inc. Дата публикации: 2018-10-23.

Routing interconnect of integrated circuit designs

Номер патента: US8365128B2. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Cadence Design Systems Inc. Дата публикации: 2013-01-29.

Circuit design visibility in integrated circuit devices

Номер патента: US20240303406A1. Автор: Yi Peng,Brandon Lewis Gordon. Владелец: Intel Corp. Дата публикации: 2024-09-12.

Folding duplicate instances of modules in a circuit design

Номер патента: US09875330B2. Автор: Henri Fraisse,Ashish Sirasao,Alireza S. Kaviani,Ilya K. Ganusov. Владелец: Xilinx Inc. Дата публикации: 2018-01-23.

Equivalence checking between two or more circuit designs that include square root circuits

Номер патента: US09870442B2. Автор: Himanshu Jain,Carl P. Pixley. Владелец: Synopsys Inc. Дата публикации: 2018-01-16.

System for making circuit design changes

Номер патента: US12147748B2. Автор: Tao Lin,Tao Huang,Min Pan,Tobias Bjerregaard,Zuo Dai,Konstantinos TSIROGIANNIS,JaeHan JEON. Владелец: Synopsys Inc. Дата публикации: 2024-11-19.

Third party component debugging for integrated circuit design

Номер патента: US09619600B2. Автор: Krishnamurthy Suresh,Sanjay Gupta,Charles W. Selvidge. Владелец: Mentor Graphics Corp. Дата публикации: 2017-04-11.

Block-level code coverage in simulation of circuit designs

Номер патента: US09600613B1. Автор: Kyle Corbett. Владелец: Xilinx Inc. Дата публикации: 2017-03-21.

Digital circuit design method and associated computer program product

Номер патента: US09569575B2. Автор: Chi-Shun Weng,Shun-Te Tseng. Владелец: Realtek Semiconductor Corp. Дата публикации: 2017-02-14.

Opportunistic candidate path selection during physical optimization of a circuit design for an IC

Номер патента: US09483597B1. Автор: Zhiyong Wang,Ruibing Lu,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2016-11-01.

Integrated circuit design systems and methods

Номер патента: US20170277818A1. Автор: Ji xU,Bharath Rangarajan,Vito Dai,Edward Kah Ching Teoh. Владелец: Motivo Inc. Дата публикации: 2017-09-28.

Optimizing a circuit design for delay using load-and-slew-independent numerical delay models

Номер патента: US20140040851A1. Автор: Mahesh A. Iyer,Amir H. Mottaez. Владелец: Synopsys Inc. Дата публикации: 2014-02-06.

Methods and apparatus to simulate metastability for circuit design verification

Номер патента: US11775718B2. Автор: Venkatraman Ramakrishnan,Sudhakar Surendran. Владелец: Texas Instruments Inc. Дата публикации: 2023-10-03.

Application-or algorithm-specific quantum circuit design

Номер патента: EP3853782A1. Автор: Markus BRINK,Dongbing Shao,Martin Sandberg. Владелец: International Business Machines Corp. Дата публикации: 2021-07-28.

Application-or algorithm-specific quantum circuit design

Номер патента: WO2020057927A1. Автор: Markus BRINK,Dongbing Shao,Martin Sandberg. Владелец: Ibm (China) Investment Company Limited. Дата публикации: 2020-03-26.

Integrated circuit design

Номер патента: EP1150222A3. Автор: Robert J. Gluss,Nicholas A. Fiduccia. Владелец: Hewlett Packard Co. Дата публикации: 2003-04-02.

Runtime efficient multi-stage router flow for circuit designs

Номер патента: US20240202423A1. Автор: Dinesh D. Gaitonde,Chirag Ravishankar,Stefan Nikolic. Владелец: Xilinx Inc. Дата публикации: 2024-06-20.

Semiconductor circuit design and unit pin placement

Номер патента: GB2611691A. Автор: Daellenbach Lukas,Richter Ralf. Владелец: International Business Machines Corp. Дата публикации: 2023-04-12.

Methods and apparatus for facilitating physical synthesis of an integrated circuit design

Номер патента: WO2004017367A3. Автор: Qing Wu,Andrew Lines,Peter Beerel. Владелец: Fulcrum Microsystems Inc. Дата публикации: 2004-05-21.

Methods and apparatus for facilitating physical synthesis of an integrated circuit design

Номер патента: WO2004017367A2. Автор: Qing Wu,Andrew Lines,Peter Beerel. Владелец: FULCRUM MICROSYSTEMS, INC.. Дата публикации: 2004-02-26.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US20120204138A1. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2012-08-09.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US8438514B2. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2013-05-07.

Stochastic analysis process optimization for integrated circuit design and manufacture

Номер патента: WO2006063359A3. Автор: Jun Li,Meiling Wang,Hsien-Yen Chiu. Владелец: Anova Solutions Inc. Дата публикации: 2007-04-12.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US20130074022A1. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2013-03-21.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US20130074021A1. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2013-03-21.

Methods and circuits for debugging circuit designs

Номер патента: US20170115348A1. Автор: Philip B. James-Roxby,Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang. Владелец: Xilinx Inc. Дата публикации: 2017-04-27.

Physical verification workflow for semiconductor circuit designs

Номер патента: EP4217819A1. Автор: Nikolay GRUDANOV,Valery BOBOVSKY,Igor LOPANENKO,Yuri LEVSKY,Alexander GRUDANOV. Владелец: Silvaco Inc. Дата публикации: 2023-08-02.

Method and apparatus for facilitating circuit design

Номер патента: US20030061586A1. Автор: Andrew Wallace. Владелец: Broadcom Corp. Дата публикации: 2003-03-27.

Integrated circuit design using fuzzy machine learning

Номер патента: US11748552B2. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-09-05.

Apparatus, Device, Method and Computer Program for Generating a Circuit Design of Polynomial Interpolation Hardware

Номер патента: US20220222413A1. Автор: Theo Drane,Bryce ORLOSKI. Владелец: Intel Corp. Дата публикации: 2022-07-14.

Virtual Platforms of Integrated Circuit Designs

Номер патента: US20240037305A1. Автор: Kalen Brunham,Jakob ENGBLOM. Владелец: Intel Corp. Дата публикации: 2024-02-01.

Computer implemented system and method for reducing failure in time soft errors of a circuit design

Номер патента: US09922152B2. Автор: Vikas Chandra,Liangzhen Lai. Владелец: ARM LTD. Дата публикации: 2018-03-20.

Circuit design generator

Номер патента: US09916408B2. Автор: Seyed Mohammadali Eslami,Khodor Fawaz. Владелец: Individual. Дата публикации: 2018-03-13.

Memory utilization in a circuit design

Номер патента: US09792395B1. Автор: Jayaram Pvss,Khang K. Dao,Robert Bellarmin Susai. Владелец: Xilinx Inc. Дата публикации: 2017-10-17.

Look-up table restructuring for timing closure in circuit designs

Номер патента: US09767247B1. Автор: Ruibing Lu,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2017-09-19.

Methods and circuits for debugging circuit designs

Номер патента: US09678150B2. Автор: Philip B. James-Roxby,Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang. Владелец: Xilinx Inc. Дата публикации: 2017-06-13.

Post-routing structural netlist optimization for circuit designs

Номер патента: US09646126B1. Автор: Zhiyong Wang,Aaron Ng,Ruibing Lu,Sabyasachi Das. Владелец: Xilinx Inc. Дата публикации: 2017-05-09.

Static timing analysis in circuit design

Номер патента: US09633148B2. Автор: Yang Liu,Hongwei Dai,Peng Ou,Jia Niu. Владелец: International Business Machines Corp. Дата публикации: 2017-04-25.

Determination of path delays in circuit designs

Номер патента: US09405871B1. Автор: Sudip K. Nag,Nagaraj Savithri,Atul Srinivasan,Vinod K. Nakkala. Владелец: Xilinx Inc. Дата публикации: 2016-08-02.

Database-aided circuit design system and method therefor

Номер патента: US7559045B2. Автор: Po-Cheng Chiu,Ying-Chun Chen,Che-Ming Chen,Chin-Tien Tseng,Cheng-Hsun Ho. Владелец: Inventec Corp. Дата публикации: 2009-07-07.

Integrated circuit design system, integrated circuit design program, and integrated circuit design method

Номер патента: US20050204317A1. Автор: Masahide Yamagata. Владелец: Sony Corp. Дата публикации: 2005-09-15.

Integrated circuit design verification with signal forcing

Номер патента: WO2023158531A1. Автор: Adam Moshe IZRAELEVITZ,Albert Pengju CHEN. Владелец: SiFive, Inc.. Дата публикации: 2023-08-24.

Determining the location of safety mechanism within a circuit design

Номер патента: US20230325570A1. Автор: Shivakumar Shankar Chonnad. Владелец: Synopsys Inc. Дата публикации: 2023-10-12.

Circuit designing method and circuit designing system

Номер патента: US20120284681A1. Автор: Yasuo Amano,Sumiko Makino. Владелец: Fujitsu Ltd. Дата публикации: 2012-11-08.

Algorithmic circuit design automation

Номер патента: US20240095435A1. Автор: Xin Zhang,Jing Li,Shun Zhang,Chuang GAN,Xiaoxiao Guo,Shaoze Fan,Ningyuan Cao. Владелец: International Business Machines Corp. Дата публикации: 2024-03-21.

Data-driven pattern matching in synthesis of circuit designs

Номер патента: US8938700B1. Автор: Elliott Delaye,Ashish Sirasao,Alireza S. Kaviani,Yinyi Wang. Владелец: Xilinx Inc. Дата публикации: 2015-01-20.

Circuit design visibility in integrated circuit devices

Номер патента: US12014129B2. Автор: Yi Peng,Brandon Lewis Gordon. Владелец: Intel Corp. Дата публикации: 2024-06-18.

Generation method and device of circuit design, computer equipment and storage medium

Номер патента: CA3180242A1. Автор: Chao Tang,Kai GU,Jiale Chen,Jianchang Cao,Enzhao Fu. Владелец: 10353744 Canada Ltd. Дата публикации: 2023-04-28.

Semiconductor circuit design and unit pin placement

Номер патента: US20220004691A1. Автор: Ralf Richter,Lukas Daellenbach. Владелец: International Business Machines Corp. Дата публикации: 2022-01-06.

Semiconductor circuit design and unit pin placement

Номер патента: WO2022003438A1. Автор: Ralf Richter,Lukas Daellenbach. Владелец: Ibm (China) Investment Company Ltd.. Дата публикации: 2022-01-06.

Analyzing timing requirements of a hierarchical integrated circuit design

Номер патента: US20140282320A1. Автор: Timothy D. Helvey. Владелец: International Business Machines Corp. Дата публикации: 2014-09-18.

Integrated-circuit design methods

Номер патента: US20240211674A1. Автор: Ciro Corcelli,Johnny PIHL. Владелец: NORDIC SEMICONDUCTOR ASA. Дата публикации: 2024-06-27.

Circuit design data obfuscation

Номер патента: WO2024158426A1. Автор: Manish Sharma,Wu-Tung Cheng,Douglas GEHRINGER. Владелец: Siemens Industry Software Inc.. Дата публикации: 2024-08-02.

Electrostatics-based global placement of circuit designs having overlapping region constraints

Номер патента: US20240265182A1. Автор: Mehrdad Eslami Dehkordi,Wuxi Li. Владелец: Xilinx Inc. Дата публикации: 2024-08-08.

Integrated circuit design using fuzzy machine learning

Номер патента: US12050853B2. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-07-30.

Process and device for circuit design by means of high-level synthesis

Номер патента: US7181720B2. Автор: Ansgar Stammermann. Владелец: ChipVision Design Systems AG. Дата публикации: 2007-02-20.

Integrated circuits design

Номер патента: US20110119646A1. Автор: David Murray,Sean Boylan. Владелец: Duolog Research Ltd. Дата публикации: 2011-05-19.

Prediction and optimization of multi-kernel circuit design performance using a programmable overlay

Номер патента: US20230065842A1. Автор: Lucian Petrica,Mario Daniel Ruiz Noguera. Владелец: Xilinx Inc. Дата публикации: 2023-03-02.

System for making circuit design changes

Номер патента: US20230334211A1. Автор: Tao Lin,Tao Huang,Min Pan,Tobias Bjerregaard,Zuo Dai,Konstantinos TSIROGIANNIS,JaeHan JEON. Владелец: Synopsys Inc. Дата публикации: 2023-10-19.

Circuit design having an improved clock tree

Номер патента: US20230376670A1. Автор: Tao Lin,Tao Huang,Min Pan,Zuo Dai,JaeHan JEON. Владелец: Synopsys Inc. Дата публикации: 2023-11-23.

Folding duplicate instances of modules in a circuit design

Номер патента: US20170161419A1. Автор: Henri Fraisse,Ashish Sirasao,Alireza S. Kaviani,Ilya K. Ganusov. Владелец: Xilinx Inc. Дата публикации: 2017-06-08.

Folding duplicate instances of modules in a circuit design

Номер патента: WO2017095627A1. Автор: Henri Fraisse,Ashish Sirasao,Alireza S. Kaviani,Ilya K. Ganusov. Владелец: XILINX, INC.. Дата публикации: 2017-06-08.

Relative Positioning of Circuit Elements in Circuit Design

Номер патента: US20120284682A1. Автор: Anand Arunachalam. Владелец: Synopsys Inc. Дата публикации: 2012-11-08.

Logic simulation of circuit designs using on-the-fly bit reduction for constraint solving

Номер патента: US11615225B2. Автор: In-Ho Moon. Владелец: Synopsys Inc. Дата публикации: 2023-03-28.

Routing methods for integrated circuit designs

Номер патента: US20090106728A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2009-04-23.

Methods of routing an integrated circuit design

Номер патента: US20060190897A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2006-08-24.

Interconnect routing methods of integrated circuit designs

Номер патента: US20090113372A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2009-04-30.

Routing interconnect of integrated circuit designs

Номер патента: US20090113371A1. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Individual. Дата публикации: 2009-04-30.

Routing interconnect of integrated circuit designs with varying grid densities

Номер патента: US9177093B2. Автор: Jing Chen,Limin He,So-Zen Yao,Wenyong Deng,Liang-Jih Chao. Владелец: Cadence Design Systems Inc. Дата публикации: 2015-11-03.

Timing in a circuit design having finite state machines

Номер патента: US8990748B1. Автор: Reed P. Tidwell. Владелец: Xilinx Inc. Дата публикации: 2015-03-24.

Method and apparatus for calculating delay timing values for an integrated circuit design

Номер патента: US9977849B2. Автор: Sergey Sofer,Michael Priel,Asher BERKOVITZ. Владелец: NXP USA Inc. Дата публикации: 2018-05-22.

Circuit design method and associated computer program product

Номер патента: US20190205497A1. Автор: Shih-Hsiang Tai. Владелец: Silicon Motion Inc. Дата публикации: 2019-07-04.

Circuit design method and associated computer program product

Номер патента: US10635850B2. Автор: Shih-Hsiang Tai. Владелец: Silicon Motion Inc. Дата публикации: 2020-04-28.

Determining aging effects for a circuit design

Номер патента: US20230359796A1. Автор: Li Ding,Wei-kai Shih,Hsien-Han CHENG. Владелец: Synopsys Inc. Дата публикации: 2023-11-09.

Method and system to verify a circuit design

Номер патента: US20050071147A1. Автор: Edmund Clarke,Daniel Kroening,Karen Yorav. Владелец: CARNEGIE MELLON UNIVERSITY. Дата публикации: 2005-03-31.

Circuit design verification using checkpointing

Номер патента: EP1932090A1. Автор: Jesse Ethan Craig,Jason Michael Norman. Владелец: International Business Machines Corp. Дата публикации: 2008-06-18.

Integrated circuit design using metadata

Номер патента: WO2023163814A1. Автор: Adam Moshe IZRAELEVITZ,Albert Pengju CHEN. Владелец: SiFive, Inc.. Дата публикации: 2023-08-31.

Machine learning-based down selection of candidate hotspot locations of circuit designs

Номер патента: EP4179452A1. Автор: Le Hong,Yuansheng Ma. Владелец: Siemens Industry Software Inc. Дата публикации: 2023-05-17.

Circuit Design Methods for Quantum Separator (QS) and Systems to Use Its Output

Номер патента: US20120180004A1. Автор: Paul John Werbos. Владелец: Individual. Дата публикации: 2012-07-12.

Circuit design verification using checkpointing

Номер патента: WO2007039387A1. Автор: Jesse Ethan Craig,Jason Michael Norman. Владелец: Ibm United Kingdom Limited. Дата публикации: 2007-04-12.

Method and apparatus for timing characterization of integrated circuit designs

Номер патента: US7143378B1. Автор: Sudip K. Nag. Владелец: Xilinx Inc. Дата публикации: 2006-11-28.

Layout overlap detection with selective flattening in computer implemented integrated circuit design

Номер патента: US6011911A. Автор: Hongbo Tang,Wai-Yan Ho. Владелец: Synopsys Inc. Дата публикации: 2000-01-04.

Method and system for indicating a status of a circuit design

Номер патента: US5629857A. Автор: Thomas C. Brennan. Владелец: International Business Machines Corp. Дата публикации: 1997-05-13.

Stochastic analysis process optimization for integrated circuit design and manufacture

Номер патента: EP1836626A2. Автор: Jun Li,Meiling Wang,Hsien-Yen Chiu. Владелец: Anova Solutions Inc. Дата публикации: 2007-09-26.

Computer Implemented System and Method for Reducing Failure in Time Soft Errors of a Circuit Design

Номер патента: US20170277817A1. Автор: Vikas Chandra,Liangzhen Lai. Владелец: ARM LTD. Дата публикации: 2017-09-28.

Methods and circuits for debugging circuit designs

Номер патента: WO2017074568A1. Автор: Paul R. Schumacher,Graham F. Schelle,Patrick Lysaght,Yi-Hua E. Yang,Philip B JAMES-ROXBY. Владелец: XILINX, INC.. Дата публикации: 2017-05-04.

Integrated circuit design using fuzzy machine learning

Номер патента: US20230359806A1. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-11-09.

Boundary assertion-based power recovery in integrated circuit design

Номер патента: US20200089828A1. Автор: Alexander J. Suess,Cindy S. Washburn. Владелец: International Business Machines Corp. Дата публикации: 2020-03-19.

Logic circuit design method, logic design program, and semiconductor integrated circuit

Номер патента: US8566763B2. Автор: Yasuhiro Yadoguchi,Hiroharu Shimizu. Владелец: Renesas Electronics Corp. Дата публикации: 2013-10-22.

Synchronizing distributed simulations of a circuit design

Номер патента: US20230409788A1. Автор: Parijat Biswas,Sitikant Sahu,Tilak Chand Vinay Kumar MEKA,Shivani JAIN. Владелец: Synopsys Inc. Дата публикации: 2023-12-21.

Circuit design support apparatus, circuit design support method, and computer product

Номер патента: US20140289691A1. Автор: Akiko KASAI. Владелец: Fujitsu Ltd. Дата публикации: 2014-09-25.

Circuit design device, circuit design method, and storage medium

Номер патента: US20210073457A1. Автор: Jiro Hayakawa,Naohito Kojima. Владелец: Toshiba Electronic Devices and Storage Corp. Дата публикации: 2021-03-11.

Integrated circuit design tool apparatus and method of designing an integrated circuit

Номер патента: WO2011101698A1. Автор: Pascal CAUNEGRE. Владелец: Freescale Semiconductor, Inc.. Дата публикации: 2011-08-25.

Physical verification workflow for semiconductor circuit designs

Номер патента: US20230334216A1. Автор: Nikolay GRUDANOV,Valery BOBOVSKY,Igor LOPANENKO,Yuri LEVSKY,Alexander GRUDANOV. Владелец: Silvaco Inc. Дата публикации: 2023-10-19.

File managing method and system thereof for integrated circuit design

Номер патента: US20180246900A1. Автор: Jye-Yuan Lee,Hsien-Ming LIU,Yen-Hsiu HUANG. Владелец: Global Unichip Corp. Дата публикации: 2018-08-30.

Circuit design method and associated computer program product

Номер патента: US20200218846A1. Автор: Shih-Hsiang Tai. Владелец: Silicon Motion Inc. Дата публикации: 2020-07-09.

Circuit design routing based on routing demand adjustment

Номер патента: US11461530B1. Автор: ZHUO Li,Gracieli Posser,Wing-Kai CHOW,Mehmet Can Yildiz,Mateus Paiva Fogaça. Владелец: Cadence Design Systems Inc. Дата публикации: 2022-10-04.

Interconnect flow graph for integrated circuit design

Номер патента: US11768990B1. Автор: Guy Nakibly,Uri Leder,Ori Ariel,Max Chvalevsky,Benzi Denkberg. Владелец: Amazon Technologies Inc. Дата публикации: 2023-09-26.

Integrated Circuit Design Verification Through Forced Clock Glitches

Номер патента: US20140325463A1. Автор: Xiao Sun,Jayanta Bahadra,Xiushan Feng. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2014-10-30.

Visualization of data buses in circuit designs

Номер патента: US11586791B1. Автор: Aman Gayasen,Anup Hosangadi,Srinivasan Dasasathyan,Padmini Gopalakrishnan. Владелец: Xilinx Inc. Дата публикации: 2023-02-21.

Event scheduler for an electrical circuit design to account for hold time violations

Номер патента: US20120240089A1. Автор: TONG XIAO. Владелец: Oracle International Corp. Дата публикации: 2012-09-20.

Integrated circuit design using fuzzy machine learning

Номер патента: US20220350951A1. Автор: Chao TONG,Qingwen Deng. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-11-03.

Logic circuit design method, logic design program, and semiconductor integrated circuit

Номер патента: US20120274354A1. Автор: Yasuhiro Yadoguchi,Hiroharu Shimizu. Владелец: Renesas Electronics Corp. Дата публикации: 2012-11-01.

Implementing a circuit design with re-convergence

Номер патента: US10990736B1. Автор: Ashish Sirasao,Krishna Garlapati,Chaithanya Dudha,Satyaprakash Pareek. Владелец: Xilinx Inc. Дата публикации: 2021-04-27.

Method and computer program for estimating speed-up and slow-down net delays for an integrated circuit design

Номер патента: US20060294482A1. Автор: Alexander Tetelbaum. Владелец: LSI Logic Corp. Дата публикации: 2006-12-28.

Method and computer program for estimating speed-up and slow-down net delays for an integrated circuit design

Номер патента: US7178121B2. Автор: Alexander Tetelbaum. Владелец: LSI Logic Corp. Дата публикации: 2007-02-13.

Circuit Design Generator

Номер патента: US20160042107A1. Автор: Seyed Mohammadali Eslami,Khodor Fawaz. Владелец: Individual. Дата публикации: 2016-02-11.

Clock alias for timing analysis of an integrated circuit design

Номер патента: US8250515B2. Автор: Craig M. Darsow,Michael D. Amundson. Владелец: International Business Machines Corp. Дата публикации: 2012-08-21.

Method and apparatus to analyze noise in a pulse logic digital circuit design

Номер патента: US20040255255A1. Автор: Puneet Singh. Владелец: Intel Corp. Дата публикации: 2004-12-16.

Row formation during datapath placement in circuit design

Номер патента: US9177091B2. Автор: GUO Yu,Wonjoon Choi,Akshay Sharma,Huy Tran Ba Vo. Владелец: Oracle International Corp. Дата публикации: 2015-11-03.

Event-driven tracing in static timing analysis of digital circuit designs

Номер патента: WO2024118329A1. Автор: Paul Gross,Clayton Mcdonald,Jacob Philip THOMAS,Norbert HEINDL. Владелец: Synopsys, Inc.. Дата публикации: 2024-06-06.

Apparatus and method with circuit designing

Номер патента: US20240232498A1. Автор: Hyung-Dal Kwon,Youngmin OH,Bosun HWANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-07-11.

Circuit design method to control access pointers of different memory

Номер патента: US6971075B2. Автор: Che-Sheng Lin. Владелец: Destiny Technology Corp. Дата публикации: 2005-11-29.

3d circuit design method

Номер патента: US20160140276A1. Автор: Fabien Clermidy,Olivier Billoint,Sebastien Thuries,Hossam Sarhan. Владелец: Commissariat a lEnergie Atomique et aux Energies Alternatives CEA. Дата публикации: 2016-05-19.

Data traffic injection for simulation of circuit designs

Номер патента: US20230113197A1. Автор: Amit Kasat,Madhusudana Reddy,Hemant Kashyap,Tharun Kumar Ksheerasagar,Rohit Bhadana. Владелец: Xilinx Inc. Дата публикации: 2023-04-13.

Flip-flop insertion in a circuit design

Номер патента: US20040153984A1. Автор: Nataraj Akkiraju. Владелец: Intel Corp. Дата публикации: 2004-08-05.

Method of modeling the crossover current component in submicron CMOS integrated circuits designs

Номер патента: US20030177460A1. Автор: Thomas Chen. Владелец: Hewlett Packard Development Co LP. Дата публикации: 2003-09-18.

Circuit design method to control access pointers of different memory

Номер патента: US20050018491A1. Автор: Che-Sheng Lin. Владелец: Destiny Technology Corp. Дата публикации: 2005-01-27.

Routing nets over circuit blocks in a hierarchical circuit design

Номер патента: US20100325600A1. Автор: YI WU,Dajen Huang,Kalon S. Holdbrook. Владелец: Sun Microsystems Inc. Дата публикации: 2010-12-23.

Cross functional block partitioning and placement of a circuit design onto reconfigurable logic devices

Номер патента: WO2003007196A3. Автор: Eric G F Hochapfel. Владелец: Mentor Graphics Corp. Дата публикации: 2003-12-24.

3D circuit design method

Номер патента: US09922151B2. Автор: Fabien Clermidy,Olivier Billoint,Sebastien Thuries,Hossam Sarhan. Владелец: Commissariat a lEnergie Atomique et aux Energies Alternatives CEA. Дата публикации: 2018-03-20.

Filling vacant areas of an integrated circuit design

Номер патента: US09767242B1. Автор: Graham Balsdon. Владелец: Pulsic Ltd. Дата публикации: 2017-09-19.

Method and system for trace compaction during emulation of a circuit design

Номер патента: US09646120B1. Автор: Mitchell G. Poplack,Beshara Elmufdi,Viktor Salitrennik. Владелец: Cadence Design Systems Inc. Дата публикации: 2017-05-09.

Method and apparatus for calculating delay timing values for an integrated circuit design

Номер патента: US09607117B2. Автор: Sergey Sofer,Michael Priel,Asher BERKOVITZ. Владелец: NXP USA Inc. Дата публикации: 2017-03-28.

Simulation of a circuit design block using pattern matching

Номер патента: US09582619B1. Автор: Feng Cai,Saikat Bandyopadhyay,David K. Liddell. Владелец: Xilinx Inc. Дата публикации: 2017-02-28.

Semiconductor circuit design verifying apparatus

Номер патента: US5699264A. Автор: Yoshiki Nakamura,Hirofumi Yamamoto,Terutoshi Yamasaki. Владелец: Renesas Design Corp. Дата публикации: 1997-12-16.

Analyzing sparse wiring areas of an integrated circuit design

Номер патента: US8949755B2. Автор: Timothy D. Helvey. Владелец: International Business Machines Corp. Дата публикации: 2015-02-03.

System and method for changing the connected behavior of a circuit design schematic

Номер патента: US5946218A. Автор: Larren Gene Weber,Ronald L. Taylor. Владелец: Micron Technology Inc. Дата публикации: 1999-08-31.

Sub-circuit pattern recognition in integrated circuit design

Номер патента: US20100131908A1. Автор: Sandeep Shylaja Krishnan. Владелец: Texas Instruments Inc. Дата публикации: 2010-05-27.

Integrated circuit designing support apparatus and method for the same

Номер патента: US20050120324A1. Автор: Keisuke Kanamaru. Владелец: NEC Corp. Дата публикации: 2005-06-02.

Automated circuit design validation

Номер патента: WO2023158457A3. Автор: Alexander Heath,Adam KIMURA,James Schaffranek. Владелец: BATTELLE MEMORIAL INSTITUTE. Дата публикации: 2023-11-09.

Transistor sizing for parameter obfuscation of analog circuits

Номер патента: US20200250365A1. Автор: Ioannis Savidis,Vaibhav Venugopal Rao. Владелец: DREXEL UNIVERSITY. Дата публикации: 2020-08-06.

System and method for application specific integrated circuit design

Номер патента: US10467367B2. Автор: Stefano Giaconi,Giacomo Rinaldi. Владелец: Chronos Tech LLC. Дата публикации: 2019-11-05.

Filling vacant areas of an integrated circuit design

Номер патента: US11853671B1. Автор: Graham Balsdon. Владелец: Pulsic Ltd. Дата публикации: 2023-12-26.

Method and apparatus for synthesizing pipelined input/output in a circuit design from high level synthesis

Номер патента: US20120084067A1. Автор: Mustafa Ispir. Владелец: Individual. Дата публикации: 2012-04-05.

Method and System for Repartitioning a Hierarchical Circuit Design

Номер патента: US20110035711A1. Автор: Wilhelm Haller,Friedhelm Kessler,Elmar Gaugler. Владелец: International Business Machines Corp. Дата публикации: 2011-02-10.

Interactive cross-section parameterized cell for wire in circuit design

Номер патента: US11803687B1. Автор: Peter Herth,Thomas Burdick. Владелец: Cadence Design Systems Inc. Дата публикации: 2023-10-31.

Systems and methods for creating block constraints in integrated circuit designs

Номер патента: US20170286587A1. Автор: Ilan Cohen,Alon Dvir,Uzi Magini,Inbar Neeman. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2017-10-05.

Modeling metastability in circuit design

Номер патента: US20050251779A1. Автор: Osman Koyuncu,T-Pinn Koh,Gary Chard,Steve Dondershine. Владелец: Texas Instruments Inc. Дата публикации: 2005-11-10.

Automated circuit design validation

Номер патента: WO2023158457A2. Автор: Alexander Heath,Adam KIMURA,James Schaffranek. Владелец: BATTELLE MEMORIAL INSTITUTE. Дата публикации: 2023-08-24.

Computer product, circuit design method and apparatus

Номер патента: US20130132921A1. Автор: Takahiko Orita. Владелец: Fujitsu Ltd. Дата публикации: 2013-05-23.

Method and apparatus with circuit design parameter generation

Номер патента: US20240078361A1. Автор: Yongwoo Lee,Hyung-Dal Kwon,Doyun Kim,Youngmin OH,Bosun HWANG. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2024-03-07.

Automated circuit design validation

Номер патента: US20230017484A1. Автор: Adam KIMURA,James Schaffranek,Alexander MANG. Владелец: Battelle Memorial Institute Inc. Дата публикации: 2023-01-19.

Automated circuit design validation

Номер патента: WO2023158457A9. Автор: Alexander Heath,Adam KIMURA,James Schaffranek. Владелец: BATTELLE MEMORIAL INSTITUTE. Дата публикации: 2023-09-21.

Heuristic clustering of circuit elements in a circuit design

Номер патента: WO2007090715A1. Автор: Glen Howard Handlogten,Mark Fredrickson,Chad McBride. Владелец: Ibm United Kingdom Limited. Дата публикации: 2007-08-16.

System and method for application specific integrated circuit design

Номер патента: US20170140074A1. Автор: Stefano Giaconi,Giacomo Rinaldi. Владелец: Chronos Tech LLC. Дата публикации: 2017-05-18.

System and method for application specific integrated circuit design

Номер патента: US20190095553A1. Автор: Stefano Giaconi,Giacomo Rinaldi. Владелец: Chronos Tech LLC. Дата публикации: 2019-03-28.

Suspending procedures in simulation of a circuit design

Номер патента: US8751210B1. Автор: Sonal Santan. Владелец: Xilinx Inc. Дата публикации: 2014-06-10.

Autonomous verification of circuit design for computing devices

Номер патента: WO2021197669A1. Автор: Christopher Neal Hinds,Gary Dale Carpenter,Andrew Neil Sloss,Hannah Marie Peeler. Владелец: ARM LIMITED. Дата публикации: 2021-10-07.

Method and apparatus for using entropy in ant colony optimization circuit design from high level systhesis

Номер патента: EP2622549A1. Автор: Levent Oktem,Mustafa Ispir. Владелец: Synopsys Inc. Дата публикации: 2013-08-07.

Automated Circuit Design

Номер патента: US20140143743A1. Автор: Kenneth S. McElvain,Bing Tian. Владелец: Synopsys Inc. Дата публикации: 2014-05-22.

Circuit design apparatus and method

Номер патента: US20010021991A1. Автор: Hiroki Narita. Владелец: NEC Corp. Дата публикации: 2001-09-13.

Automated system and method for circuit design

Номер патента: US12001773B2. Автор: Shin-Chi Chen,Huang-Yu Chen,King-Ho Tam,Yu-Ze Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2024-06-04.

Automated system and method for circuit design

Номер патента: US20220382946A1. Автор: Shin-Chi Chen,Huang-Yu Chen,King-Ho Tam,Yu-Ze Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2022-12-01.

Automated system and method for circuit design

Номер патента: US20230237238A1. Автор: Shin-Chi Chen,Huang-Yu Chen,King-Ho Tam,Yu-Ze Lin. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2023-07-27.

Integrated circuit design method, system and computer program product

Номер патента: US20230376660A1. Автор: Yun-Han Lee,Sandeep Kumar Goel,Ankita Patidar. Владелец: TSMC Nanjing Co Ltd. Дата публикации: 2023-11-23.

Multi-objective design optimization using adaptive classification

Номер патента: US09852235B2. Автор: Anirban Basudhar. Владелец: Livermore Software Technology LLC. Дата публикации: 2017-12-26.

A design optimization method for preventing wrinkling of stretched membrane structures

Номер патента: US20190179985A1. Автор: Ming Li,Yangjun LUO,Zhan KANG. Владелец: Dalian University of Technology. Дата публикации: 2019-06-13.

Circuit design watermarking

Номер патента: US20230090521A1. Автор: Carl Radens,Hsueh-Chung Chen,Lawrence A. Clevenger,Daniel James Dechene. Владелец: International Business Machines Corp. Дата публикации: 2023-03-23.

Circuit design watermarking

Номер патента: US11977614B2. Автор: Carl Radens,Hsueh-Chung Chen,Lawrence A. Clevenger,Daniel James Dechene. Владелец: International Business Machines Corp. Дата публикации: 2024-05-07.

Method for recognizing analog circuit structure

Номер патента: US20220215146A1. Автор: Po-Hung Lin,Yu-Tsang Hsieh,Zheng-Yao Liu,Jun-Jie Zhao. Владелец: AnaGlobe Tech Inc. Дата публикации: 2022-07-07.

Parameter setting with error correction for analog circuits

Номер патента: US20080104472A1. Автор: Andrew T.K. Tang. Владелец: Analog Devices Inc. Дата публикации: 2008-05-01.

System and method for anti reverse engineering for analog integrated circuit

Номер патента: US20190102502A1. Автор: Yuan-Ju Chao,Ta-Shun Chu. Владелец: Ipgreat Inc. Дата публикации: 2019-04-04.

Systems and methods for searching for analog notations and annotations

Номер патента: CA2870362C. Автор: Sean Bartholomew Simmons,Anand Ravindra Oka. Владелец: BlackBerry Ltd. Дата публикации: 2017-03-21.

Digital logic locking of analog circuits

Номер патента: US11734461B2. Автор: Effendi Leobandung. Владелец: International Business Machines Corp. Дата публикации: 2023-08-22.

Distortion cancellation in analog circuits

Номер патента: US20130278230A1. Автор: Paritosh Bhoraskar,Ahmed M. A. ALI. Владелец: Analog Devices Inc. Дата публикации: 2013-10-24.

Predicting local layout effects in circuit design patterns

Номер патента: US20200380088A1. Автор: ZHENG Xu,Dongbing Shao,Jing Sha,Yufei Wu. Владелец: International Business Machines Corp. Дата публикации: 2020-12-03.

Method for ai-based circuit design and implementation system thereof

Номер патента: US20230316049A1. Автор: ZHEN Li. Владелец: Batelab Co Ltd. Дата публикации: 2023-10-05.

Data Process for E-Beam Lithography

Номер патента: US20140023972A1. Автор: Jeng-Horng Chen,Shih-Chi Wang,Cheng-Hung Chen,Pei-Shiang Chen. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2014-01-23.

Marketing Strategy Processing Method of EDA Tools in the Integrated Circuit Design Industry and System Thereof

Номер патента: NL2032048A. Автор: Chang Chao. Владелец: Chang Chao. Дата публикации: 2023-11-07.

Marketing Strategy Processing Method of EDA Tools in the Integrated Circuit Design Industry and System Thereof

Номер патента: NL2032048B1. Автор: Chang Chao. Владелец: Chang Chao. Дата публикации: 2023-12-08.

Method for AI-based circuit design and implementation system thereof

Номер патента: US11836602B2. Автор: ZHEN Li. Владелец: Batelab Co Ltd. Дата публикации: 2023-12-05.

Circuit design layout in multiple synchronous representations

Номер патента: US20160171143A1. Автор: Edwin Smith,Henry Potts,Gerald Suiter. Владелец: Mentor Graphics Corp. Дата публикации: 2016-06-16.

Fir filter circuit design method using approximate computing

Номер патента: US20180226953A1. Автор: Seokhyeong Kang,Yesung KANG. Владелец: UNIST Academy Industry Research Corp. Дата публикации: 2018-08-09.

Integrated circuit design utilizing array of functionally interchangeable dynamic logic cells

Номер патента: US20060259887A1. Автор: Christophe Tretz. Владелец: International Business Machines Corp. Дата публикации: 2006-11-16.

Four-dimensional non-equilibrium hyperchaotic system and analog circuit, based on five simplest chaotic systems

Номер патента: US20170168987A1. Автор: Zhonglin Wang. Владелец: Individual. Дата публикации: 2017-06-15.

Version tracking and control for integrated circuit design

Номер патента: US11720728B1. Автор: Joseph Cascioli. Владелец: Architecture Technology Corp. Дата публикации: 2023-08-08.

Circuit design method and associated circuit

Номер патента: US11914706B2. Автор: Tzung-Juei WU. Владелец: Realtek Semiconductor Corp. Дата публикации: 2024-02-27.

FIR filter circuit design method using approximate computing

Номер патента: US10374580B2. Автор: Seokhyeong Kang,Yesung KANG. Владелец: Unist(uslan National Institute Of Science And Technology). Дата публикации: 2019-08-06.

Method to predict machined part variation for design optimization

Номер патента: US20220414293A1. Автор: Changsheng Guo. Владелец: Raytheon Technologies Corp. Дата публикации: 2022-12-29.

Method to predict machined part variation for design optimization

Номер патента: EP4109186A1. Автор: Changsgeng GUO. Владелец: Raytheon Technologies Corp. Дата публикации: 2022-12-28.

Integrated circuit design

Номер патента: US20170076033A1. Автор: Robert John Harrison,Ramnath Bommu Sabbiah SWAMY. Владелец: ARM LTD. Дата публикации: 2017-03-16.

Analog circuit

Номер патента: US20240289293A1. Автор: Lars HEIMANN,Bernd ULMANN,Sven KÖPPEL. Владелец: Anabrid GmbH. Дата публикации: 2024-08-29.

Integrated circuit design

Номер патента: US09984194B2. Автор: Robert John Harrison,Ramnath Bommu Sabbiah SWAMY. Владелец: ARM LTD. Дата публикации: 2018-05-29.

Systems and methods for integrated circuit design

Номер патента: US09436790B1. Автор: Jun Wang,Jun CHAO. Владелец: Marvell International Ltd. Дата публикации: 2016-09-06.

Apparatus and method for programmable power management in a programmable analog circuit block

Номер патента: US8149048B1. Автор: Monte Mar. Владелец: Cypress Semiconductor Corp. Дата публикации: 2012-04-03.

side channel leakage source identification in an electronic circuit design

Номер патента: NL2025907B1. Автор: Yao Yuan,Robert Schaumont Patrick,Kathuria Tarun,Ege Baris. Владелец: Riscure Beheer B V. Дата публикации: 2022-02-22.

Analog circuit for softmax function

Номер патента: US20200167402A1. Автор: Xin Zhang,Paul Solomon,Xiaodong Cui,Jin Ping HAN,Dennis Newns. Владелец: International Business Machines Corp. Дата публикации: 2020-05-28.

Four-dimensional non-equilibrium hyperchaotic system and analog circuit, based on five simplest chaotic systems

Номер патента: US10261975B2. Автор: Zhonglin Wang. Владелец: BINZHOU UNIVERSITY. Дата публикации: 2019-04-16.

Low-latency processing for unmap commands

Номер патента: WO2023173363A8. Автор: Na Zhu,Bo Sun,Ling Shi,Huachen Li,Qingyuan Wang. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-11-02.

Message processing for communication terminal

Номер патента: EP1589733A3. Автор: Bo-Hui Choi. Владелец: LG ELECTRONICS INC. Дата публикации: 2006-05-24.

Low-latency processing for unmap commands

Номер патента: WO2023173363A1. Автор: Na Zhu,Bo Sun,Ling Shi,Huachen Li,Qingyuan Wang. Владелец: MICRON TECHNOLOGY, INC.. Дата публикации: 2023-09-21.

Error compensation circuit for analog capacitor memory circuits

Номер патента: US12009039B2. Автор: Hyung-Min Lee,Minil KANG,Min-Seong UM. Владелец: KOREA UNIVERSITY RESEARCH AND BUSINESS FOUNDATION. Дата публикации: 2024-06-11.

Method and apparatus for solving an optimization problem using an analog circuit

Номер патента: US10423808B2. Автор: Francesco Borrelli,Sergey VICHIK. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2019-09-24.

Quantum circuit design device, quantum circuit design program, and quantum circuit design method

Номер патента: EP4390777A1. Автор: Masatoshi Ishii. Владелец: Fujitsu Ltd. Дата публикации: 2024-06-26.

Method for analog in-memory compute for neural networks

Номер патента: US11687765B2. Автор: Vishal Sarin,Vikram Kowshik,Sankha Subhra Saha. Владелец: Individual. Дата публикации: 2023-06-27.

Pipelining for analog-memory-based neural networks with all-local storage

Номер патента: GB2614670A. Автор: Burr Geoffrey. Владелец: International Business Machines Corp. Дата публикации: 2023-07-12.

Pipelining for analog-memory-based neural networks with all-local storage

Номер патента: AU2021351049A1. Автор: Geoffrey Burr. Владелец: International Business Machines Corp. Дата публикации: 2023-02-16.

Method for trading and trial running integrated circuit design code

Номер патента: US20120303473A1. Автор: Chia-Fen Huang,Yu-Ju Yeh,Chiao-Leng Wang. Владелец: Individual. Дата публикации: 2012-11-29.

Method for analog in-memory compute for neural networks

Номер патента: US20210264243A1. Автор: Vishal Sarin,Vikram Kowshik,Sankha Subhra Saha. Владелец: Individual. Дата публикации: 2021-08-26.

Analog circuit

Номер патента: EP4352648A1. Автор: Lars HEIMANN,Bernd ULMANN,Sven KÖPPEL. Владелец: Anabrid GmbH. Дата публикации: 2024-04-17.

Methods, systems, apparatuses, and devices for facilitating streamlining of traveling processes for traveling

Номер патента: US20220375010A1. Автор: Frederick Dwayne Mulkey. Владелец: Individual. Дата публикации: 2022-11-24.

DFT architecture for analog circuits

Номер патента: US12135351B2. Автор: Filippo Colombo. Владелец: STMICROELECTRONICS SRL. Дата публикации: 2024-11-05.

Dft architecture for analog circuits

Номер патента: EP4224180A1. Автор: Filippo Colombo. Владелец: STMICROELECTRONICS SRL. Дата публикации: 2023-08-09.

Oscillation-based test strategy for analog and mixed-signal circuits

Номер патента: WO1997015838A1. Автор: Bozena Kaminska,Karim Arabi. Владелец: Opmaxx Inc.. Дата публикации: 1997-05-01.

Circuit for analog/digital conversion

Номер патента: US20210384914A1. Автор: Thorsten LINDNER,Matthias KRUEHLER. Владелец: Wago Verwaltungs GmbH. Дата публикации: 2021-12-09.

Calibration apparatus for analog-to-digital converter

Номер патента: CA1167925A. Автор: Rikichi Murooka. Владелец: Sony Tektronix Corp. Дата публикации: 1984-05-22.

Watchcase for analog-digital timepiece

Номер патента: GB2194081A. Автор: Yeung Huen Au. Владелец: MAX SPEED IND Ltd. Дата публикации: 1988-02-24.

Calibration apparatus for analog-to-digital converter

Номер патента: US4364027A. Автор: Rikichi Murooka. Владелец: Sony Tektronix Corp. Дата публикации: 1982-12-14.

Analog circuit automatic calibration system

Номер патента: US20050049809A1. Автор: Shiro Dosho,Naoshi Yanagisawa,Masaomi Toyama,Keijiro Umehara. Владелец: Matsushita Electric Industrial Co Ltd. Дата публикации: 2005-03-03.

Resistive memory for analog computing

Номер патента: EP4406390A1. Автор: Kangguo Cheng. Владелец: International Business Machines Corp. Дата публикации: 2024-07-31.

Load current compensation for analog input buffers

Номер патента: US09628099B2. Автор: Satoshi Sakurai. Владелец: Texas Instruments Inc. Дата публикации: 2017-04-18.

Optical system design optimization using an analytical figure of merit

Номер патента: US5786940A. Автор: Paul N. Robb. Владелец: Lockheed Martin Corp. Дата публикации: 1998-07-28.

Analog circuit, electronic instrument, and operational amplifier

Номер патента: US20080111627A1. Автор: Akihiro Fukuzawa. Владелец: Seiko Epson Corp. Дата публикации: 2008-05-15.

Method for insertion of test points into integrated logic circuit designs

Номер патента: US20020116690A1. Автор: David Lackey. Владелец: International Business Machines Corp. Дата публикации: 2002-08-22.

Test method and test device for identifying critical points of a circuit design in a post-silicon stage

Номер патента: US20240345157A1. Автор: Harry Hai Chen,Jeng-Yu Liao. Владелец: MediaTek Inc. Дата публикации: 2024-10-17.

Resistive memory for analog computing

Номер патента: WO2023046564A1. Автор: Kangguo Cheng. Владелец: IBM Deutschland GmbH. Дата публикации: 2023-03-30.

Analog circuit for an autofocus microscope system

Номер патента: EP1021741A1. Автор: Jeffrey H. Price,Zanoguera Miquel Bravo. Владелец: Q3DM LLC. Дата публикации: 2000-07-26.

System and method for checking analog circuit with digital checker

Номер патента: US20100097072A1. Автор: Vipin Sharma,Guha Lakshmanan,Sudhind Dhamankar,Sandeep Tare. Владелец: Texas Instruments Inc. Дата публикации: 2010-04-22.

A process for the preparation of a phonograph disc

Номер патента: WO2023223151A1. Автор: Sabrina Lucibello,Giovanni INGLESE. Владелец: Universita' Degli Studi Di Roma "La Sapienza". Дата публикации: 2023-11-23.

Device and method for testing a noise immunity characteristic of analog circuits

Номер патента: US20090134883A1. Автор: Sergey Sofer,Valery Neiman,Yehim-Haim Fefer. Владелец: FREESCALE SEMICONDUCTOR INC. Дата публикации: 2009-05-28.

Device of the ternary circuit design on current mirrors

Номер патента: RU2648565C1. Автор: Сергей Петрович Маслов. Владелец: Сергей Петрович Маслов. Дата публикации: 2018-03-26.

Recording channel with signal controlled integrated analog circuits

Номер патента: US4535371A. Автор: Karl R. Hense,Jerome D. Harr. Владелец: International Business Machines Corp. Дата публикации: 1985-08-13.

Semiconductor integrated circuit and test method of built-in analog circuit

Номер патента: US20020026609A1. Автор: Shuji Murakami,Brian Worobey. Владелец: Mitsubishi Electric Corp. Дата публикации: 2002-02-28.

Discrete-time analog circuit, transmitting device, and receiving device

Номер патента: EP3054594A3. Автор: Yohei Morishita. Владелец: Panasonic Corp. Дата публикации: 2016-11-16.

Discrete-time analog circuit, transmitting device, and receiving device

Номер патента: US20160195853A1. Автор: Yohei Morishita. Владелец: Panasonic Corp. Дата публикации: 2016-07-07.

Analog circuit for controlling acoustic transducer arrays

Номер патента: US5056067A. Автор: Douglas S. Drumheller. Владелец: Teleco Oilfield Services Inc. Дата публикации: 1991-10-08.

Analog Circuit and Display Device and Electronic Device

Номер патента: US20130057345A1. Автор: Hajime Kimura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2013-03-07.

Analog circuit and display device and electronic device

Номер патента: US20130240891A1. Автор: Hajime Kimura. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2013-09-19.

Sample process for direct analysis with the heat-sink

Номер патента: RU2666432C1. Автор: Дрис БЕЙЕНС. Владелец: Хераеус Электро-Ните Интернациональ Н.В.. Дата публикации: 2018-09-07.

System and process for steam quality control

Номер патента: RU2580380C2. Автор: Бинаяк РОЙ,Тао ГУО. Владелец: Дженерал Электрик Компани. Дата публикации: 2016-04-10.

Reflective element for mask blank and process for producing reflective element for mask blank

Номер патента: US20170235218A1. Автор: Toshiyuki Uno. Владелец: Asahi Glass Co Ltd. Дата публикации: 2017-08-17.

A system and a process for flood extent mapping and identification of flood risk zones

Номер патента: AU2020102997A4. Автор: Neeraj Kumar. Владелец: Individual. Дата публикации: 2020-12-24.

Process for modeling photons, electrons, protons, neutrons, atoms and the universe

Номер патента: US20040059552A1. Автор: John Ross. Владелец: Individual. Дата публикации: 2004-03-25.

Test unit and process for measuring internal pressure in a cylindrical glass container

Номер патента: US11714017B2. Автор: Alberto CHILLON,Barnaba MARCHESINI. Владелец: Stevanato Group SpA. Дата публикации: 2023-08-01.

Process for evaluating a road layout for an automatic gearbox

Номер патента: US20030060958A1. Автор: Wolfgang Schmid,Marko Poljansek,Markus Henneken. Владелец: ZF FRIEDRICHSHAFEN AG. Дата публикации: 2003-03-27.

Voting scheme for analog signals

Номер патента: EP1788705A3. Автор: David O. Erstad,Bruce W. Ohme. Владелец: Honeywell International Inc. Дата публикации: 2008-11-05.

Reconfigurable array for analog applications

Номер патента: US20230299775A1. Автор: Ioannis Savidis,Ziyi Chen. Владелец: DREXEL UNIVERSITY. Дата публикации: 2023-09-21.

Analog circuit improvement in a digital integrated circuit technology

Номер патента: CA1244896A. Автор: Thomas N. Little,Lorenzo L. Longo,Sun-Shiu D. Chan. Владелец: Northern Telecom Ltd. Дата публикации: 1988-11-15.

Reconfigurable array for analog applications

Номер патента: US20230344431A1. Автор: Ioannis Savidis,Ziyi Chen. Владелец: DREXEL UNIVERSITY. Дата публикации: 2023-10-26.

Systems and methods for analog electronic polarization control for coherent optical receivers

Номер патента: US11990941B2. Автор: Charles John Razzell. Владелец: Maxim Integrated Products Inc. Дата публикации: 2024-05-21.

Exclusion Zone for Stress-Sensitive Circuit Design

Номер патента: US20140087492A1. Автор: Chung-Yi Lin,Chao-Yuan Su. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2014-03-27.

Exclusion Zone for Stress-Sensitive Circuit Design

Номер патента: US20140346644A1. Автор: Chung-Yi Lin,Chao-Yuan Su. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2014-11-27.

Exclusion zone for stress-sensitive circuit design

Номер патента: US09691749B2. Автор: Chung-Yi Lin,Chao-Yuan Su. Владелец: Taiwan Semiconductor Manufacturing Co TSMC Ltd. Дата публикации: 2017-06-27.

Ultra-wide band frequency offset estimation systems and methods for analog coherent receivers

Номер патента: US11804817B2. Автор: Charles Razzell. Владелец: Maxim Integrated Products Inc. Дата публикации: 2023-10-31.

System and Method for Analog-to-Digital Signal Conversion

Номер патента: US20220216879A1. Автор: Pieter Harpe,Ming Ding,Martijn Timmermans. Владелец: STICHTING IMEC NEDERLAND. Дата публикации: 2022-07-07.

System and method for analog-to-digital signal conversion

Номер патента: US11750206B2. Автор: Pieter Harpe,Ming Ding,Martijn Timmermans. Владелец: STICHTING IMEC NEDERLAND. Дата публикации: 2023-09-05.

Apparatus and method for analog-digital converting

Номер патента: US20160126967A1. Автор: Jong-Woo Lee,Seung-Hyun OH,Thomas Byung-Hak CHO. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2016-05-05.

Method and apparatus for analog-to-digital conversion

Номер патента: US5075678A. Автор: Thomas Ohlsson,Bo Hjorth. Владелец: SIEMENS AG. Дата публикации: 1991-12-24.

Apparatus and method for analog-to-digital conversion

Номер патента: EP3917011A1. Автор: Daniel Gruber,Ramon Sanchez,Kameran Azadet,Martin Clara,Albert Molina,Matteo Camponeschi. Владелец: Intel Corp. Дата публикации: 2021-12-01.

Pulsed frequency modulation for analog optical communication

Номер патента: EP1247357A1. Автор: Robert R. Hayes,Stanislav I Ionov. Владелец: HRL LABORATORIES LLC. Дата публикации: 2002-10-09.

Pulsed frequency modulation for analog optical communication

Номер патента: WO2001050641A1. Автор: Robert R. Hayes,Stanislav I Ionov. Владелец: HRL LABORATORIES, LLC. Дата публикации: 2001-07-12.

Input stage with switched capacitors for analog-digital converters

Номер патента: US20040183705A1. Автор: Andrea Baschirotto,Gabriele Gandolfi,Vittorio Colonna. Владелец: STMICROELECTRONICS SRL. Дата публикации: 2004-09-23.

Method and apparatus for analog-digital conversion

Номер патента: US3778812A. Автор: A Bayati. Владелец: SIEMENS AG. Дата публикации: 1973-12-11.

Method of making trench MOSFET capacitor cell for analog signal processing

Номер патента: US5053350A. Автор: Allen L. Solomon. Владелец: Grumman Aerospace Corp. Дата публикации: 1991-10-01.

Method and apparatus for analog-to-digital conversion using switched capacitors

Номер патента: US20080191923A1. Автор: Bok-Ju Park,Dzmitry Maskou. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2008-08-14.

Method and apparatus for analog-to-digital conversion using switched capacitors

Номер патента: WO2008100071A1. Автор: Bok-Ju Park,Dzmitry Maskou. Владелец: SAMSUNG ELECTRONICS CO., LTD.. Дата публикации: 2008-08-21.

Systems and methods for analog to digital conversion

Номер патента: WO2005125017A2. Автор: Gerald L. Fudge,Jr. Ross A. Mcclain. Владелец: L-3 Integrated Systems Company. Дата публикации: 2005-12-29.

System and process for the targeted simultaneous use of solar radiation to generate electricity and to heat a liquid circuit

Номер патента: US20240313702A1. Автор: Berkay Bayer. Владелец: Solteq GmbH. Дата публикации: 2024-09-19.

Multi-stage charge re-use analog circuits

Номер патента: US09374111B2. Автор: Satwik Patnaik,Ramesh Harjani,Bodhisatwa Sadhu,Sachin Kalia,Martin D. Sturm. Владелец: University of Minnesota. Дата публикации: 2016-06-21.

System and method for generating codebook for analog beamforming

Номер патента: US20200136694A1. Автор: Qi Zhan,Kee-Bong Song,HongBing Cheng,Mehdi Ganji. Владелец: SAMSUNG ELECTRONICS CO LTD. Дата публикации: 2020-04-30.

Sha-256 quantum circuit design apparatus and method

Номер патента: US20230163949A1. Автор: Jong Heon Lee. Владелец: Electronics and Telecommunications Research Institute ETRI. Дата публикации: 2023-05-25.

Method and apparatus for analog-to-digital conversion

Номер патента: EP1332558A4. Автор: Glenn A Mayfield. Владелец: Radian Res Inc. Дата публикации: 2004-06-09.

Digital calibration for analog-to-digital converters with implicit gain proration

Номер патента: WO1999034516A1. Автор: Chowdhury Rahim,Benjamin J. Mccarroll. Владелец: MAXIM INTEGRATED PRODUCTS, INC.. Дата публикации: 1999-07-08.

System for analog to digital conversion with improved spurious free dynamic range

Номер патента: US20140349714A1. Автор: Nicholas P. Cowley,Isaac Ali,William L. Barber. Владелец: Intel Corp. Дата публикации: 2014-11-27.

Low-voltage CMOS circuits for analog decoders

Номер патента: US20070276895A9. Автор: Christian Schlegel,Chris Winstead. Владелец: University of Alberta. Дата публикации: 2007-11-29.

Digital calibration for analog-to-digital converters with implicit gain proration

Номер патента: EP1042869A1. Автор: Chowdhury Rahim,Benjamin J. Mccarroll. Владелец: Maxim Integrated Products Inc. Дата публикации: 2000-10-11.

Comparator cell for analog-to-digital flash converter

Номер патента: US4591830A. Автор: John E. Hanna. Владелец: Motorola Inc. Дата публикации: 1986-05-27.

Field effect transistor gate circuit for analog signals

Номер патента: US4551644A. Автор: Yoshiaki Sano,Eiji Nishimori,Chikara Tsuchiya. Владелец: Fujitsu Ltd. Дата публикации: 1985-11-05.

Methods and apparatus for analog-to-digital conversion

Номер патента: CA2422504A1. Автор: Glenn A. Mayfield. Владелец: Individual. Дата публикации: 2002-03-21.

Digital signature generator/verifier/recorder (DS-GVR) for analog transmissions

Номер патента: US5598473A. Автор: Ralph Linsker,Charles H. Bennett. Владелец: International Business Machines Corp. Дата публикации: 1997-01-28.

Digital signature generator /verifier/ recorder (DS-GVR) for analog transmissions

Номер патента: US5680455A. Автор: Ralph Linsker,Charles Henry Bennett. Владелец: International Business Machines Corp. Дата публикации: 1997-10-21.

Method and system for analog video noise detection

Номер патента: US20070139567A1. Автор: Sheng Zhong. Владелец: Broadcom Corp. Дата публикации: 2007-06-21.

A method and device for analog beamfinding

Номер патента: US20200186272A1. Автор: Sven Petersson,Andreas Nilsson,Fredrik Athley. Владелец: Telefonaktiebolaget LM Ericsson AB. Дата публикации: 2020-06-11.

System, program product, and related methods for bit design optimization and selection

Номер патента: WO2010009085A3. Автор: Mark W. Dykstra,Umesh Prasad. Владелец: BAKER HUGHES INCORPORATED. Дата публикации: 2010-04-22.

Switching between rank two and rank four operating modes for analog beamforming

Номер патента: US20220255600A1. Автор: Junyi Li,Juergen Cezanne,Vasanthan Raghavan. Владелец: Qualcomm Inc. Дата публикации: 2022-08-11.

Buck converter system with an asymmetric threshold voltage gate drive circuit design

Номер патента: US20230299673A1. Автор: Weidong Zhu,Wenkai Wu,Jialun Du. Владелец: Individual. Дата публикации: 2023-09-21.

System for providing powerline communication over flexible mesh for circuit design used in biometric monitoring

Номер патента: AU2021214552A1. Автор: Phillip Bogdanovich. Владелец: Cipher Skin. Дата публикации: 2022-09-22.

Metamaterial substrate for circuit design

Номер патента: US09748663B2. Автор: Chih Wei Wong. Владелец: Transsip Inc. Дата публикации: 2017-08-29.

Switching between rank two and rank four operating modes for analog beamforming

Номер патента: EP4292222A1. Автор: Junyi Li,Juergen Cezanne,Vasanthan Raghavan. Владелец: Qualcomm Inc. Дата публикации: 2023-12-20.

High precision sampled analog circuits

Номер патента: US09847789B1. Автор: Mikael Mortensen,Eric G. Nestler. Владелец: Analog Devices Inc. Дата публикации: 2017-12-19.

Device for equalizing analog circuit parts in an integrated circuit

Номер патента: CA2074473C. Автор: Martin Rieger,Rudolf Koblitz. Владелец: Deutsche Thomson Brandt GmbH. Дата публикации: 2000-10-17.

System for providing powerline communication over flexible mesh for circuit design used in biometric monitoring

Номер патента: EP4097819A1. Автор: Phillip Bogdanovich. Владелец: Cipher Skin. Дата публикации: 2022-12-07.

Homogeneous Dual-Rail Logic for DPA Attack Resistive Secure Circuit Design

Номер патента: US20120105099A1. Автор: Nikil Dutt,Kazuyuki Tanimura. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2012-05-03.

Homogeneous dual-rail logic for dpa attack resistive secure circuit design

Номер патента: US20130293259A1. Автор: Nikil Dutt,Kazuyuki Tanimura. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2013-11-07.

Homogeneous dual-rail logic for DPA attack resistive secure circuit design

Номер патента: US9240786B2. Автор: Nikil Dutt,Kazuyuki Tanimura. Владелец: UNIVERSITY OF CALIFORNIA. Дата публикации: 2016-01-19.

Circuit and circuit design method

Номер патента: US20090187874A1. Автор: Hua Wu,Shih-Hung Lin,Sheng-Ming Chang,Ching-Chih Li,Mao-Lin Wu,Che Yuan Jao. Владелец: MediaTek Inc. Дата публикации: 2009-07-23.

Analog circuit and semiconductor device

Номер патента: US09419020B2. Автор: Shunpei Yamazaki,Jun Koyama,Atsushi Hirose,Kosei Noda,Masashi TSUBUKU. Владелец: Semiconductor Energy Laboratory Co Ltd. Дата публикации: 2016-08-16.

Analog circuit controller using signals indicative of control voltage and type of control voltage

Номер патента: US5872603A. Автор: Ikuo Ohsawa. Владелец: Sanyo Electric Co Ltd. Дата публикации: 1999-02-16.

Solar cell package structure with circuit design

Номер патента: US20130081689A1. Автор: Kuang-Feng Chung,Chj-Don Teng. Владелец: MKE Tech CO Ltd. Дата публикации: 2013-04-04.

Apparatus and process for building tyres for vehicle wheels

Номер патента: RU2684096C2. Автор: Джанни ПОРТИНАРИ,Серджо САККИ. Владелец: ПИРЕЛЛИ ТАЙР С.П.А.. Дата публикации: 2019-04-03.

Harq-ack processing for unsolicited downstream subframes

Номер патента: RU2639717C1. Автор: Цзун-Каэ ФУ,Сонхи ХАН,Хун ХЭ. Владелец: Интел Корпорейшн. Дата публикации: 2017-12-22.

Analog circuit and comparator sharing method of analog circuit

Номер патента: US11728824B2. Автор: Chih-Lung Chen,Yen-Po LAI. Владелец: Realtek Semiconductor Corp. Дата публикации: 2023-08-15.

Analog circuit differential pair element mismatch detection using spectral separation

Номер патента: US11791779B2. Автор: John L. Melanson,Edmund M. Schneider,Ramin Zanbaghi. Владелец: Cirrus Logic Inc. Дата публикации: 2023-10-17.

Process for the preparation of 4-chloropyridine-n-oxides

Номер патента: WO2002102779A1. Автор: Constantinus Simon Maria Liebregts,Wilhelmus Zwaan,Ronus Bode De. Владелец: DSM IP ASSETS B.V.. Дата публикации: 2002-12-27.

Process for producing porous materials

Номер патента: WO2023170135A1. Автор: Marc Fricke,Dirk Weinrich,Raman SUBRAHMANYAM. Владелец: Aerogel-It Gmbh. Дата публикации: 2023-09-14.

Process for controlling aluminum cell parameters

Номер патента: RU2280717C2. Автор: Клод ВАНВОРЕН,Оливье БОННАРДЕЛЬ. Владелец: Алюминиюм Пешинэ. Дата публикации: 2006-07-27.

Continuous multistep process for purifying antibodies

Номер патента: RU2662668C2. Автор: Дидье ДЮТ,Селин ЭМЕ,Лор ЛАНДРИК-БЮРТЕН,Бенуа МОТ. Владелец: Санофи. Дата публикации: 2018-07-26.

Refinery process for heavy oil and bitumen

Номер патента: RU2658829C2. Автор: Стив Кресняк. Владелец: Экспендер Энерджи Инк.. Дата публикации: 2018-06-25.

Wet process for manufacture of mat from chopped yarns

Номер патента: RU2301858C2. Автор: Мишель ДРУ. Владелец: Сэн-Гобэн Ветротекс Франс С.А.. Дата публикации: 2007-06-27.

Method, device and system of processing for control of pass-band

Номер патента: RU2558680C2. Автор: Хайфэн ДУАНЬ. Владелец: Хуавэй Текнолоджиз Ко., Лтд.. Дата публикации: 2015-08-10.

Wood material board hot-pressing device and operation process for such a device

Номер патента: RU2656620C2. Автор: Маттиас ИРЕДИ. Владелец: СВИСС КРОНО Тек АГ. Дата публикации: 2018-06-06.

Process for making aluminum nitride substate

Номер патента: RU2293136C2. Автор: Марк ФЕРРАТО,Ален ПТИБОН,Жан ЖАРРИЖ. Владелец: Альстом. Дата публикации: 2007-02-10.

Csi processing for fine csi granularity

Номер патента: EP3915196A1. Автор: Yu Zhang,Chao Wei,Min Huang,Chenxi HAO. Владелец: Qualcomm Inc. Дата публикации: 2021-12-01.

Porous carbon material and process for producing SAME

Номер патента: US20080145298A1. Автор: Tetsuro Yoshii. Владелец: Individual. Дата публикации: 2008-06-19.

Herbal sauce for food, process for preparing the same and product containing the same

Номер патента: US20020114873A1. Автор: Tae Lee. Владелец: Individual. Дата публикации: 2002-08-22.

Novel formate dehydrogenase tolerant to halogen compounds and process for producing the same

Номер патента: US20050064569A1. Автор: Hirokazu Nanba,Yasuko Takaoka. Владелец: Kaneka Corp. Дата публикации: 2005-03-24.

Process for the production of virus in cell cultures.

Номер патента: OA11393A. Автор: Freire Marcos da Silva,Ricardo Galler,George Fobes Mann,Anna Maya Yoshida Yamamura. Владелец: FUNDAÇÃO OSWALDO CRUZ. Дата публикации: 2004-04-08.

Process for the manufacturing of a supporting surface for furnishing accessories and supporting surface

Номер патента: US20220176730A1. Автор: Biagio SANTORO. Владелец: GEM Srl. Дата публикации: 2022-06-09.

Apparatus and process for marking surfaces by abrasion

Номер патента: WO2021234590A3. Автор: Roberto Muriana. Владелец: I.Car S.R.L.. Дата публикации: 2022-02-10.

System and process for the production of polycrystalline silicon for photovoltaic use

Номер патента: WO2009150152A2. Автор: Mariano Zarcone,Luis Maria Antonello. Владелец: Luis Maria Antonello. Дата публикации: 2009-12-17.

Device for installing underground irrigation conduits and process for connecting parts of irrigation conduits

Номер патента: EP2151525A3. Автор: Gonzalo Elcoso Cerezuela. Владелец: Individual. Дата публикации: 2011-03-23.

Apparatus for separating hydrogen from a gas mixture and process for the production thereof

Номер патента: US20230233999A1. Автор: LIN Bai,Simon Pauli,Henner Ruschkamp. Владелец: Aspens GmbH. Дата публикации: 2023-07-27.

Process for removing farnesol from mixtures with alpha-bisabolol

Номер патента: US7399880B2. Автор: Walter Kuhn,Oskar Koch,Marcus Betzer,Dietmar Schatkowski,Burghard Wilkening. Владелец: SYMRISE AG. Дата публикации: 2008-07-15.

Pretreated product of lignocellulosic biomass for saccharification and process for producing the same

Номер патента: US20140060521A1. Автор: Shigenobu Mitsuzawa. Владелец: Honda Motor Co Ltd. Дата публикации: 2014-03-06.

Apparatus and process for marking surfaces by abrasion

Номер патента: WO2021234590A2. Автор: Roberto Muriana. Владелец: I.Car S.R.L.. Дата публикации: 2021-11-25.

5'-protected nucleoside phosphonites and process for their preparation

Номер патента: AU601257B2. Автор: Alfred Jäger,Joachim Engels. Владелец: Hoechst AG. Дата публикации: 1990-09-06.

Process for the preparation of nucleoside alkyl-,aralkyl-and aryl-phosphonites and-phosphonates

Номер патента: IE57904B1. Автор: . Владелец: Hoechst AG. Дата публикации: 1993-05-05.

Stable solid dosage form of selexipag and process for preparation thereof

Номер патента: WO2020255157A1. Автор: Vijay Joguparthi,Mahesh ANNAM. Владелец: Aizant Drug Research Solutions Private Limited. Дата публикации: 2020-12-24.

Process for the production of a dna vaccine for cancer immunotherapy

Номер патента: SG11201811258UA. Автор: Heinz Lubenau. Владелец: VAXIMM AG. Дата публикации: 2019-01-30.

Process for producing trans-4-hydroxy-L-proline

Номер патента: US6617140B2. Автор: Takeshi Shibasaki,Hideo Mori,Shigeru Chiba,Katsuhiko Ando,Akio Ozaki. Владелец: Kyowa Hakko Kogyo Co Ltd. Дата публикации: 2003-09-09.

Apparatus and process for crystal growth

Номер патента: EP1019568B1. Автор: John Tomlinson c/o Thomas Swan MULLINS. Владелец: University of Durham. Дата публикации: 2002-06-05.

Process for the manufacturing of a supporting surface for furnishing accessories and supporting surface

Номер патента: EP3956152A1. Автор: Biagio SANTORO. Владелец: GEM Srl. Дата публикации: 2022-02-23.

Process for the manufacturing of a supporting surface for furnishing accessories and supporting surface

Номер патента: US12043057B2. Автор: Biagio SANTORO. Владелец: GEM Srl. Дата публикации: 2024-07-23.

Process for removing farnesol from mixtures with alpha-bisabolol

Номер патента: US20070100160A1. Автор: Walter Kuhn,Oskar Koch,Marcus Betzer,Dietmar Schatkowski,Burghard Wilkening. Владелец: SYMRISE AG. Дата публикации: 2007-05-03.

A brewing process for adjusting yeast content

Номер патента: AU6660381A. Автор: Andre Fernand Oscar Devreux. Владелец: Cipari SA Comp Int Participati. Дата публикации: 1981-08-13.

Robotic apparatus and process for plant transplantation

Номер патента: WO2023156811A1. Автор: Huseyin Cenk YABAS. Владелец: Pure Impact Fzco. Дата публикации: 2023-08-24.

Process for obtaining graphene oxide

Номер патента: SG11201811648XA. Автор: Mauro Cesar Terence,Juan Alfredo GUEVARA CARRIO,Rodrigo Saad do Nascimento. Владелец: INST PRESBITERIANO MACKENZIE. Дата публикации: 2019-01-30.

Novel daylight fluorescent pigments and process for preparing them

Номер патента: US3785989A. Автор: E Fischer,S Noetzel. Владелец: Hoechst AG. Дата публикации: 1974-01-15.

Process for disposing of human wastes, a disposable container for collecting human wastes and a container-grinding machine

Номер патента: US20020100115A1. Автор: Mario Toia. Владелец: Individual. Дата публикации: 2002-08-01.

Process for the preparation of substituted polyazamacrocycles

Номер патента: WO2016005892A1. Автор: Samuele Santarelli,Stefano CHIABERGE. Владелец: ENI S.P.A.. Дата публикации: 2016-01-14.

Striker for glove box and process for forming the same

Номер патента: US20030090114A1. Автор: JIN Kang. Владелец: Individual. Дата публикации: 2003-05-15.

Process for producing 3-methyltetrahydrofuran, and process for producing an intermediate thereof

Номер патента: EP1057823A3. Автор: Hideharu c/o Kuraray Co. Ltd. Iwasaki. Владелец: Kuraray Co Ltd. Дата публикации: 2001-07-11.

Process for recycling metallic materials, for producing raw materials for additive manufacturing

Номер патента: EP4221981A1. Автор: Matteo Vanazzi. Владелец: F3nice Srl. Дата публикации: 2023-08-09.

A device and a process for the continuous, warm smearing of hotmelt adhesive onto a plastic film

Номер патента: WO1997010900A1. Автор: Alberto Tornetti. Владелец: TECNOMAC S.R.L.. Дата публикации: 1997-03-27.

Process for extractively separating a mixture containing phosphoric acid monoalkylesters into its components

Номер патента: US4410466A. Автор: Werner Klose,Gunther R. Schimmel. Владелец: Hoechst AG. Дата публикации: 1983-10-18.

Apparatus and Process for Desalination of Water

Номер патента: US20150203373A1. Автор: Manfred Stepanski,Severine Dette,Mansour M.M Ahmad. Владелец: SULZER CHEMTECH AG. Дата публикации: 2015-07-23.

Device and process for splitting water into hydrogen and oxygen by thermolysis

Номер патента: WO2022167481A1. Автор: Nils Kongmark. Владелец: Ultra High Temperature Processes Ltd. Дата публикации: 2022-08-11.

Process for repairing pit and process for repairing metal member

Номер патента: EP2475495A1. Автор: Takahisa Hoshika. Владелец: Sumitomo Chemical Co Ltd. Дата публикации: 2012-07-18.

Process for the production of sugars from biomass derived for guayule plants

Номер патента: US20200347421A1. Автор: Giacobbe Braccio,Valerio Vito,Enzio Battisel,Ugo De Corato. Владелец: Versalis Spa. Дата публикации: 2020-11-05.

Process for pre-drying textile filaments after wet treatment and device for practicing this method

Номер патента: US20020182792A1. Автор: Pierre Henry,Didier Thibault. Владелец: Superba SAS. Дата публикации: 2002-12-05.

Process for producing crushed product, apparatus therefor and crushed product

Номер патента: US20060138256A1. Автор: Masaaki Horiguchi,Akira Horigane. Владелец: Individual. Дата публикации: 2006-06-29.

Process for the preparation of caralluma extract and a formulation prepared thereof

Номер патента: US20100197617A1. Автор: Ghare Vishwas Sadhu. Владелец: Individual. Дата публикации: 2010-08-05.

Process for producing p-dichlorobenzene

Номер патента: US20110207976A1. Автор: Tsuyoshi Okamoto. Владелец: Tosoh Corp. Дата публикации: 2011-08-25.

Ternary circuit design unit and decoder-switches based thereon

Номер патента: RU2461122C1. Автор: Сергей Петрович Маслов. Владелец: Сергей Петрович Маслов. Дата публикации: 2012-09-10.

Improvements in or relating to Steering Gear for Automobiles and for analogous purposes.

Номер патента: GB190629698A. Автор: Frank Birch. Владелец: Individual. Дата публикации: 1907-07-25.

Improvements in Machines and Appliances for use in Printing Addresses and for analogous purposes.

Номер патента: GB190520391A. Автор: . Владелец: ADDRESSOGRAPH Ltd. Дата публикации: 1906-10-04.

Improvements in Apparatus for Removing Dust and Fibrous Matters from Cotton Carding Engines and for analogous purposes.

Номер патента: GB190815801A. Автор: William Tattersall. Владелец: Individual. Дата публикации: 1909-08-25.

Improvements in or relating to Apparatus for Burnishing the Soles and Heels of Boots and Shoes, and for analogous purposes.

Номер патента: GB190526049A. Автор: . Владелец: INTERNAT SHOE FINDINGS Ltd. Дата публикации: 1906-08-30.

A New or Improved Clasp for Fastening Garments and for analogous purposes.

Номер патента: GB190100900A. Автор: Charles Casman. Владелец: Individual. Дата публикации: 1901-11-16.

Improved Connection for the Crank Rod and Knife Head of Mowing Machines and for analogous purposes.

Номер патента: GB190629250A. Автор: Johann Georg Fahr. Владелец: Individual. Дата публикации: 1907-05-02.

An Improved Tool for Assisting in the Detachment or Replacement of Tyres and which is also applicable for Analogous Purposes.

Номер патента: GB190823077A. Автор: Ruben White. Владелец: Individual. Дата публикации: 1909-09-02.

FABRICATION PROCESS FOR EMBEDDED PASSIVE COMPONENTS

Номер патента: US20120000064A1. Автор: Bendix Lendon L.,Turner Derek A.. Владелец: TFRI, INC.. Дата публикации: 2012-01-05.

PROCESS FOR HIGH EFFICIENCY, LOW POLLUTION FUEL CONVERSION

Номер патента: US20120000403A1. Автор: Taplin,JR. Harry R.. Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING A SINGLE-CRYSTAL COMPONENT MADE OF A NICKEL-BASED SUPERALLOY

Номер патента: US20120000577A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR THE PREPARATION OF GROUP II AND GROUP III LUBE BASE OILS

Номер патента: US20120000818A1. Автор: DAAGE Michel,Dougherty Richard Charles. Владелец: EXXONMOBIL RESEARCH AND ENGINEERING COMPANY. Дата публикации: 2012-01-05.

Process for Producing Low-Sulfur Gas Oil Fraction, and Low-Sulfur Gas Oil

Номер патента: US20120000823A1. Автор: Sahara Wataru,Nasuno Kazuya,Kousaka Tsukasa. Владелец: JX NIPPON OIL & ENERGY CORPORATION. Дата публикации: 2012-01-05.

PROCESS FOR THE PREPARATION OF GROUP II AND GROUP III LUBE BASE OILS

Номер патента: US20120000829A1. Автор: DAAGE Michel,Dougherty Richard Charles. Владелец: EXXONMOBIL RESEARCH AND ENGINEERING COMPANY. Дата публикации: 2012-01-05.

PROCESS FOR UPGRADING HEAVY OIL AND BITUMEN PRODUCTS

Номер патента: US20120000830A1. Автор: Brown Wayne,Porter Stephen,Monaghan Gerard,Holuk Ross,Sugiyama Robert. Владелец: . Дата публикации: 2012-01-05.

ARTICLES COMPRISING FIBRES AND/OR FIBRIDS, FIBRES AND FIBRIDS AND PROCESS FOR OBTAINING THEM

Номер патента: US20120001359A1. Автор: LORENTZ VINCENT. Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR MANUFACTURING STEEL BLANKS

Номер патента: US20120003117A1. Автор: Gay Gérald,Gaillard-Allemand Bruno. Владелец: . Дата публикации: 2012-01-05.

Process for catalytic deoxygenation of coal mine methane

Номер патента: US20120003132A1. Автор: Wang Sheng,ZHANG Chunxi,Wang Shudong,LI Deyi,Yuan Zhongshan,Ni Changjun. Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR THE PREPARATION OF AN EDIBLE FAT CONTINUOUS SPREAD

Номер патента: US20120003377A1. Автор: Dobenesque Marie Nicole,Leenhouts Abraham. Владелец: . Дата публикации: 2012-01-05.

POROUS CERAMICS SHAPED BODY, AND PROCESS FOR PRODUCING SAME

Номер патента: US20120003464A1. Автор: Uoe Kousuke,Yoshino Hajime,Suzuki Keiichiro. Владелец: Sumitomo Chemical Company, Limited. Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING SACCHARIFIED SOLUTION OF LIGNOCELLULOSIC BIOMASS

Номер патента: US20120003702A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

Process for Converting a CO and CO2 Feed Gas Stream to Liquid Products by Fermentation

Номер патента: US20120003706A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

Process for Producing Recombinant Lyosomal Using Insect Larvae

Номер патента: US20120003715A1. Автор: . Владелец: Bioorganic Research and Services S.L.. Дата публикации: 2012-01-05.

OXYGEN PLASMA CONVERSION PROCESS FOR PREPARING A SURFACE FOR BONDING

Номер патента: US20120003813A1. Автор: Usenko Alex,Chuang Ta Ko. Владелец: . Дата публикации: 2012-01-05.

SPIROCYCLICALLY SUBSTITUTED 1,3-PROPANE DIOXIDE DERIVATIVES, PROCESSES FOR PREPARATION THEREOF AND USE THEREOF AS A MEDICAMENT

Номер патента: US20120004187A1. Автор: . Владелец: SANOFI. Дата публикации: 2012-01-05.

Process for Preparing Quinoxaline Derivatives

Номер патента: US20120004239A1. Автор: SOLDEVILLA MADRID Nuria,VAZQUEZ MARTINEZ Manel. Владелец: MEDICHEM, S.A.. Дата публикации: 2012-01-05.

Process for Preparing Cyclic Esters Comprising Unsaturated Functional Groups and Polyesters Prepared From Same

Номер патента: US20120004324A1. Автор: Zhang Xi,Markland Peter. Владелец: . Дата публикации: 2012-01-05.

Metal-Bridged Pillared Silicate Compounds And Process For Their Production

Номер патента: US20120004332A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR OBTAINING OLOPATADINE AND INTERMEDIATES

Номер патента: US20120004426A1. Автор: . Владелец: RAGACTIVES, S.L.U.. Дата публикации: 2012-01-05.

Process for Producing Monomer for Fluorinated Resist

Номер патента: US20120004444A1. Автор: AKIBA Shinya,NADANO Ryo,Katsuhara Yutaka. Владелец: CENTRAL GLASS COMPANY, LIMITED. Дата публикации: 2012-01-05.

Process For The Preparation Of An Isomorphously Substituted Silicate

Номер патента: US20120004465A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING ETHER COMPOUND

Номер патента: US20120004470A1. Автор: Nishi Takafumi,MATSUMOTO Tomotaka,Uno Mitsuru. Владелец: KAO CORPORATION. Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING 1, 1-DICHLORO-2, 2, 3, 3, 3-PENTAFLUOROPROPANE

Номер патента: US20120004474A1. Автор: . Владелец: Asahi Glass Company, Limited. Дата публикации: 2012-01-05.

Adsorptive Process for Separation of C8 Aromatic Hydrocarbons

Номер патента: US20120004491A1. Автор: Willis Richard R.,BENIN ANNABELLE,Kulprathipanja Santi,Low John J.. Владелец: UOP LLC. Дата публикации: 2012-01-05.

Production Process for a Microneedle Arrangement and Corresponding Microneedle Arrangement and Use

Номер патента: US20120004614A1. Автор: Schatz Frank,Stumber Michael. Владелец: ROBERT BOSCH GMBH. Дата публикации: 2012-01-05.

DEVICE AND PROCESS FOR RECOGNIZING AND GUIDING INDIVIDUALLY PACKAGED PRODUCTS WITH A CODE

Номер патента: US20120004763A1. Автор: Freudelsperger Karl. Владелец: . Дата публикации: 2012-01-05.

Circuit design and vehicle traction transformer electric locomotives

Номер патента: SK6037Y1. Автор: Jozef Buday,Jozef Kuchta. Владелец: Evpu As. Дата публикации: 2012-03-02.

HYDROPROCESSING PROCESS FOR THE IMPROVEMENT OF THE CATALYST LIFE

Номер патента: US20120000820A1. Автор: . Владелец: ConocoPhillips Company. Дата публикации: 2012-01-05.

PROCESS FOR REDUCING CORROSION

Номер патента: US20120000826A1. Автор: Tertel Jonathan Andrew. Владелец: UOP, LLC. Дата публикации: 2012-01-05.

PROCESS FOR REMOVING ONE OR MORE SULFUR COMPOUNDS FROM A STREAM

Номер патента: US20120000827A1. Автор: . Владелец: UOP, LLC. Дата публикации: 2012-01-05.

Structure and Process for the Formation of TSVs

Номер патента: US20120001334A1. Автор: Kuo Chen-Cheng,Ching Kai-Ming,Chen-Shien Chen. Владелец: Taiwan Semiconductor Manufacturing Company, Ltd.. Дата публикации: 2012-01-05.

Process for Assigning a Finger of a Rake Receiver in Idle Mode, and Apparatus for Carrying Out thte Process

Номер патента: US20120002706A1. Автор: DEMAJ Pierre,Tomatis Fabrizio,Alliot Eric. Владелец: . Дата публикации: 2012-01-05.

Process for Finger Insertion and Removal in a Rake Receiver and Receiver for Carrying Out The Process

Номер патента: US20120002769A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

SELF-DISPERSIBLE COATED METAL OXIDE POWDER, AND PROCESS FOR PRODUCTION AND USE

Номер патента: US20120003287A1. Автор: Schlossman David,Shao Yun,Orr Carl. Владелец: KOBO PRODUCTS, INC.. Дата публикации: 2012-01-05.

FAT-BASED CONFECTIONERY MATERIAL AND PROCESS FOR PRODUCTION THEREOF

Номер патента: US20120003359A1. Автор: Walker John Howard,Couzens Patrick. Владелец: NESTEC S.A.. Дата публикации: 2012-01-05.

SYSTEM AND PROCESS FOR THE PYROLYSATION AND GASIFICATION OF ORGANIC SUBSTANCES

Номер патента: US20120003594A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR MAKING REINFORCING ELASTOMER-CLAY NANOCOMPOSITES

Номер патента: US20120004347A1. Автор: . Владелец: Sri Lanka Institute of Nanotechnology (PVT) Ltd.. Дата публикации: 2012-01-05.

POLYARYLENE POLYMERS AND PROCESSES FOR PREPARING

Номер патента: US20120004387A1. Автор: Teasley Mark F.. Владелец: E. I. Du Pont De Nemours and Company. Дата публикации: 2012-01-05.

ISOTOPICALLY LABELED CHEMICALLY STABLE REAGENTS AND PROCESS FOR THE SYNTHESIS THEREOF

Номер патента: US20120004413A1. Автор: . Владелец: PerkinElmer Health Sciences, Inc.. Дата публикации: 2012-01-05.

PROCESS FOR MANUFACTURING 5-(2--1-HYDROXYETHYL)-8-HYDROXYQUINOLIN-2(1H)-ONE

Номер патента: US20120004414A1. Автор: Marchueta Hereu Iolanda,Moyes Valls Enrique. Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR PREPARATION OF 1-ALKYL-5-BENZOYL-1H-TETRAZOLE DERIVATIVES

Номер патента: US20120004420A1. Автор: . Владелец: NIPPON SODA CO., LTD.. Дата публикации: 2012-01-05.

Process for the preparation of pyrazole derivatives

Номер патента: US20120004421A1. Автор: . Владелец: BASF SE. Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING COMPOUNDS COMPRISING NITRILE FUNCTIONS

Номер патента: US20120004440A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR OXIDIZING ALKYL AROMATIC COMPOUNDS

Номер патента: US20120004448A1. Автор: . Владелец: UOP LLC. Дата публикации: 2012-01-05.

PROCESS FOR OXIDIZING ALKYL AROMATIC COMPOUNDS

Номер патента: US20120004449A1. Автор: . Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING TEREPHTHALIC ACID

Номер патента: US20120004450A1. Автор: Bhattacharyya Alakananda,Walenga Joel T.,Kocal Joseph A.,Adonin Nikolay Y.,"Balzhinimaev Bair S.",Kuznetsova Nina I.. Владелец: . Дата публикации: 2012-01-05.

PROCESS FOR PRODUCING TEREPHTHALIC ACID

Номер патента: US20120004451A1. Автор: Bhattacharyya Alakananda,Walenga Joel T.. Владелец: UOP LLC. Дата публикации: 2012-01-05.

PROCESS FOR PURIFYING TEREPHTHALIC ACID

Номер патента: US20120004456A1. Автор: Bhattacharyya Alakananda. Владелец: UOP LLC. Дата публикации: 2012-01-05.

PROCESS FOR PREPARING TRI-N-PROPYLAMINE (TPA)

Номер патента: US20120004464A1. Автор: Melder Johann-Peter,Huyghe Kevin,Brughmans Steven,Simon Falk,Raatz Peter. Владелец: BASF SE. Дата публикации: 2012-01-05.

Apparatus and process for producing CO2 enriched medical foam

Номер патента: US20120004598A1. Автор: Levy Frank. Владелец: . Дата публикации: 2012-01-05.

A process for producing a herbal extract composition

Номер патента: IE19970569A1. Автор: Flannan Conway Robert. Владелец: Litton International Company Limited. Дата публикации: 1999-01-31.

Improvements in Processes for Purifying and Concentrating Pyroligneous Acid.

Номер патента: GB190228595A. Автор: William Phillips Thompson. Владелец: Individual. Дата публикации: 1903-01-29.

An Improved Process for Producing Malt for Beer that is to be Quickly Tapped.

Номер патента: GB190009595A. Автор: Paul Vollmann. Владелец: Individual. Дата публикации: 1900-07-14.

An Improved Process for Hardening Lime or Calcareous Sandstone for General Building Purposes.

Номер патента: GB190009275A. Автор: Paul Prior. Владелец: Individual. Дата публикации: 1900-10-06.

A neural network-based system and process for prediction of power consumption in an air separation plant

Номер патента: IES20190219U1. Автор: Fei Yong Boon. Владелец: Air Liquide. Дата публикации: 2020-04-29.

A process for bioenzymatic deiking of paper

Номер патента: MY157993A. Автор: Lee Chee Keong,Pang Pei Kheng,Darah Ibrahim,Ibrahim Che Omar. Владелец: Univ Sains Malaysia. Дата публикации: 2016-08-30.